Сумматор-вычитатель

 

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для суммирования (вычитания) двух двухразрядных двоичных чисел с учетом переноса (заема). Цель изобретения - упрощение - схемы устройства. Устройство содержит элементы РАВНОЗНАЧНОСТЬ 5,6,7,9 и 10. Для достижения цели в устройство введены новые связи. 1 табл., 1 ил. (Л с ю 00 00 а :о

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (и) (5п 4 С 06 F 7/50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3829714/24-21 (22) 25.12 ° 84 (46) 07.02.87. Бюл. N 5 (72) В.А.Иисько, А.И.Аспидов, А.В.Емельянов и В.Г.Двенахов (53) 621.374(088.8) (56) Авторское свидетельство СССР

|(- 667967, кл. С 06 F 7/50, 1977.

Авторское свидетельство СССР

М 1005036, кл. С 06 F 7у50, 1981. (54) СУММАТОР-ВЪ|ЧИТАТЕЛЬ (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано для суммирования (вычитания) двух двухразрядных двоичных чисел с учетом переноса (заема). Цель изобретения — упрощение

- схемы устройства. Устройство содержит элементы РАВНОЗНАЧНОСТЬ 5,6,7,9 и 10. Для достижения цели в устройство введены новые связи. 1 табл., 1 ил.

1288691 омбинации сигналов

0 1 0 1 0 1 0 1 0 0 1 0 1 0 1

0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

Изобретение относится к вычислительной технике и предназначено для суммирования (вычитания) двух двоич ных чисел с учетом переноса (заема).

Целью изобретения является упро. щение устройства.

На чертеже представлена схема предложенного сумматора-вычитателя.

Сумматор-вычитатель содержит шину ,1 переноса, шины 2 и 3 первого и вто-! рого операндов, управляющую шину 4, первый и второй входы первого элемента 5 равнозначности соединены соответственно с шинами 2 и 4, а выход .15 подключен к первому входу второго элемента 6 равнозначности, второй и третий входы которого соединены соответственно с шинами 1 и 4, а выход подключен к первому входу третьего элемента 7 равнозначности, выход которо20

ro соединен с выходом 8 переноса (заема) устройства, а второй вход подключен к выходу элемента, первый и второй входы четвертого элемента 9 равнозначности соединены соответственно с шинами 2 и Э, а выход подключен к первому входу пятого элемента 10 равнозначности, второй вход которого соединен с шиной 1, а выход подключен к выходу 11 суммы (разности) устройства. Каждый из элементов равнозначности выполнен на транзисторах с эмиттерно-базовыми связями.

Сумматор-вычитатель функционирует следующим образом. 35

При подаче на шину 4 управляющего сигнала нКонстанта-0" устройство реализует функцию сложения двух двоичных чисел с учетом переноса согласно таблице. При подаче на шину 4 управляющего сигнала "Константа-1" устрой- ство реализует функции вычитания двух двоичных чисел с учетом заема согласно таблицы. Информационные переменные подаются на шины 1-3, при этом через время, определяемое глубиной схемы (Зс, где -задержка на одном элементе схемы), на выходах 8 и 11 устройства реализуют функции сложения (вычитания) . Например, при подаче на шины 1-3 кода 11110, на шину

4 — "Константы-0" на выходе элемента

5 получают сигнал "Константа-0", на выходе элемента 6 — сигнал "Константа-0", на выходе элемента 7 — сигнал

"Константа-1", на выходе элемента

9 — сигнал "Константа-0", на выходе элемента 10 — сигнал "Константа-1", Следовательно, на выходах 8 и 11 устройства получают код 11, что соответствует таблице истинности для операции сложения. Аналогично устройство работает и на других наборах, как при выполнении операции сложения, так и операции вычитания.

Формула изобретения

Сумматор-вычитатель, содержащий шину переноса (заема), первый элемент равнозначности, первый и второй входы которого соединены соответственно с шиной первого операнда и шиной управления, а выход подключен к первому входу второго элемента равнозначности, выход которого соединен с первым входом третьего элемента равнозначности, выход которого подключен к выходу переноса (заема) устройства, первый и второй входы четвертого элемента равнозначности соединены соответственно с шинами первого и второго операндов, а выход подключен к первому входу пятого элемента равнозначности, выход которого соединен с выходом суммы (разности) устройства, отличающийся тем, что, с целью упрощения устройства, выход первого элемента равнозначности соединен с вторым входом третьего элемента равнозначности, шина переноса (заема) подключена к вторым входам второго и пятого элементов равнозначности, а шина второго операнда подключена к третьему входу второго элемента равнозначности, 1288691

Продолжение таблицы

0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

0 0 0 0 0 0 0 0 1 1 1 1- 1 1 1 1

0 0 0 1 0 1 1. 1 0 1 0 0 1 1 0 1

0 1 1 0 1 0 0 1 0 1 1 0 1 0 0 1

Составитель А„Янов

Редактор О.Головач Техред В.Кадар Корректор В.Бутяга

Заказ 7809/47 Тираж 694 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r.Óæãoðoä, ул.Проектная, 4

Сумматор-вычитатель Сумматор-вычитатель Сумматор-вычитатель 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в адресном тракте ЭВМ, в частности для генерации адресов объектов , регулярно расположенных в памяти по заданным базе, шагу и количеству объектов

Изобретение относится к вычислительной технике и может быть использовано при выполнении операций сложения и вычитания чисел со знаками

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к вычислительной технике и представляет собой последовательное устройство для сложения чисел в коде 1 из с константами из заданного диапазона

Изобретение относится к вычислительной технике и может быть использовано , например, в устройствах нормализации изображений

Изобретение относится к области вычислительной техники и предназначено для суммирования операндов в многоуровневой логике

Изобретение относится к области вычислительной техники, а точнее к устройствам для сложения нескольких чисел, и может использоваться в устройствах обработки информации

Изобретение относится к области вычислителы;ой техники и предназначено для суммирования двух операндов j представленных многозначными сигналами , и входного переноса, представленного двузначным сигналом

Сумматор // 1275429
Изобретение относится к области вычислительной техники, предназначено для суммирования семи одноразрядных операндов.

Сумматор // 1275428
Изобретение относится к области вычислительной техники, может быть использовано при построении интегральных операционных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх