Одноразрядный сумматор на инжекционных элементах

 

Изобретение относится к области вычислителы;ой техники и предназначено для суммирования двух операндов j представленных многозначными сигналами , и входного переноса, представленного двузначным сигналом. На выходе данного сумматорА формируется многозначный сигнал суммы и двузначный перенос. Целью изобретения является расширение области применения одноразрядного сумматора за счет суммирования операндов, представленных в прямом коде. Поставленная цель достигается за счет того, что требует для своей работы входных сигналов только в прямом коде. Сумматор содержит пороговый детектор и четыре i токовых отражателя, вьтолненных на а-р-п-т1)анзисторах с инжекционным (Л штанием. 1 табл., 1 ил.

СОЮЗ СОВЕТСКИХ

СО1.1ИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„„SU„„1275430 A1 (51)4 G 06 F 7 50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ I "

К АВТОРСКОМУ С8ИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР пО делАм изОБРетений и ОтнРытий (21) 3902357/24-24 (22) )5.04.85 (46) 07.12.86. Бюл. У 45 (71) Ленинградский ордена Ленина и ордена Октябрьской Революции институт инженеров *елеэнодорожного транспорта им. акад. В.Н.Образцова (72) В.А.Журкин (53) 681.325.5(088.8) (56) Авторское свидетельство СССР

У 1095174, кл, С 06 F 7/50, 1982.

Авторское свидетельство СССР

В 1213476, кл. G 06 F 7/50, 1984. (54) ОДНОРАЗРЯДНЫЙ СУММАТОР НА ИНЖЕКЦИОННЫХ ЭЛЕМЕНТАХ (57) Изобретение относится к области вычислительной техники и предназначено для суммирования двух операндов, представленных многозначными сигналами, и входного переноса, представленного двузначным сигналом. На выходе данного сумматора формируется многозначный сигнал суммы и двузначный перенос. Целью изобретения является расширение области применения одноразрядного сумматора sa счет суммирования операндов, представленных в прямом коде. Поставленная цель достигается sa счет того, что требует для своей работы входных сигналов только в прямом коде. Сумматор содержит пороговый детектор и четыре токовых отражателя, выполненных на 3 и-р-и-транзисторах с инжекционным питанием. 1 табл., 1 нл.

4 7 О 3 1 О О О 3 О О

О О 2 О 1

3 7 О 2 1

О О 2

2 7 О 1

О 2

О 3

1 О

1 1

1 3

1 7 О О. l О О, 3 О

О О 3 О О 1 3 0 О

О 0 2 О О 1 2 1 О

О О 1 О О 1 1 2 0

0 О О О

О 1 О

3 О

Изобретение относится к вычислительной технике и может быть использовано в интегральных схемах обработки цифровой информации в многозначной логике.

Целью изобретения является расширение области применения одноразрядного сумматора за счет суммирования операндов, представленных в прямом коде.

На чертеже приведена принципиальная схема одноразрядного сумматора .на инжекционных элементах.

Одноразрядный сумматор содержит группы входов 1-3 (операндов), токовые отражатели 4-7, пороговый детектор 8, выход 9 суммы, выход 10 переноса. На чертеже показаны также контрольные точки 11-19. Пороговые детекторы и токовые отражатели выполнены

/ на и-р-и-транзисторах с инжекционным питанием в цепь базы. При этом на выходе 9 реализуется функция kзначной суммы трех операндов, а на выходе 10 — функция двузначного переноса. Два из трех входных операндов являются k-значными, а третий, в качестве которого подается входной перенос, — двузначным.

При произвольном k в базы транзистоРов, образующих токовые отражатели

При этом на выходе 9 формируется четырехзначная сумма, а на выходе

10 — двузначный перенос. Многозначная величина выражается различными

75430 2

4-7 и пороговый детектор 8,инжектируются токи, соответствующие: 2k-1 k- l, и k-1 единицам, При k=4 токи должны быть соответственно 7,3,1 и 3 единицы. Для насыщения соответствующего транзистора необходим ток в одну единицу. При этом токовый отражатель своим выходом может отводить инжектирующий ток с входа последующего

10 элемента, равный току, поступающему на его вход, а пороговый детектор может отводить весь инжектирующий ток с входа последующего элемента.!

5 Одноразрядный сумматор для работает следующим образом.

Входные сигналы операндов на входах 1 и 2 принимают значения из алро фавита E = (0,1,2,3), а на входе 3, обозначающем перенос из предыдущего разряда, принимают значения из Е =

= О,lj . Тогда проиллюстрировать ра.боту схемы устройства можно с помо25 щью таблицы. Причем значения операндов на входах сумматора могут быть представлены суммарным вектором

С0 1 2 3 4 5 6 7>, где каждому значению суммарного входного тока пос5р тавлено в соответствие значение тока в соответствующей точке.

55 значениями тока на выходе соответствующего токового отражателя. Нулевому значению суммысоответствует закрытое состояние соответствующего транзистора. з )275430

Формула из о брет ения

Сост авит ель А. Ст епанов

Техред Н.Глущенко Корректор А.Обручар

Редактор В.Иванова

Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 6561/40

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Одноразрядный сумматор на инжекционных элементах, содержащий пороговый детектор, первый и второй токовые от- ражатели, причем вход порогового детектора соединен с первой группой входов одноразрядного сумматора, первый выход порогового детектора соединен с входом первого токового отража-10 теля, выход которого является выходом переноса одноразрядного сумматора, вход второго токового отражателя соединен с второй группой входов одноразрядного сумматора, о т л и ч а ю — 15 шийся тем, что, с целью расшире4 ния области его, применения за счет суммирования операндов, представленных в прямом коде, он дополнительно содержит третий и четвертый токовые отражатели, причем второй выход порогового детектора соединен с входом второго токового отражателя, выход которого подключен к входу третьего токового отражателя и соединен с выходом четвертого токового отражателя, вход которого соединен с третьей группой входов одноразрядного сумматора, выход третьего токового отражателя является выходом суммы одноразрядного сумма— тора.

Одноразрядный сумматор на инжекционных элементах Одноразрядный сумматор на инжекционных элементах Одноразрядный сумматор на инжекционных элементах 

 

Похожие патенты:

Сумматор // 1275429
Изобретение относится к области вычислительной техники, предназначено для суммирования семи одноразрядных операндов.

Сумматор // 1275428
Изобретение относится к области вычислительной техники, может быть использовано при построении интегральных операционных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении суммирующих устройств и двоично-десятичных преобразователей

Изобретение относится к области вычислительной техники и может быть использовано в сигнальных процессорах для обработки информации в реальном масштабе времени

Сумматор // 1270756
Изобретение относится к вычислительной технике и может быть использовано при построении БИС на дополняющих МДП-транзисторах

Изобретение относится к области вычислительной техники и электроники и может быть использовано при построении универсальных и специализированных цифровых устройств и машин , к которым предъявляются повышенные требования по быстродействию и надежности

Изобретение относится к области вычислительной техники и предназначено для сложения многоразрядных двоичных чисел, представленных в обратном коде

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх