Устройство для фиксации сбоев эвм

 

Изобретение касается вычислительной техники и может быть использовано для хранения сигналов сбоев узлов ЭВМ рши процессоров многопроцессорной системы. Цель изобретенияповышение достоверности контроля сбоев электронно-вычислительной машины, Б устройство для фиксации сбоев, содержащее регистр 1 сбоев, первый блок 2 элементов И, первый блок 3 элементов ИЛИ, блок 4 индикации, для повышения достоверности контроля введены пять блоков 5-9 элементов И,два регистра 10 и 11 констант, блок 12 сравнения, второй блок 13 элементов ИЛИ, три триггера 14-16, элемент И 17, четыре элемента ИЛИ 18-21, два элемента 22 и 23 задержки. Сущность изобретения заключается в том, что адг г сл со о СП о: 00 ю

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 G 06 F 11/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTOPCHOMV СВИДЕТЕЛЬСТВУ

1 с

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2 1) 3996744/24-24 (22) 26.12.85 (46) 23.04,87, Бюл. Ф 15 (72) В.В.Потехина, Г.А.Лупачева и П.Е.Буянов (53) 681.3 (088.8) (56) Авторское свидетельство СССР

9 860074, кл. G 06 F 11/00, 1979.

Авторское свидетельство СССР

Ф 962913, кл. G 06 F 3/147, 1981.

Ъ (54) УСТРОЙСТВО ДЛЯ ФИКСАЦИИ СБОЕВ

3ВМ (57) Изобретение касается вычислительной техники и может быть использовано для хранения сигналов сбоев

„„SU„„1305682 ä 1 узлов ЭВМ или процессоров многопроцессорной системы. Цель изобретенияповышение достоверности контроля сбоев электронно-вычислительной машины.

В устройство для фиксации сбоев, содержащее регистр 1 сбоев, первый блок 2 элементов И, первый блок 3 элементов ИЛИ, блок 4 индикации, для повышения достоверности контроля введены пять блоков 5-9 элементов И,два регистра 10 и 11 констант, блок 12 сравнения, второй блок 13 элементов

ИЛИ, три триггера 14-!6 элемент И

17, четыре элемента ИЛИ 18-21, два элемента 22 и 23 задержки, Сущность изобретения заключается в том, что

1305682 после каждого считывания информации с регистра сбоев можно организовать проверку устройства двумя контрольными константами, которые храняться на двух регистрах. Информационные выходы регистра сбоев сравниваются на блоке сравнения с одной из контрольных констант. Опрос блока сравнения осуществляется сигналом включения контроля, Если регистр сбоев исправлен, на выходе блока сравнения формируется сиг1

Изобретение относится к вычислительной технике и может быть использовано для хранения сигналов сбоев узлов ЭВМ или процессоров многопроцессорной системы.

Целью устройства является повышение достоверности контроля.

На чертеже приведена функциональная схема устройства для фиксации сбоев электронно-вычислительной машины.

Устройство содержит регистр 1 сбоев, первый блок 2 элементов И, первый блок 3 элементов ИЛИ, блок 4 индикации, второй, третий, четвертый, пятый и шестой блоки 5-9 элементов

И, первый и второй регистры 10 и 11 констант, блок 12 сравнения, второй блок 13 элементов ИЛИ, триггеры 1416,.элемент И 17, первый, второй, третий и четвертый элементы ИЛИ 1821, элементы 22 и 23 задержки, вход

24 задания режима "Контроль" устройства, информационный вход 25 устройства, выход 26 сбоя устройства, первый вход 27 и второй вход 28 задания режима работы устройства, установочный вход 29 устройства, выход 30 контрольной информации устройства, вход

31 считывания информации устройства, выход 32 неисправности устройства, выход 33 исправности устройства, Устройство для фиксации сбоев ЭВМ работает следующим образом.

Для отыскания неисправности в 3ВМ или в вычислительной системе имеет большое значение определить первый появившийся сигнал сбоя, поскольку часто сбой одного блока приводит к неправильной работе других блоков, нал ср;-внения ° Если регистр сбоев неисправлен, на выходе блока сравнения формируется сигнал несравнения. При подаче двух сигналов на вход устройства полностью проверяется регистр сбоев.

Устройство работает в двух режимах: выделение первого сбоя и фиксация всех сбоев, Режим работы определяется положением триггера, на вход которого поступают сигналы задания режима работы устройства. 1 ил. которые также начинают формировать сигналы сбоев.

Сигналы сбоев через информационный вход 25 устройства поступают на

5 первый вход первого блока 2 элементов И.

Устройство работает в двух режимах: режим выделения первого сбоя и режим фиксации всех сбоев. Режим ра10 боты определяется положением триггера 14, на входы которого поступают сигналы с входов 27 и 28 задания режима устройства.

В режиме фиксации всех сбоев триггер 14 устанавливается в нулевое состояние и закрывает элемент И 17.

Триггер 15 устанавливается в единичное состояние.

Сигналы сбоя проходят через первый блок 2 элементов И, поскольку триггер

15 находится в единичном состоянии.

С выхода первого блока 2 элементов

И сигналы через первый блок 3 элементов ИЛИ поступают на регистр 1 сбоев.

При поступлении какого-либо сбоя на информационный вход 25 устройства первый элемент ИЛИ 18 формирует сигнал сбоя на выходе 26 устройства. По

30 этому сигналу состояние регистра сбоев может быть передано через шестой блок 9 элементов И в устройство, обрабатывающее сбои. Состояние регистра 1 сбоев отображается также на блоке 4 индикации.

В режиме выделения первого сбоя триггер 14 устанавливается в единичное состояние.

В этом случае сигнал первого по време40 ни сбоя также пс ступает через первый

1305 блок 2 элементов И и первый блок 3 элементов ИЛИ на регистр 1 сбоев, поскольку триггер 15 находится в единичном состоянии.

Кроме того, этот сигнал сбоя проходит через элемент ИЛИ 18, элемент

И 17 и элемент ИЛИ 21 и устанавливает в нулевое состояние триггер 15, который закрывает первый блок 2 элементов И. (Задержки на элементах ИЛИ 10

18 и 21, элементе И 17 и триггере 15 должно быть достаточно, чтобы сигнал сбоя, устанавливающий в нулевое состояние триггер 15, успел пройти через первый блок 8 элементов И. В про-15 тивном случае нужно поставить элемент задержки между выходом элемента

И 17 и первым входом четвертого элемента ИЛИ 21).

Таким образом, на регистре 1 сбо- 20 ев окажется сбой, пришедший первым, а остальные сбои не пройдут через первый блок 2 элементов И.

Для продолжения работы необходимо установить триггер 15 в единичное состояние сигналом начальных установок по входу 29 устройства.

И в режиме фиксации всех сбоев, и в режиме выделения первого сбоя важно знать достоверность информации,30 считанной с выхода 30 устройства. В том случае, если в регистре 1 сбоев имеются неисправные разряды, эта информация может затруднить оператору или ЭВМ поиск неисправности. 35

Для того, чтобы быть уверенным в считанной информации о сбое, в устройстве после каждого считывания информации с регистра 1 сбоев можно организовать его проверку двумя кон- 40 трольными константами.

Контрольные константы хранятся на двух регистрах 10 и 11 (выполнение регистров может быть любым: на тумблерах, на триггерах и т.д.). 45

Сигнал включения контроля поступает на вход 24 устройства. Этот сигнал перебрасывает по счетному входу триггер 16. Состояние триггера 16 оп->0 ределяет, по какой константе происходит контроль регистра 1 сбоев. При нулевом состоянии триггера f6 осуществляется контроль по первой константе, хранящейся на регистре 10, при единичном состоянии триггера 16 осуществляется контроль по второй константе, хранящейся на регистре 11.

Сигналом начальных установок триггер

682

16 устанавливается в единичное состо-. яние.

Кроме того, сигнал включения контроля устанавливает в нулевое состояние триггер f5 чтобы не пропускать во время проверки сигналы сбое» на регистр 1 сбоев.

Через первый элемент задержки 22 сигнал включения контроля записывает константу, определяемую состоянием триггера 16, на регистр 1 сбоев. Запись осуществляется с использованием второго блока 5 элементов И и четвер— того -блока 7 элементов И для первой константы и с использованием третье го блока 6 элементов И и пятого блока 8 элементов И для второй константы.

Информационные выходы регистра 1 сбоев сравниваются на блоке 12 сравнения с информационными выходами одного из регистров 10 и 11 констант, которые поступают на блок сравнения через четвертый или пятый блоки 7 и

8 элементов И и второй блок 13 элементов ИЛИ.

Опрос блока 12 сравнения осуществляется сигналом включения контроля, задержанным на время записи константы на регистр 1 сбоев с помощью элемента 23 задержки.

Если регистр 1 сбоев исправлен, на выходе 33 исправности устройства формируется сигнал сравнения. Этот же сигнал сбрасывает в нулевое состояние регистр 1 сбоев и устанавливает в единичное состояние триггер 15.

Если регистр 1 сбоев неисправен, на выходе 32 неисправности появляется сигнал неисправности. Регистр 1 сбоев в этом случае не сбрасывается и на блоке 4 индикации можно выдеть искаженную контрольную константу.

Можно также передать содержимое регистра 1 сбоев на информационные выходы устройства.

Две константы используются для того, чтобы можно было проверить установку каждого триггера регистра в единичное и нулевое состояние.

Таким образом, при подаче двух сигналов на вход 24 устройства полностью проверяется регистр 1 сбоев. г

Формула изобретения

Устройство для фиксации сбоев ЭВМ, содержащее регистр сбоев, первый блок

5682

Составитель И.Сафронова

Техред Л.Олейник Корректор E Рошко

Редактор Г.Гербер

Заказ 1452/46 Тираж 673 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, K-35, Раушская наб., д . 4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная,4

130 элементов И, первый блок элементов

ИЛИ и блок индикации, причем первый вход первого блока элементов И является информационным входом устройства, выход первого блока элементов И соединен с первым входом первого блока элементов ИЛИ, выход которого соединен с информационным входом регистра сбоев, выход которого подключен к входу блока индикации, о т л и ч аю щ е е с я тем, что, с целью повышения достоверности контроля, в устройство введены с второго по шестой блоки элементов И, два регистра констант, блок сравнения, второй блок элементов ИЛИ, три триггера, элемент

И, четыре элемента ИЛИ, два элемента задержки, причем единичный и нулевой входы первого триггера являются входами задания режима работы устройства, вход первого элемента ИЛИ объединен с первым входом первого блока элементов И, выход первого элемента

ИЛИ подключен к первому входу элемента И и является выходом сбоя устройства, второй вход элемента И подключен к прямому выходу первого триггера, первые входы второго и третьего элементов ИЛИ и единичный вход второго триггера объединены и подключены к установочному входу устройства, выход элемента И соединен с первым входом четвертого элемента ИЛИ второй вход и выход которого соединены с нулевыми входами соответственно второго и третьего триггеров, прямой вход третьего триггера соединен с вторым входом первого блока элементов И, второй и третий входы первого блока элементов ИЛИ соединены соответственно с выходами второго и тре6 тьего блоков элементов И, первые входы которых объецинены и через первый элемент задержки подключены к входу разрешения блока сравнения, первый и второй информационные входы которого соединены соответственно с выходами регистра сбоев и второго блока элементов ИЛИ, первый вход которого объединен с вторым входом второго блока элементов И и подключен к выходу четвертого блока элементов И, второй вход второго блока элементов.

ИЛИ объединен с вторым входом третьего блбка элементов И и подключен к

15 выходу пятого блока элементов И, первые входы четвертого и пятого блоков элементов И соединены соответственно с инверсным и прямым выходами второго триггера, вторые входы четвертого

2р и пятого блоков элементов И соединены с выходами соответственно первого и второго регистров констант, вторые входы второго и третьего элементов

HJIN объединены и подключены к выходу

25 равенства блока сравнения, выход равенства блока сравнения является выходом исправности устройства, выход неравенства которого является выходом неисправности устройства, выходы

30 третьего и второго элементов ИЛИ соединены соответственно с единичным входом третьего триггера и входом сброса регистра сбоя, третий вход второго элемента ИЛИ объединены с пер35 вым входом шестого блока элементов

И и подключен к входу считывания устройства, выход шестого блока элементов И является выходом контрольной информации устройства, вход вто-. ,10. рого элемента задержки является входом ,задания режима Контроль устройства.

Устройство для фиксации сбоев эвм Устройство для фиксации сбоев эвм Устройство для фиксации сбоев эвм Устройство для фиксации сбоев эвм 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при определении эксплуатационно-технических характеристик сложных систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано при допусковом контроле радиоэлектронных устройств

Изобретение относится к области автоматики и вьиислительной техники и может быть использовано для оценки и прогнозирования технического состояния объектов радиоэлектронной промышленности

Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве управлянщей подсистемы в системах управления технологическими процессами

Изобретение относится к автоматике и вычислительной технике и может быть использовано для отработки и определения эффективности программно-аппаратных средств контроля и обеспечения надежности ЦВМ и устойчивых к сбоям ЦВМ с мажоритированием

Изобретение относится к вычислительной технике и может быть использовано при наладке и ремонте цифровых вычислительных машин, в частности для поиска перемежаюш ,ихся неисправностей

Изобретение относится к вычислительной технике и предназначено для контроля и регулирования параметров

Изобретение относится к способу работы компьютерной системы и к дублирующей системе

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных вычислительных систем для реализации алгоритмов, допускающих распараллеливание на уровне команд

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области техники связи и может быть использовано в системах передачи данных, системах телеизмерения и телеуправления

Изобретение относится к средству памяти, содержащему по меньшей мере один набор данных в области памяти

Изобретение относится к кольцевой памяти

Изобретение относится к области телемеханики, автоматики и вычислительной техники

Изобретение относится к области телемеханики, автоматики и вычислительной техники, а именно к устройствам хранения и передачи информации повышенной достоверности функционирования

Изобретение относится к способу выполнения компьютерной программы в вычислительном устройстве, прежде всего микропроцессоре
Наверх