Преобразователь двоичного кода в трехпозиционный код

 

Изобретение относится к электросвязи . Цель изобретения - упрощение преобразователя и повышение его помехоустойчивости . Преобразователь содержит источник 1 двоичной информации , послеДОНательньш регистр 2, блок 3 синхронизации, инвертор 4, формирователь 5 импульсов, параллельный регистр 6, состоящий из триггеров 7,8 и 9, шифратор 10 символов, состоящий из э-тов И-НЕ 11-16 и эл-тов РШИ 17 и 18, формирователь 19 кодового сигнала, состоящий из триггеров 20,21 и 22, формирователь 23 относительного моноимпульсного сигнала, состоящий из эл-тов И-НЕ 24-29, триггеров 30-31 и интегрирующих цепей 32.и 33. Такое выполнение преобразователя позволяет исключить его из состава анализатор полярности, блок балансировки и мультиплексор, что приводит к упрощению преобразователя. Повышение помехоустойчивости достигается путем увеличения длительности импульсов линейного сигнала с помощью введенного формирователя 23. Преобразователь отличается выполнением формирователя 19. 2 з.п. ф-лы, 3 ил. S (Л 2: со О5 сл

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5П 4 H 04 L 5/00 H 03 М 13/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

/Q

Ф

/ с

>

«б

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (б Г6

lx

Гл

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3706175/24-09, 3780968/24-09 (22) 27.02.84 (46) 15.06.87. Бюл. Р 22 (72) О.Н.Порохов (53) 621.394. 14 (088.8) (56) Лев А.Ю. и др. Блочный балансный код 6В4Т для цифровых систем передачи. — Радиотехника, 1984, 9 4. (54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА

В ТРЕХПОЗИЦИОННЬ1Й КОД (57) Изобретение относится к электросвязи. Цель изобретения — упрощение преобразователя и повышение его помехоустойчивости. Преобразователь содержит источник 1 двоичной информации, последовательный регистр 2, блок 3 синхронизации, инвертор 4, формирователь 5 импульсов, параллельный регистр 6, состоящий из триггеров

ÄÄSUÄÄ 1317675 А1

7,8 и 9, шифратор 10 символов, состоящий из э-тов И-НЕ 11-16 и эл-тов

ИЛИ 17 и 18, формирователь 19 кодового сигнала, состоящий из триггеров

20,21 и 22, формирователь 23 относительного моноимпульсного сигнала, состоящий из эл-тов И-НЕ 24-29,триггеров 30-31 и интегрирующих цепей

32 и 33. Такое выполнение преобразователя позволяет исключить его из состава анализатор полярности, блок балансировки и мультиплексор, что приводит к упрощению преобразователя.

Повышение помехоустойчивости достигается путем увеличения длительности импульсов линейного сигнала с помощью д введенного формирователя 23. Преобразователь отличается выполнением формирователя 19. 2 з.п. ф-лы, 3 ил.

1317675

Символы

Группы символов

000 001 011 010 110 111 101

Двоичные

100

02 22 20

21 11 10 12

Троичные

1

Изобретение относится к электросвязи и может использоваться в цифровых системах передачи с различными . передающими средами.

Целью изобретения является урощение преобразователя путем исключения анализатора полярностей, блока балансировки и мультиплексора и повышение помехоустойчивости путем увеличения длительности импульсов линейного сиг- il0 нала.

На фиг. 1 представлена структурная электрическая схема преобразователя двоичного кода в трехпозиционный код; на фиг.2 и 3 — временные диаграммы, поясняющие его работу.

Преобразователь двоичного кода в трехпозиционный код содержит источник

1 двоичной информации, последователь-, ный регистр 2, блок 3 синхронизации, 20 инвертор 4, формирователь 5 импульсов, параллельный регистр 6, в состав которого входят триггеры 7-9, шифратор 10 символов, в состав которого входят элементы И-НЕ 11-. t6 и элементы ИЛИ 17 и 18, формирователь .

19 кодового сигнала, в состав которого входят триггеры 20 "" 22, формирователь 23 относительного моноимпульсного сигнала, в состав которого входят элементы И-НЕ 24-.29, Для этого информация о символах в первом, втором и третьем разрядах каждой двоичной группы с инверсных выходов триггеров 7,8 и 9 и с прямого выхода триггера 7 поступает на соответствующие входы шифратора 10 симВОЛОВ (фиг.2 ж,з,ианк).

Для регистрации двоичной группы

100 входы элемента И-НЕ 11 подключены к инверсным выходам триггеров

7 и 8 и к прямому выходу триггера 9.

При появлении "1" одновременно на указанных выходах (заштрихованные области на фиг.2 ж,з,и) на выходе элемента И-HE 11 формируется "0" (фиг.2л). Регистрация двоичной груп пы 000 осуществляется поцключением входов элемента И-НЕ 12 соответствен но к инверсным входам, выходам триг2 триггеры 30 и 31 и интегрирующие цепи 32 и 33.

Преобразователь двоичного кода в трехпозиционный код работает следующим образом.

Двоичная информация (фиг.2 а) источника 1 поступает на вход последовательного регистра 2, на вход синхронизации которого подается тактовый сигнал с блока 3 синхронизации (фиг 2б) через инвертор 4. Благодаря сдвигу двоичной информации тактовым. сигналом на выходах последовательного регистра 2 одновременно присутствуют три разряда двоичной информации (фиг.2в, г,, д). !

При делении на три двоичного тактового сигнала (фиг. 2б) на первом выходе формирователя 19 кодового сигнала формируется кодовый сигнал (фиг.2е), в моменты появления фронтов импульсов которого в параллелЬный регистр 6 поочередно записывается двоичная информация на каждых трех соседних тактовых интервалах.

Назначение шифратора 10 символов заключается в преобразовании символов двоичной информации в символы троичной информации в соответствии с кодовой таблицей:

1 геров 7-9. При одновременном появлении "1" на указанных выходах (заштрихованные области на фиг.2ж,з,к) на выходе элемента И-НЕ 12 формируется "0" (фиг.2м).

Считывание в шифраторе 10 символов вторых и первых разрядов троичных символов осуществляется двумя периодическими последовательностями импульсов с выходов формирователя

5 импульсов.

Троичные единицы первых разрядов (фиг.2п) появляются на выходе элемента И-НЕ 13 при "1" на инверсном выходе триггера 7 (фиг.2ж) и элемента

И-НЕ 12 (фиг.2M) в моменты появления импульсов считываения (фиг.2о). Троичные единицы второго разряда (фиг.2р) на выходе элемента И-НЕ 14 возможны, .1317 если в моменты появления импульсов (фиг.2н) в состоянии "1" находятся выходы триггера 9 (фиг.2и) и элемента И-НЕ 11 (фиг.2л). Импульсы, соответствующие троичным единицам первых и вторых разрядов (фиг.2п,р), суммируются в элементе ИЛИ 17 (фиг.2с) и поступают на первый выход шифратора 10 символов.

Троичные двойки первого разряда 10 появляются в виде коротких импульсов (фиг.2т) на выходе элемента И-НЕ 15, если считывающие импульсы (фиг.2о) совпадают с "1" на инверсных выходах триггера 8 (фиг.2з) и элемента И-НЕ 15

11 (фиг.2л). При считывании троичных двоек второго разряда импульсы последовательности (фиг.2н) формирователя 5 импульсов появляются на выходе элемента И-НЕ 16 (фиг.2р) при "1" 20 на инверсном выходе триггера 9 (фиг.

2к) и на выходе элемента И-НЕ 12 (фиг.2м). Через элемент ИЛИ 18 импульсы (фиг. 2ф), характеризующие троичные двойки обоих разрядов (фиг.2т, у), подаются на второй выход шифратора 10 символов.

В результате появления на выходе шифратора 10 символов импульсов (фиг.

2с,ф) троичных единиц и двоек (от- 30 сутствие импульсов троичных единиц и двоек соответствует троичным нулям) осуществляется преобразование двоичной информации на каждых трех тактовых интервалах (фиг.2а) в троичную 35 информацию на двух тактовых интервалах в соответствии с приведенной ранее таблицей преобразования символов

:кода ЗВ2Т.

Пусть высокий уровень напряжения наблюдается на выходе преобразователя на тактовом интервале А (фиг.

2х). Тогда при появлении импульса на выходе элемента ИЛИ 17 (фиг.2с) он может поступить на выход только элемента И-НЕ 24, так как, в этот момент на его вход подается "1" с прямого выхода триггера 30. Этот импульс поступает на вход установки

"0" триггера 30 и на вход установки

"1" триггера 31, что приводит к формированию низкого выходного уровня напряжения на тактовом интервале Б, к изменению напряжения на величину—

2 йЦ . Если на следующем такте B (фиг.2х) также будет передаваться троичная единица то из — за "1 на прямом выходе триггера 31 импульс может появиться на выходе только элемента И-НЕ 26 и он переключит триггер 31 в нулевое состояние. Но в таком же состоянии продолжает находиться и триггер 30. Поэтому на тактовом интервале В устанавливается средний уровень, а изменение напряжения составит плюс а U . Появление импульса в той же цепи второго троичного символа 1 при среднем уровне на тактовом интервале 3 совпадает уже с "1" на инверсных выходах. триггеров 30 и 31. Поэтому, пройдя через элемент И-HE 25, короткий импульс переведет триггер 30 в единичное

В соответствии со способом формирования относительных многопозиционных сигналов передача трех троичных символов осуществляется следующим образом.

Передача первых троичных нулей происходит без изменения модулируемых параметров. Поэтому эти спмволы не выделяются в шифраторе 10 символов, а на соответствующих этим символам тактах (Г и 3) в выходном относительном моноимпульсном сигнале (фиг.2х) сохраняется любой уровень напряжения предыдущего тактового интервала. 55

При передаче второго троичного символа 1 при появлении короткого импульса на выходе элемента ИЛИ 17 (фиг.2c) выходное напряжение должно

675 4 увеличиться на ьЦ либо уменьшиться на 2 Ц

При передаче третьего троичного символа 2 и, соответственно этому, при появлении короткого импульса на выходе элемента ИЛИ 18 (фиг.2ф) выходное напряжение должно увеличиться на 2 д LI либо уменьшиться на д Ц .

Причем в случае любой последовательности троичных символов размах напряжения трехпозиционного относительного моноимпульсного сигнала не должен превышать 2 ь 0 (фиг. 2х), т. е. сигнал должен быть трехуровневым.

В соответствии с данным алгоритмом высокий уровень напряжения на выходе преобразователя устанавливается (фиг.2х), если из двух триггеров

30 и 31 формирователя 23 только триггер 30 находится в состоянии "1".

Средний уровень устанавливается, если триггеры 30 и 31 находятся в нулевом состоянии, а низкий — при на выходе только триггера 31.

1317675Из-за обратной связи с выходов триггеров 30 и 31 изменения состояний на входах элементов И-НЕ формирователя 23 должны наблюдаться после окончания импульсов троичных единиц (фиг.2с) и двоек (фиг.2ф). Для обеспечения этого условия между .выходами триггеров 30 и 31 и входами элементов И-НЕ 24-29 введены интегрирующие цепочки 32 и 33.

Таким образом, с помощью формирователя 23 реализуется способ формирования многопазиционного сигнала, а для конкретного варианта — формирования трехуровневого относительного монаимпульсного сигнала.

Для записи двоичной информации на трех тактах и параллельный регистр б и последующего считывания

50 состояние и установит высокий уровень выхоцнога напряжения на очередном такте И. По сравнению с предыдущим тактом 3 (фиг.2х) напряжение изменится на величину + ьЦ 5

Если на тактовом интервале Д на выходе элемента ИЛИ 18 появится импульс (фиг.2ф), то из-за "1" на инверсных выходах триггеров 30 и З1 он может появиться на выходе только 10 элемента И-НЕ 28. Зтат импульс переключит триггер 31 в единичное состояние и на тактовом интервале Д установится низкий уровень выходного напряжения. 15

По сравнению с тактом Г изменение напряжения составит -ЬП. Появление импульса на выходе элемента ИЛИ 18, который на следующем такте Е совпадет с "1" на прямом выходе триггера 20

31 и, соответственна, на втором входе элемента И-НЕ 29, пройдя через который импульс переключит триггер

30 в единичное состояние и сбросит триггер 31 что приведет к высокому уровную выходного напряжения на тактовом интервале Е и по сравнению с предыдущим тактом изменение напряжения составит +-2LU. Очередной импульс (фиг.2ф) на тактовом интервале

Ж появится при "1" на прямом выходе триггера 30, подключенного к входу элемента И-HF, 27, пройдя который, импульс сбросит триггер 30 и из-за нулевого состояния триггеров 30 и 31 35 на тактовом интервале Ж установится средний уровень напряжения. По сравнению с тактом Е изменение напряжения составит -hU. троичных символов в двух разрядах из шифратора 10 символов необходим кодовый сигнал, период которого должен равняться периоду повторения троичных групп — 3T. Формирование кодового сигнала происходит в формирователе 19 кодового сигнала.

За период кодового сигнала состояния триггеров 20,21 и 22, формирователя 19 кодового сигнала изменяются в следующей последовательности. Единичное состояние триггера

20 (фиг.Зв) в момент фронта тактового сигнала (фиг.3a) блока 3 синхронизации с задержкой на время Т изменяется на единичное состояние (фиг.3r) триггера 21. С дополнительной задержкой на Т/2 фронт тактового сигнала (фиг.Зб) инвертора 4 переводит триггер 22 в состояние "1" на прямом выходе (фиг.Зд). Из-за обратной связи с инверсного выхода триггера 22 на R — вход триггера

20 его выходное напряжение сбрасывается (фиг.Зв) в нулевое состояние.

Через интервал Т/2 это состояние очередным фронтом тактового сигнала (фиг.За) переносится на выход (фиг.

Зд) триггера 21. Далее через время

Т/2 тактовым сигналом (фиг.Зб) нулевое состояние переносится на прямой выход (фиг.Зд) и устанавливается единичное состояние на инверсном выходе (фиг.3e) триггера 22 и, следовательно, íà R — входе триггера

20 (фиг.Зе), что восстанавливает возможность его переключения сиг.налом, поступающим на С вЂ” вход.

Поэтому с очередной задержкой на

Т/2 франтам тактового сигнала (фиг.

3a) триггер 20 переключается в состояние 1" (фиг.Зв) и на этом заканчивается формирование периода кодового сигнала, цикл работы формирователя 19 кодового сигнала.

В течение каждого периода кодового сигнала фронт сигнала (фиг.3r) с выхода триггера 21 (первый выход формирователя 19 кодового сигнала) используется (фиг.2е) для записи трех разрядов двоичного числа параллельный регистр 6. После записи происходит считывание (фиг.2н) вторых разрядов и далее с запаздыванием на время ЗТ/2 (фиг.2о) первых разрядов в шифраторе 10 символов соответственно периодическими последовательностями импульсов (фиг.Зж,з), 7 13 176 которые создаются в формирователе 5 импульсов с помощью сигналов с второго и третьего выходов формирователя 19 "кодового сигнала с выходов триггеров 20 и 22. 5

Таким образом, считывание троичных символов осуществляется после записи двоичных чисел в параллельный регистр 6, а время между считыванием соседних троичных разрядов и мини- 10 мальиая длительность импульсов в выходном сигнале составляет ЗТ/2, в

1,5 раза больше длительности тактового интервала двоичной информации.

Формула изобретения

1. Преобразователь двоичного кода в трехпозиционный код, содержащий последовательно соединенные источник 20 двоичной информации и последовательный регистр, выходы которого подключены к входам соответствующих триггеров параллельного регистра, С вЂ” . входы которых объединены, а инверсные выходы и прямой выход последнего триггера подключены к соответствующим входам шифратора символов, а также блок синхронизации, о т л и ч а— ю шийся тем, что, с целью упрощения преобразователя путем исключения анализатора полярностей, блока балансировки и мультиплексора, введены инвертор, формирователь кодового сигнала и формирователь импульсов, 35 при этом выход тактовых импульсов блока синхронизации подключен к входу синхронизации формирователя кодо75 вого сигнала непосредственно, а к входу синхронизации. последовательного регистра и к другому входу формирователя кодового сигнала через инвертор, при этом выход кодового сигнала формирователя кодового сигнала подключен к входу считывания параллельного регистра, а два других выхода через формирователь импульсов подключены к входам записи шифратора символов.

2. Преобразователь по п. 1, о т— л и ч а ю шийся тем, что, с целью повышения помехоустойчивости путем

Ф увеличения длительности импульсов линейного сигнала, введен формирователь относительного моноимпульсного сигнала, при этом первый и второй выходы шифратора символов подключены к соответствующим входам формирователя относительного моноимпульсного сигнала.

3. Преобразователь по пп. t и 2, отличающийся тем, что формирователь кодового сигнала содержит последовательно соединенные первый, второй и третий триггеры, причем инверсный выход третьего триггера подключен к R — - входу первого триггера, С вЂ” входы первого и второго триггеров объединены и являются входом синхронизации, С вЂ” вход третьего триггера является входом, а выход второго триггера — выходом кодового сигнала и выходы первого и третьего триггеров — соответственно выходами сигнала записи формирователя кодового сигнала.

1317675 4 иа 3

Составитель В.Евдокимова

Корректор В. сутяга

Редактор К.Волощук Техред В.Кадар

Заказ 2437/56 Тираж 638 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва Ж-35, Раушская .наб., д.4/5

Производственно-полиграфическое предприятие, г.ужгород, ул,Проектная, 4

Преобразователь двоичного кода в трехпозиционный код Преобразователь двоичного кода в трехпозиционный код Преобразователь двоичного кода в трехпозиционный код Преобразователь двоичного кода в трехпозиционный код Преобразователь двоичного кода в трехпозиционный код Преобразователь двоичного кода в трехпозиционный код 

 

Похожие патенты:

Изобретение относится к электросвязи

Изобретение относится к области связи

Изобретение относится к электросвязи

Изобретение относится к электросвязи и по сравнению с авт

Изобретение относится к радиотехнике

Изобретение относится к электросвязи и может быть использовано для дуплексной передачи цифровых сигналов

Изобретение относится к технике передачи дискретной информации и может использоваться в системах передачи дискретной информации с передающего пункта на приемный

Изобретение относится к информационно-вычислительной технике

Изобретение относится к электросвязи и может использоваться при передаче данных с защитой от ошибок

Изобретение относится к технике передачи дискретной информации и может найти применение в системах передачи данных, телеуправления, телекодовой связи и телесигнализации

Изобретение относится к вычислительной технике

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для отладки и испытаний nporpahiM специализированных ЦВМ

Изобретение относится к вычислительной технике

Изобретение относится к электросвязи и может использоваться в цифровых системах передачи информации для декодирования сигналов циклического кода и исправления ошибок

Изобретение относится к вычислительной технике

Изобретение относится к радиотехнике и обеспечивает повышение достоверности путем понижения вероятности необнаруженной ошибки

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)
Наверх