Интегратор с воспроизведением вариаций интеграла

 

Изобретение относится к области вычислительной техники. Оно может быть использовано в цифровых интегрирующих машинах, предназначенных для решения краевых и вариационных задач. Цель изобретения - расширение функциональных возможностей за счет вычисления вариаций интеграла Стильтьеса. Указанная цель достигается за счет того, что в интегратор, содержащий сумматор 1 подынтегральной функции, регистр 2 подынтегральной функции , три блока умножения 3, 4, 5, сумматор 6 остатка интеграла, регистр 12 остатка интеграла, коммутатор 9 и два элемента И 10, И, введены два сумматора 8, 9 остатков вариаций интеграла по первой и по второй координате. 1 ил. (Л с СА:) оо ел ;о со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„Я0„„1335994

А1 дц 4 G 06 F 7/64

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

E fl

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

llO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3965068/24-24 (22) 10.10.85 (46) 07.09.87. Бюл. № 33 (71) Таганрогский радиотехнический институт им. В. Д. Калмыкова (72) М. И. Ледовский (53) 681.32 (088.8) (56) Авторское свидетельство СССР № 328482, кл. G 06 F 7/64, 1972.

Авторское свидетельство СССР № 568060, кл. G 06 F 7/64, 1977. (54) ИНТЕГРАТОР С ВОСПРОИЗВЕДЕНИЕМ ВАРИАЦИЙ ИНТЕГРАЛА (57) Изобретение относится к области вычислительной техники. Оно может быть использовано в цифровых интегрирующих машинах, предназначенных для решения краевых и вариационных задач. Цель изобретения — расширение функциональных возможностей за счет вычисления вариаций интеграла Стильтьеса. Указанная цель достигается за счет того, что в интегратор, содержащий сумматор 1 подынтегральной функции, регистр 2 подынтегральной функции, три блока умножения 3, 4, 5, сумматор

6 остатка интеграла, регистр 12 остатка интеграла, коммутатор 9 и два элемента

И 10, 11, введены два сумматора 8, 9 остатков вариаций интеграла по первой и по второй координате. 1 ил.

1335994

Формула изобретения

Составитель А. Чеканов

Редактор Н. Егорова Техред И. Верес Корректор М. немчик

Заказ 3803/44 Тираж 672 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 l 3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная. 4

Изобретение относится к цифровой вычислительной технике и может быть использовано в цифровых интегрирующих машинах, предназначенных для решения краевых и вариационных задач. 5

Целью изобретения является расширение функциональных возможностей за счет вычисления вариаций интеграла Стилтьеса.

На чертеже приведена структура интегратора.

Интегратор состоит из сумматора 1 подын- 10 тегральной функции, регистра 2 подынтегральной функции, трех блоков 3 — 5 умножения, сумматора 6 остатка интеграла, двух сумматоров 7 и 8 остатков вариаций интеграла по первой и второй координате коммутатора 9, двух элементов И 10, 11, регистра 12 остатка интеграла, четырех входных шин 13 — 16 для приращения подынтегральной функции т71трр;, приращения функции интегрирования P trp4; è вариаций функции интегрирования х,гр„,ттул „; соответственно, а также трех выходных шин 17-19 для приращения интеграла Стилтьеса 71гр;» и

его вариаций 7х,тр;» ь у,cp;» i соответственно, управляющего входа 20 и вход 21 тактовых сигналов.

Работа интегратора на (1+1) -м шаге 2 интегрирования происходит следующим образом.

В сумматоре 1 приращение подынтегральной функции 7Я4, складывается с ее значением гр ; 1, поступающим из регистра 2, и ее новое значение грр, записывается в тот же регистр. Кроме того, значение гря, поступает в блоки 3 — 5 умножения, где оно умножается на приращение функции интегрирования 7Я4, и вариации 7х,щ„, т7у,гр„ соответственно. Полученные произведения поступают соответственно на сумматоры 6 — 8, З где они складываются с остатком 0 (>tV) поступающим из регистра 12. Образованные при этом суммы поступают далее в блоки

9 — 11, где из них выделяется выходное приращение ri tcp;» i и выходные вариации 40 с7 х,гр;», Vy Äq>Ä». i, соответственно, Одновременно в блоке 9 вырабатывается новый остаток О (т7+ гр),»1, записываемый в регистр 12.

Интегратор с воспроизведением вариаций интеграла, содержащий регистр подынтегральной функции, сумматор подынтегральной функции, три блока умножения, сумматор остатка интеграла, регистр остатка интеграла, коммутатор и два элемента И, причем вход приращений подынтегральной функции интегратора соединен с входом первого слагаемого сумматора подынтегральной функции, выход которого соединен с входом первого сомножителя первого блока умножения и информационным входом регистра подынтегральной функции, выход которого соединен с входом второго слагаемого сумматора подынтегральной функции, выход первого блока умножения соединен с входом первого слагаемого сумматора остатка интеграла, выход которого соединен с информационным входом коммутатора, первый выход которого соединен с выходом приращения интеграла интегратора, а второй выход коммутатора соединен с информационным входом регистра остатка интеграла, выход которого соединен с входом второго слагаемого сумматора остатка интеграла, выходы первого и второго элементов И соединены с выходами вариаций интеграла по первой и второй координате соответственно, управляющий вход интегратора соединен с управляющим входом сумматора и первыми входами первого и второго элементов И, вход тактовых сигналов интегратора соединен с входами синхронизации первого, второго и третьего блоков умножения, регистра остатка интеграла и регистра подынтегральной функции, отличающийся тем, что, с целью расширения функциональных возможностей за счет вычисления вариаций интегралов Стилтьеса, он содержит сумматоры остатков вариаций интеграла по первой и второй координате, вход приращения функции интегрирования интегратора соединен с входом второго сомножителя первого блока умножения, входы вариаций функций интегрирования по первой и второй координате интегратора подключены к входам первых сомножителей второго и третьего блоков умножения соответственно, входы вторых сомножителей которых подключены к выходу сумматора подынтегральной функции, а выходы — к входам первых слагаемых сумматоров остатков вариаций интеграла по первой и второй координате соответственно, входы вторых слагаемых которых соединены с выходами регистра остатка интеграла, а выходы — с вторыми входами первого и второго элементов И соответственно.

Интегратор с воспроизведением вариаций интеграла Интегратор с воспроизведением вариаций интеграла 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в цифровых дифференциальных анализаторах

Изобретение относится к и тульсной технике и может быть использовано в автоматизированных системах управления

Изобретение относится к области вычислительной техники и может быть использовано при решении задач моделирования

Изобретение относится к вычислительной технике и может быть использовано в спецпроцессорах или в комплексе с ЦВМ при решении дифференциальных уравнений, интегрировании функции в режиме слежения,например в системах автоматического управления динамическими обьектами или технологическими процессорами

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в спецвьгчислителях для решения задач, связанных с вычислением производной

Изобретение относится к области цифровой вычислительной техники , к устройствам для решения интегральных уравнений и может быть использовано как специализированное вычислительное устройство в измерительно-управлякнцих системах

Изобретение относится к области вычислительной техники и предназначено для использования в спецвьгчислителях для вычисления, производных

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматического управления и может быть применено в станках с числовым программным управлением

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем, включающих операции дифференцирования

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем, включающих операции двойного дифференцирования

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем, включающих операции дифференцирования

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем, включающих операции двойного дифференцирования

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области спектрального анализа, а устройство может быть использовано для диагностики механизмов по акустическим сигналам их компонент

Изобретение относится к области автоматического управления

Изобретение относится к способам численного решения системы дифференциальных уравнений (СДУ)
Наверх