Устройство для контроля постоянного запоминающего устройства

 

Изобретение относится к вычислительной технике и может быть использовано в контрольной аппаратуре ПЗУ. Целью изобретения является повьшение достоверности контроля ПЗУ при использовании медленнодействующего сумматора за счет обеспечения максимальной частоты обращения к ПЗУ. Поставленная цель достигается тем, что в устройство контроля ПЗУ, содержащее последовательно соединенные адресный регистр-счетчик 1, числовой регистр 2, сумматор 5 и схему сравнения 8, регистр 9 контрольной суммы, введены блок 10 управления, первый 6 и второй 7 дешифраторы, перзый 3 и второй 4 счетчики по модулю N. Введение указанных блоков обеспечивает считывание информации из ПЗУ на максимальной частоте. При этом слова информационного массива суммируются за п циклов суммирования таким образом, что в каждом цикле суммирования суммируются слова, адреса которых определяются состоянием , второго счетчика по модулю N и модулем пересчета N, т.е. слова информационного массива суммируются с пропуском тех слов, адрес которых не соответствует данному состоянию второго счетчика. Испытание ПЗУ на максимальной частоте обращения необходимо проводить с целью выявления с lO со ии СП to О5 О5

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

45263 А ) (19) (11) (5D 4 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3947221/24-24 (22) 19.08.85 (46) 15. 10. 87. Бюл. Ф 38 (72) Е.К.Муранков, В.Д.Мосеев и И.А.Рогинский (53) 681.327.b6(088.8) (56) Вопросы радиоэлектроники. Серия

ОТ N - 24, 1963, с. 16.

Авторское свидетельство СССР

N- 390578, кл. G 11 С 17/00, 1971. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСТОЯННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА (57) Изобретение относится к вычислительной технике и может быть использовано в контрольной аппаратуре

ПЗУ. Целью изобретения является повышение достоверности контроля ПЗУ при использовании медленнодействующего сумматора за счет обеспечения максимальной частоты обращения к ПЗУ.

Поставленная цель достигается тем, что в устройство контроля ПЗУ, содержащее последовательно соединенные адресный регистр-счетчик I, числовой регистр 2, сумматор 5 и схему сравнения 8, регистр 9 контрольной суммы, введены блок 10 управления, первый 6 и второй 7 дешифраторы, первый 3 и второй 4 счетчики по модулю N Введение указанных блоков обеспечивает считывание информации из ПЗУ на максимальной частоте. При этом слова информационного массива суммируются за и циклов суммирования таким образом, что в каждом цикле суммирования суммируются слова, адреса которых определяются состоянием второго счетчика по модулю N и модулем пересчета N, т.е. слова информационного массива суммируются с пропуском тех слов, адрес которых не соответствует данному состоянию второго счетчика. Испытание ПЗУ на максимальной частоте обращения необходимо проводить с целью выявления

1345263 влияния переходных процессов на реактивных сопротивлениях на работоспособность ЛЗУ. Снижение быстродействия при контроле ПЗУ не дает достоверной информации о надежности и

Изобретение относится к вычислительной технике и может быть использовано в контрольной аппаратуре для контроля ПЗУ.

Цель изобретения — повышение достоверности контроля ПЗУ.

На чертеже представлена структурная схема устройства для контроля

ПЗУ.

Устройство для контроля ПЗУ содер10 жит адресный регистр-счетчик 1, числовой регистр 2, счетчик 2 по модулю

N, счетчик 4 по модулю N, сумматор 5, дршифраторы 6 и 7, схему 8 сравнения, 1б регистр 9 контрольной суммы, блок 10 управления.

Устройство для контроля ПЗУ работает следующим образом.

При запуске устройства контроля и-разрядный регистр-счетчик 1, ре20 гистр 2, счетчики 3 и 4, сумматор 5 устанавливаются в нулевое состояние, после чего на проверяемое ПЗУ 11 подается сигнал "Обращение" из блока

10. Выбранная из ПЗУ информация записывается в числовой регистр 2. По сигналу с выхода дешифратора 6, который вырабатывается при исходном положении счетчика 3 и подается на разрешающий вход сумматора 5, инфор-.

30 мация с выходов регистра 2 поступает на информационные входы сумматора 5 и суммируется по синхросигналу из блока 10.

При завершении такта считывания ЗБ информации из ПЗУ по сигналу "+1" из блока 10 управления изменяется состояние адресного регистра-счетчика 1 и счетчика 3 по модулю N, после чего такт считывания информации из

ПЗУ повторяется, но без суммирования считанной информации, так как отсутствует разрешающий сигнал с выхода дешифратора 6. Через N тактов считыкачестве испытываемого ПЗУ, поскольку переходные процессы будут затухать до прихода нового сигнала обращения. 1 нл. вания информации счетчик 3 вновь . приходит в исходное состояние и дешифратор 6 вырабатывает сигнал "Разрешение суммирования" и т.д.

При поступлении 2 сигналов "+1" регистр-счетчик 1 возвращается в исходное состояние, а счетчик 4 переходит в первое состояние, после чего начинается следующий цикл считывания информации. Через п циклов считывания информации из ПЗУ счетчик 4 по модулю N переходит в состояние п. После обращения по последнему адресу ПЗУ и суммирования последнего слагаемого в сумматоре 5 дешифратор 7 вырабатывает разрешающий сигнал, поступающий на первый стробирующий вход схемы 8 сравнения.

На второй стробирующий вход схемы 8 сравнейия поступает сигнал строба из блока управления, на первый информационный вход схемы сравнения поступает код результата суммирования с сумматора 5, а на второй информационный вход — код контрольной суммы с регистра 9. В случае несовпадения кодов результата суммирования и контрольной суммы схема. 8 сравнения вырабатывает си нал неисправности, который поступает на блок 10 управления.

Блок 10 управления обеспечивает синхронизацию работы блоков устройства контроля.

Устройство позволяет контролировать ПЗУ на максимальной частоте об-:. ращения при использовании медленно действующего сумматора.

Формула из об ре те ния

Устройство для контроля постоянного запоминающего устройства, содержащее сумматор, регистр контрольной суммы, числовой регистр, схему сравСоставитель H. Шустов

Редактор И. Сегляник Техред Л.Сердюкова Корректор M. Шароши

Заказ 4927/51 Тираж 587 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

3 13 нения, первый информационный вход которой соединен с информационным выходом регистра контрольной суммы, второй — с выходом сумматора, первый вход которого соединен с выходом числового регистра, информационные входы которого являются первой группой информационных входов устройства, адресный регистр, выходы которого являются первой группой выходов устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля устройства, в него введены первый и второй дешифраторы, первый и второй счетчики по модулю N и блок управления, информационный вход которого соединен с выходом схемы сравнения, первый и второй стробирующие входы которой соединены соответственно с выходом первого де45263 шифратора и первым выходом блока управления, второй и третий выходы которого соединены соответственно со

5 стробнрующим входом числового регистра и сумматора, третий вход которого соединен с выходом второго дешифратора, информационные входы первого и второго дешифраторов соединены с вы1п ходами соответственно первого и второго счетчика по модулю N, информационные входы первого счетчика по модулю N соединены с первой группой выходов адресного регистра, информа1б ционные входы второго счетчика по модулю N соединены с информационными входами адресного регистра и четвертым выходом блока управления, пятый выход которого и вторая группа выхо2п дов адресного регистра являются выходами устройства.

Устройство для контроля постоянного запоминающего устройства Устройство для контроля постоянного запоминающего устройства Устройство для контроля постоянного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для контроля записи информации в запоминающее устройство

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в блоках постоянных запоминающих устройств (ПЗУ) микропроцессорных контроллеров

Изобретение относится к автоматике и вычислительной технике и может быть использовано для функционального контроля блоков оперативной памяти

Изобретение относится к вычислительной технике и может быть использовано при создании запоминающих устройств повышенной надежности на базе кристаллов памяти с многоразрядной организацией

Изобретение относится к вычислительной технике и может быть исполь% - зовано в программаторах постоянных Запоминающих устройств

Изобретение относится к запоминающим устройствам, в частности к техническим средствам их контроля, и может быть использовано при организации автоматизированного изготовления запоминающих блоков

Изобретение относится к вычислительной технике и может быть использоваио при создании оперативных запоминающих устройств в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано для повышения надежности в работе полупроводниковых БИС постоянных запоминакнцих устройств с многоразрядной организацией

Изобретение относится к вычислительной технике, в частности к устройствам контроля функциональных электрических узлов

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх