Вычитающий декадный счетчик для семисегментных индикаторов

 

Изобретение относится к области импульсной техники и может быть использовано в вычислительных и измерительных устройствах. Вычитающий декадный счетчик для семисегментных индикаторов содержит I К-триггеры 1 -4, элемент И- НЕ 5, элементы И 6-12, элементы ИЛИ 13-16, тактовую шину 17, по которой поступают импульсы вычитания, шину 18 сброса, шину 19 логической единицы, шину 20 заема. Вычитаюш.ий декадный счетчик имеет повышенную надежность. 2 ил., 1 табл.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ÄÄSUÄÄ 1383492 А1

1д) 4 Н 03 К 23/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, " : .;,/

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

gã а> иггг гг гг 6е йг

>s

ФигЛ (21) 4135222/24-21 (22) 17.10.86 (46) 23.03.88. Бюл. № 11 (72) Ю. А. Базалев и В. И. Мяснов (53) 621.374 (088.8) (56) Справочник по интегральным микросхемам. Под ред. Т. В. Тарабрина.

М.: Энергия, 1980, с. 710, рис. 5 †2.

Авторское свидетельство СССР № 1319276, кл. Н 03 К 23/24, 1985. (54) ВЫЧИТАЮШИЙ ДЕКАДНЫЙ СЧЕТЧИК ДЛЯ СЕМИСЕГМЕНТНЫХ И НДИКАТОРОВ (57) Изобретение относится к области импульсной техники и может быть использовано в вычислительных и измерительных устройствах. Вычитающий декадный счетчик для семисегментных индикаторов содержит IK-триггеры 1 — 4, элемент И вЂ” НЕ 5, элементы И 6 — 12, элементы ИЛИ 13 — 16, тактовую шину 17, по которой поступают импульсы вычитания, шину 18 сброса, шину 19 логической единицы, шину 20 заема. Вычитающий декадный счетчик имеет повышенную надежность. 2 ил., 1 табл.

1383492

1

Изобретение относится к импульсной технике и может быть использовано в вычислительных и измерительных устройствах.

Целью изобретения является повышение надежности устройства путем его упрощения и сокращения потребляемой мощности.

На фиг. 1 представлена схема вычитающего декадного счетчика для семисегментных индикаторов; на фиг. 2 — диаграмма его работы.

Счетчик содержит первый 1, второй 2, третий 3 и четвертый 4 IК-триггеры, элемент И вЂ” НЕ 5, первый 6, второй 7, третий 8, четвертый 9, и ятый 10, шестой 11, седьмой 12 элементы И, первый 13, второй

14, третий 15, четвертый 16 элементы ИЛИ, тактовую шину 17, по которой поступают импульсы вычитания, шину 18 сброса, шину 19 логической единицы, шину 20 заема, выходы, а, Ь, с, d, е, f, q.

Счетные входы всех триггеров соединены с тактовой шиной 17 устройства, а R-входы всех триггеров соединены с шиной 18 сброса устройства, 1- и К-входы первого триггера соединены с шиной 19 логической единицы, прямой выход первого триггера соединен с

К-входом второго триггера и первыми входами первого 6 и второго 7 элементов И и первого элемента ИЛИ 13, выход которого подключен к выходу «е» устройства, а второй вход соединен с выходом «а» устройства, выходом третьего элемента И 8 и первым входом второго элемента ИЛИ 14, выход которого соединен с выходом «д» устройства, прямой выход второго триггера соединен с первым входом третьего, вторыми входами первого 6 и второго 7 элементов И, выход второго элемента И подключен к второму входу второго и первому входу третьего элементов ИЛИ, второй вход третьего элемента ИЛИ 15 соединен с выходом четвертого элемента И 9 и выходом заема устройства, а выход — — c выходом «q» устройства. Инверсный выход первого триггера подключен к первому входу элемента И—

НЕ и первому входу четвертого элемента

И 9, второй вход которого соединен с инверсным выходом второго триггера и первыми входами пятого 10 и шестого 11 элементов И, выход шестого элемента И 11 подключен к первому входу четвертого элемента

ИЛИ 16 и выходу «с» устройства, выход первого элемента И 6 соединен с вторым входом четвертого элемента ИЛИ 16, выход которого соединен с выходом «f» устройства.

Выход элемента И вЂ” НЕ подключен к 1-входу второго триггера, а выход седьмого элемента И вЂ” к 1-входу четвертого триггера, инверсный выход которого соединен с четвертым входом четвертого элемента И 9, инверсный выход третьего триггера соединен с третьим входом четвертого элемента И.

Выход пятого элемента И 10 соединен с выхо30

55 дом «b» устройства. Второй вход элемента И вЂ” НЕ соединен с инверсным выходом третьего триггера и первым входом седьмого элемента И 12, второй вход которого соединен с выходом четвертого элемента ИЛИ 16, а выход — с К-входом четвертого триггера, прямой выход которого подключен к второму входу пятого элемента И 10 и к 1-входу третьего триггера 3, прямой выход второго триггера 2 подключен к

К-входу третьего триггера, прямой выход которого соединен с вторым входом шестого эле мента И ll, третий вход которого соединен с первым входом четвертого элемента И, четвертый вход которого соединен с третьим входом второго элемента И.

На фиг. 2 обозначено: i — порядковые номера состояний устройства;

Вход-тактовые (входные) импульсы на тактовой шине 17;

ДЦ вЂ” цифры, отсвечиваемые на семисегментном индикаторе;

3 — сигнал заема; а, b, с, d, е, f, q — сигналы на соответствующих выходах «а», «b», «с», «d», «e», «f», «q» устройства;

Ql, Q9, Q3, Q4 — СИГHÇJlbl H3 IIPSMbIX BbIXOдах триггеров 1 — 4.

Счетчик работает следующим образом.

В исходном положении все IK-триггеры сигналом «Сброс», поступающим по шине 18 сброса, устанавливаются в исходное состояние (диаграммы на фиг. 2 при i = 0), при этом

Ql — О Яя=О Яз=О Q4 О.

На основании логических уравнений для входов триггеров состояния их 1- i К-входов будут следующими:

11 = 1, 1з = О, Iз — О, 14 — О, Kl = 1, К = О, Кз = О, К4 = О.

По логическим уравнениям для выходов дешифратора определяем, что, a=0; b=0;c=0; d=0;e=0; f=0;q=l, при этом на семисегментном индикаторе высвечивается цифра «О». Поскольку IК-триггер по входному тактовому импульсу при

1 = О и К = О не изменяет своего состояния, при 1 = 1 и К = 1 переключается в противоположное состояние, при 1 = 1 и К = О переключается в состояние логической единицы, а при I = О, и К = 1 — в состояние логического нуля, то по первому тактовому импульсу на шине 17 первый триггер переключается в состояние логической единицы, а триггеры 2 — 4 не изменяют своего состояния (диаграммы на фиг. 2 при i = 1), при этом состояния выходов триггеров 1 — 4 станут равны Ql =

1; Qg = О; Яз = О; Q4 = О, состояния входов 1 и К будут равны

Ii = 1 Ь 1 Iз О 14 О

К = 1 Кг 1 Кз О К4 — О а на выходах дешифратора будут сигналы а=О;Ъ=О;с=О;4=0;е= l; f=0;q=0 и на индикаторе высвечивается цифра «9».

1383492

Г е Х

К!

Ь с

К, I, К, а.

0 0

0 0

0 0

0 0

0 0 0

1 1 1

0 0 0

0 0

0 0

0 0

1 1 1

0 0

0 0

0 0

0 0

0 0 г 0

3 0

4 0

5 0

6 0

8 0

9 0

0

0 0

0 1

0

0 0

0 0

0 0

0 0

0 .0

0 0

0 0

По второму тактовому импульсу (диаграммы на фиг. 2 при i = 2) состояния выходов и входов станут равны Q> = 0; Qq =

1р Q3 01 Q4 0j Il Ij 12 = 01 13 01

14=0; К!=1; К3=0; Кз= 1; К4 — — 0; а=0

Ь = 0; с = 0; d = 0; е = 0; f = 0;q = 0 и на индикаторе высвечивается цифра «8».

Анализируя и далее таким же образом работу предлагаемого декадного вычитающего счетчика, получаем все значения сигналов (логических функций) на выходах триггеров счетчика и дешифратора (диаграммы на фиг. 2) при всех i, которые приведены в таблице.

Далее работа счетчика повторяется.

Формула изобретения

Вычитающий декадный счетчик для семисегментных индикаторов, содержащий четыре IK-триггера, семь элементов И, четыре элемента ИЛИ, элемент И вЂ” HE и выходы а, Ь, с, d, е, f, q для подключения соответствующих элементов семисегментного индикатора, счетные входы всех триггеров соединены с тактовой шиной устройства, а R-входы всех триггеров соединены с шиной сброса устройства, 1- и К-входы первого триггера соединены с шиной логической единицы, прямой выход первого триггера соединен с К-входом второго триггера и первыми входами первого и второго элементов И и первого элемента ИЛИ, выход которого подключен к выходу «е»устройства, а второй вход соединен с выходом «а» устройства, выходом третьего элемента И и первым входом второго элемента ИЛИ, выход которого соединен с выходом « Ь> устройства, прямой выход второго триггера соединен с первым входом третьего, вторыми входами первого и второго элементов И, выход второго элемента И подключен к второму входу второго и первому входу третьего элементов ИЛИ, второй вход третьего элемента ИЛИ соединен с выходом четвертого элемента И и выходом заема устройства, а выход — с выходом «q» устройства, инверсный выход первого триггера подключен к первому входу элемента И вЂ” НЕ и первому входу четвертого элемента И, второй вход которого соединен с инверсным выходом второго триггера и первыми входами пятого и

10 шестого элементов И, выход шестого элемента И подключен к первому входу четвертого элемента ИЛИ и выходу «с» устройства, выход первого элемента И соединен с вторым входом четвертого элемента ИЛИ, выход которого соединен с выходом «f» устройства, выход элемента И вЂ” HE подключен к 1-входу второго триггера, а выход седьмого элемента И- к 11 âõîäó четвертого триггера, инверсный выход которого соединен с четвертым входом четвертого элемента И, инверсный выход третьего триггера соединен с третьим входом четвертого элемента И, выход пятого элемента И соединен с выходом «b» устройства, отличающийся тем, что, с целью повышения надежности устройства путем его упрощения и сокращения потребляемой мощности, второй вход элемента И вЂ” HE соединен с инверсным выходом третьего триггера и первым входом седьмого элемента И, второй вход которого соединен с выходом четвертого элемента ИЛИ, а выход — с К-входом четвертого триггера, прямой выход которого подключен к второму входу пятого элемента И и I-входу третьего триггера, прямой выход второго триггера подключен к К-входу третьего триггера, прямой выход которого соединен с вторыми входами третьего и шестого элементов И, третий вход шестого элемента И соединен с первым входом четвертого элемента И, четвертый вход которого соединен с третьим входом второго элемента И.

1383492

6 асхад

ЛЦ

Составитель П. Смирнов

Редактор В. Бугренкова Техред И. Верес Корректор М. Демчик

Заказ 920/54 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Вычитающий декадный счетчик для семисегментных индикаторов Вычитающий декадный счетчик для семисегментных индикаторов Вычитающий декадный счетчик для семисегментных индикаторов Вычитающий декадный счетчик для семисегментных индикаторов 

 

Похожие патенты:

Изобретение относится к устройствам обработки цифровых сигналов и может быть использовано для суммирования кодовых последовательностей в цифровых синтезаторах частот

Изобретение относится к вычислительной технике и может использоваться в счетных устройствах, производяш.их счет в двоичном коде и в коде Грея

Изобретение относится к импульсной технике и может бь1ть использовано , например, в синтезаторах частоты

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки импульсных сигналов, а также в цифровых синтезаторах частот

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и синтезаторах частот

Изобретение относится к импульсной технике и может быть использовано в цифровьк синтезаторах частоты

Изобретение относится к импульсной технике и может быть использовано при построении счетных устройств и делителей частоты

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх