Запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств для телевизионных систем анализа изображений. Целью изобретения является устранение потерь информации при записи. Устройство содержит генератор тактовых импульсов. блок элементов И-НЕ, преобразователь кода, первый и второй сумматоры , адресный счетчик, адресный блок, группу накопителей по числу разрядов записьшаемой информации, формирователь строб-сигнала, первый и второй генераторы одиночных импульсов, блок формирования сигнала записи. В устройстве обращение к элементам памяти происходит непрерывно в течение всего кадра от генератора тактовых импульсов и не зависит от режима работы счетчика адреса считывания, что исключает потери информации при записи в асинхронном режиме, даже если обращение приходится на момент строчного гашения, когда указанный счетчик не считает. Благодаря управляемой задержке записываемой видеоинформации эта информация начинает поступать в буфер строго с началом цикла обращения, что исключает ее потерю в синхронном режиме записи фрагмента изображения. 2 в,п. ф-лы, 7. ил. о S (Л

СОЮЗ СО8ЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК р 4 .G 11 С ll/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ к двтоЕСНомУ СвиДктяпьотвм

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 4178083/24-24 (22) 07,01,87 (46) 30.07.88, Бюл. И- 28 (71) Всесоюзный научно-исследова" тельский институт медицинского приборостроения и Ленинградский электротехнический институт им.В.И.Ульянова (Ленина) (72) Ю.И.Буч, С.П.Калинин, E.Ï,Ïîïå÷èòåëåâ и Ю,Г.Стерлин (53) 681.327,6 (088,8) (56) Авторское свидетельство СССР

У 1116458, кл. G 1l С !l/00, 1983, Авторское свидетельство СССР

У 1259336, кл. G ll С ll/00, 1985. (54 ) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано при построении запоминаю" щих устройств для телевизионных систем анализа изображений, Целью изобретения является устранение потерь информации при записи. Устройство содержит генератор тактовых импульсов, „„SU„„1413674 А I блок элементов И-НЕ, преобразователь кода, первый и второй сумматоры, адресный счетчик, адресный блок, группу накопителей по числу разрядов записываемой информации, формирова" тель строб-сигнала, первый и второй генераторы одиночных импульсов, блок формирования сигнала записи. В устройстве обращение к элементам памяти происходит непрерывно в течение всего кадра от генератора тактовых импульсов и не зависит от режима работы счетчика адреса считывания, что исключает потери информации при эа" писи в асинхронном режиме, даже если обращение приходится на момент строчного гашения, когда указанный с .етчик "не считает". Благодаря управляемой задержке записываемой видеоинформации эта информация начинает поступать в буфер строго с началом цикла обращения, что исключает ее потерю в синхронном режиме записи фрагмента иэображения, 2 з.п. ф-лы, 7 ил.

1413674

Изобретение относится к вычислительной технике и может быть исполь зовано при построении запоминающих устройств для телевизионных систем анализа изображений, Целью изобретения является устранение потерь информации при записи.

На фиг.! представлена структурная схема запоминающего устройства; на фиг.2 и 3 — схемы предпочтительных вариантов выполнения коммутаторов и формирователя строб-сигнала соответственно; на фиг. 4 " примеры (а) вы1 бора с помощью прямоугольной рамки записываемого фрагмента изображения, (б) компоновки на экране изображений

15 си/считывания, первый 25 и второй 26

50 управляющие входы, входные 271 — 27(, и выходные 28, — 28 информационные шины.

Генератор 1 тактовых импульсов выполнен в виде задающего генерато" ра с частотой 1/ ., счетчика, выходы соответствующих разрядов которого определяют период следования указанных сигналов, и формирователей, задающих

55 этого фрагмента, записанных в различные моменты времени; на фиг, 5 — временные диаграммы формирования адреса 20 в синхронных режимах считывания и записи; на фиг. 6 — временные соотношения сигнала "Запись" и записываемой видеоинформации в режиме синхронной записи фрагмента; на фиг. 7 - табли" ца истинности. преобразователя кода.

Запоминающее устройство (фиг.l) содержит генератор 1 тактовых импульсов, блок 2 элементов И-НЕ, преобразователь 3 кода, первый 4 и второй 5 сумматоры, адресный счетчик 6, состоящий иэ счетчика. 6, по строке и счетчика 6 по кадру, мультиплексор

7, группу накопителей 8, — 8> (k— число разрядов записываемой информации), состоящих иэ .блоков 9 — 9„ памяти (и — целое число), первого 10 и второго 11 регистров сдвига, коммутаторов 12, - 12„, дополнительного регистра 13 сдвига и мультиплексора 40

14, формирователь 15 строб-.сигнала, первый 16 и второй 17 генераторы одиночных импульсов, блок 18 формирова,ния сигнала записи, состоящий из элемента И 19, дешифратора 20 и элементов 21 - 21„ ИСКЛЮЧАЮЩЕЕ ИЛИу шины

22 координат строб-сигнала, шины 23 начальной установки режима записи, адресные шины 24 асинхронной запиих длительность, причем сигналы С2, V3, V4 снимаются с соответствующих разрядных выходов счетчика. Каждый из коммутаторов 12 (фиг.2) содержит элемент ИЛИ 29 и элемент НЕ 30, подключенный к его выходу, а также четыре элемента И 3! — 34 и подключенный к их выходам элемент ИЛИ 35, выход которого является выхЬдом коммутатора.

Формирователь 15 строб-сигнала (фиг.3} содержит четыре счетчика

36 — 39, два триггера 40,41, элемент

И 42 и сдвиговый регистр 43, Информационные входы счетчиков 36 — 39 подключены к шинам 22 координат строб-сигнала, установочные входы счетчиков 36,37 и реверсивные счетные входы счетчиков 38, 39 подключе-. ны к первому выходу генератора 1 (фиг,l ). Установочные входы счетчиков 38, 39 подключены к второму выходу генератора 1. Реверсивные счет-" ные входы счетчиков 36, 37 подключе" ны к четвертому выходу генератора 1, Основным режимом работы ЗУ является синхронный режим считывания. В этом режиме ЗУ работает основное время, обеспечивая считывание видеоинформации синхронно с развертками, телевизионного индикатора, Одновременно обеспечивается регенерация бло. ков 9 - 9„ памяти, в качестве которых, как правило, используются элементы памяти динамического типа, В режиме записи цикличность обра" щения к элементам памяти сохраняется такой же, как при синхронном счи" тывании. В этом случае формируется сигнал записи длительностью один цикл обращения в асинхронном режиме поэлементной записи или длительностью в несколько циклов, число которых необходимо для записи видеоинформации, ограниченной строб-сигналом, в синхронном режиме записи. Адресация в этих случаях задается на адресных шинах устройства или адресным счетчи" ком соответственно.

Синхронная работа ЗУ со стыкуемы" ми с ним телевизионными датчиками и индикатором (на фиг.l не показаны) обеспечивается единым генератором 1 тактовых импульсов, формирующим сле" дующие последовательности импульсов: строчной (ССИ) и кадровой (КСИ) синхронизации разверток датчика и индикатора;

1413674

Т с периодом следования, равным

Т„;

Сl с периодом следования равным <. = Т, /п;:

С2 с периодом следования, равным

Т,;

Ч3 и V4 с периодом следования, равным 2Т, скважностью равной 2,причем Ч3 — инверсный Ч4. 10

Это обеспечивает цикличное обращение к элементам памяти независимо от работы адресного счетчика, состояние которого задает только адрес обращения. 15

Как и в известном устройстве, генератор 1 тактовых импульсов выполнен в виде задающего генератора с частотой 1/8, счетчика, выходы соответствующих разрядов которого определяют 2р период следования укаэанных сигналов, и формирователей, задающих их длительность, причем сигналы С2, V3, V4 снимаются с соответствующих разрядных выходов счетчика, 25

Устройство работает следующим об- разом.

Синхронный режим считывания.

Адреса считывания, поступающие на . входы А блоков 9, — 9„ памяти через 30 мультиплексор 7, задаются адресным счетчиком 6. Смена кодов производится импульсами Т, поступающими на счетный вход счетчика 6,, и ССИ, поступающими на счетный вход счетчика

6 . При этом за счет предустановки этих счетчиков во время действия ССИ и КСИ обращение к блокам памяти

9 - 9„ с нулевого адреса по кадру и по строке начинается после кадрово- 40 го и строчного гашения, занимающего определенное время прямого хода кадра и строки. (col

Адресация по строке А„ в этом режиме формируется (фиг.5) следую- 45 щим образом. Уровнем Ф, установившимся (при отсутствии запускающего сигнала на управляющем входе 25) на выходе генератора 16 одиночных импульсов, закрываются все элементы

И-HE блока 2, и независимо от состояния шин 22 на всех их выходах устанавливается уровень "1". При уровне

"0" на входе d преобразователя 3 независимо от состояния шин 23 на его выходах "х" устанавливается некото(сч1 рый ход х > = А„„ „+ 1, При этом после суммирования в сумматоре 4 на информационных выходах счетчика 6 устанавливается код х6 = А „„ „, Этот

<си> (ca) код А„„ „ во время ССИ (фиг.5a) переписывается в счетчик 6, (фиг;5г),. после чего сам счетчик снова переводится в режим счета импульсов Т (фиг.5в). Через m счетных импульсов (где ш = М - А„„„ч, М - коэффициент пересчета счетчика 6,) и за Т до .начала вывода видеоинформации на выходах счетчика 6, устанавливается .нулевой адрес A „ " = 5 4 Ô... ф (фиг.5r), Значение А „„ „ выбирается исходя иэ

ЮЧ1 (цлительности Т и указанных выше соображений вывода видеоинформации лосле строчного гашения (фиг.5б).

Аналогично формируется адресация по кадру А с помощью счетчика 6 . (сч)

При каждом обращении, задаваемом генератором 1 тактовых импульсов, к блокам 9 — 9„ памяти информация, выбранная из ячеек, поступает на разрядные входы D -D регистров 10,11 работающих поочередно через Тц в режиме параллельной записи или режиме сдвига. Режим работы регистров задается сигналами ЧЗ, Ч4 с генератора

1. По сигналу С2, следующему в конце каждого цикла, выбранная из блоков

9„ — 9„ памяти информация (и соседних по строке элементов изображения) переписывается в один из регистров (10 или 11). Во время этого же цикла информация, записанная в другой ре" гкстр во время предыдущего цикла, выталкивается из него (с выхода стар" щего разряда) через коммутатор 12„ на выходную шину 28 устройства. Ва время очередного цикла на шину 28 выводится информация, выбранная в предыдущем цикле. Вывод ее из регистров 10,11 осуществляется сигналом

Cl генератора 1 со скоростью формирования телевизионного иэображения.

Синхронный режим записи.

В данном режиме инфармация на входных шинах 27, - 27 меняется синхронно с телевизионной ..разверткой через время Т и поступает, например, с выхода телекамеры через аналого-цифровой преобразователь (не показаны). В данный режим устройство переводится путем подачи импульса на первый управляющий вход 25. При этом запускается генератор 16, формирующий одиночный импульс длительностью в один кадр, Этот импульс переводит коммутаторы 12 — 12„ в режим запи1413674 си, когда очередность переключения сигналами Ч3, Ч4 разрядных выходов регистров 10 и 11 меняется на противофаэную в отличие от синхронного ре5 жима считывания, т.е. иа выход коммутатора 12 подключается выход регистра 10, если в данном цикле регистр

11 находится в режиме сдвига, и нао= борот, При этом входная видеоинформа- 10 ция с шин 27» — 27», через регистр 13, мультиплексор 14, регистр 10 (или 11) и коммутаторы 12< - 12h поступает в виде и отсчетов по строке на информационные входы блоков 9,„ - 9„ памяти и меняется на этик входах через каж" дые Т

Сигнал записи, поступающий на соответствующие входы W блоков 9» - 9, памяти, формируется следующим обра- 20 зом, В счетчики 36 — 39 формировате*ля 15 (фиг.3) во время ССИ и КСИ соответственно переписываются координаты ХА хб H уA ув точек А и В записываемого фрагмента изображения 25 (фиг.4а). Поскольку на реверсивные счетные входы счетчиков 36 и 37 поступак т импульсы строчной дискретизации с. периодом с, то через х импульсов на выходе переноса счетчика

36, а через х импульсов на выходе переноса счетчика 37 появляются импульсы, переключающие триггер 40, который формирует строб-сигнал по строкам между точками растра с координатами х д и х . Аналогично триггер

41 формирует строб-сигнал по кадру между строками с координатами уд " у . С выхода элемента И 42 пачка импульсов (один иэ которых изображен 40 иа фиг.ба) — строб"сигнал фрагмента изображения ABCD — поступает на информационный вход сдвигового регистра 43, на вход синхронизации которого поступают импульсы Т»,. Благодаря регистру 43 выходной сигнал формирователя 15 задерживается относительно координат точек А и В на время Т +

+ Рс (Р = 1,п) ° Дополнительная, в отличие от известного устройства, задержка формирования строб-сигнала на время Т в дальнейшем позволяет исключить йотерю информации при записи.

С выхода формирователя 15 сигнал (фнг.бв) поступает в блок 18 формирования сигнала записи и через элемент И 19 во время текущего кадра записи проходит на один из входов элементов ИСКЛЮЧАНЗЩЕ ИЛИ 21, — 21„, Поскольку на выходе генератора 17 (при отсутствии запускающего сигнала на управляющем входе 26) в это время будет уровень Ф, то дешифратор 20 закрыт и на всех его выходах устанавливается уровень "1" . Так как сигналы на обоих входах всех элементов

21, — 21„ совпадают, то на их выходах формируется сигнал записи, действующий в продолжение всего стробсигнала формирователя 15.

Сохраняется установленный принцип работы ЗУ вЂ” непрерывное цикличное обращение к элементам памяти, при котором включение и выключение сигнала записи синхронизировано с циклами обращения.

Чтобы согласовать во времени сигнап записи и установку входной видеоинформации на входах D< блоков

9, — 9„ памяти, эта информация перед поступлением в регистр !О (или 11) дополнительно задерживается на время р (р = 1,n) с помощью дополнительного регистра !3 и мультиплексора 14.

Причем величина р определяется младшими разрядами координаты х„, поступающими на управлюящие входы мультиплексора 14, благодаря чему на выход последнего подсоединяется соответствующий разряднык выход регист" ра 13.

Таким образом, по сравнению с известным устройством, в предлагаемом дополнительная задержка на Т„ форми" рования сигнала записи позволяет организовать регулируемую задержку входной видеоинформации, что обеспечивает ее запись во все блоки

9, — 9 „ памяти без пропуска в первом же цикле (фиг,бб,в), что, в свою очередь, исключает потерю информации при записи (фиг.б).

Адреса записи, задаваемые счетчиком 6, формируются следующим образом.

Предположим, фрагмент ACBD (фиг.4а) иэображения необходимо записать .таким образом, чтобы при воспроизведении он оказался в левом верхнем уг" лу растра. Для этого нужно, чтобы к моменту начала записи, начиная от точки А, счетчик 6 установился в нулевое состояние. Это обеспечивает (аналогично режиму считывания) предустановка счетчиков 6, и 6 во время

ССИ и КСИ. Рассмотрим формирование адреса по строке — А „ (фиг.5д) и

1413674 определим, какой код х должен быть на выходах преобразователя 3 для выполнения указанного размещения видеоинформации в области памяти ЗУ. Так как счетчик 6„ работает на суммирование, то условие, при котором видеоинформация запишется, начиная с адреI са x (в рассматриваемом случае х

=,... ф ), следующее:

10 (зп1 где А

Х ЦаЦ вЂ” код начальной установки счетчика 6» во время

ССИ (фиг.5д); х - координата х точки А в д доп дополнительном коде;

»сч1

А„ „, как и в синхронном ре ЦС»Ч 20 жиме считывания, обес" печивает начало адресации в видимой части экрана; хд — число импульсов, котод доп 25 рые счетчик 6» должен досчитать до точки А; х — адрес в счетчике 6», с которого должна начаться запись видеоинформа- ции от точки А.

Учитывая, что хд„,„ можно записать через обратный код хд, который формируется на соответствующих выходах блока 2 элементов И-НЕ, в виде хд „= хд + 1 и что задержка при 35 считывании видеоинформации составляет ь, а при записи, наоборот, происходит задержка на 2Т записи отно" сительно входной видеоинформации, т.е. адресация по строке должна задаваться на 3 Т позже, чем при считывании, выражение (1) следует записать — +х +х +

Х НОЦ х х„

Отсюда следует, что на выходах преобразователя 3 кода должен быть код (си1

I х = А + х - 2, Аналогично для 50

Х ЦаЧ (счев у, получаем у = A> + у + 1.

Эти и другие значения х, у» найденные при ином расположении в области памяти ЗУ записываемого фрагмента (фиг.4б), программируются в преоб- 55 разователе 3 кода. В таблице (фиг.7) применен пример такого программирования, даны значения входных и выходных кодов для синхронных режимов считывания и записи как целого кадра изображения, так и его фрагментов.

Кроме рассмотренного примера записи фрагмента ACBD (фиг.4) в различные моменты времени (кадры) t на фиг,7 отражены режимы записи полного кадра и по два полукадра с различной ориентацией. Режим записи (код а,, а, ) и номер записываемого кадра (код Ь,, Ь,) задаются по шинам

23 от внешнего устройства (на фиг.1 не показано), например с переключателя, устанавливающего код а,, а,, и со счетчика кадров, задающего Ь

Ь», Значения х и у вычисляются по приведенным на фиг. 7 формулам (сложение по модулю М и N соответственно) и записываются в виде двоичного кода (на фиг. 7 опущен). Преобразователь 3 кода, заданный в табличной форме, может быть выполнен, например, с помощью программируемого постоянного запоминающего устройства.

Режим поэлементной записи (асинхронный режим обращения).

В данном режиме запись инициируется путем подачи сигнала на второй управляющий вход 26 ЗУ и может быть произведена в любой момент времени независимо от работы счетчика 6, как это было для известного устройства.

При поступлении запускающего сигнала на генератор 17 последний формирует одиночный импульс длительностью Т », синхронизованный с циклами обращения к блокам 9, - 9„ памяти. На время действия этого импульса, т,е. в очередном цикле обращения, на адресные входы А блоков 9, - 9„ памяти с ад" ресных шин 24 через мультиплексор 7 устанавливается адрес, по которому происходит запись. Импульс записи формируется в блоке 18: открывается дешифратор 20 и на одном из его выходов, соответствующем младшим разрядам адреса записи, устанавливается потенциал ф, от которого срабатывает один из элементов 21 - 21 (так как на их вторые входы также подан уровень 4 от закрытого элемента И 19).

Таким образом, импульс записи поступает только на один из блоков

9» — 9„ памяти, Записываемая информация с шин 21» — 21„ через регистр

13, мультиплексор 14 поступает на информационные входы регистров 10,11.

Поскольку в предшествующем циклу

1413674

Организация непрерывного циклического обращения к элементам памяти позволяет производить поэлементную запись в асинхронном режиме в любой момент времени„ при этом в отличие от известного устройства потери информации не происходят даже в том случае, когда обращение приходится на период строчного и кадрового гашений.

В синхронном режиме записи фрагментов изображения введение управляемой задержки видеоинформации также позволяет устранить ее потерю. Благодаря этому появилась возможность устанавливать границы записываемого фрагмента по строке с точностью до одного, а не до п элементов изображения, как было для известного устройства во избежание потерь информации.

40

Формула изобретения

i, Запоминающее устройство, содержащее блок элементов И-HE первые записи цикле ЗУ находилось в режиме считывания, то эта информация вдвигается в тот из регистров, который находился в режиме сдвига. К началу цикла записи во всех его разрядах ус-. тановится записываемая информация.

На время цикла записи коммутаторы

12„ — 12> переключаются и подключают выходы этого регистра к информационным входам D всех блоков 9, - 9„ памяти, в один иэ которых и производится запись.

Коммутаторы 12 1 — 12 „выполнены (фиг.2) и работают так же, как и коммутаторы прототипа, В режиме считывания, когда сигналы с выходов генераторов 16 и 17 отсутствуют, на выходе элемента ИЛИ 29 устанавливается уровень ф, а на выходе элемента

НЕ 30 — "1". Поочередно, в соответ-. ствии с сигналами V3 и VA выходы регистров 10 и 11 подключаются на вы" ход коммутатора 12 через элементы

И 31 и 32 соответственно. Во время записи уровень "1" с выхода элемента

ИЛИ 29 открывает элементы И 33 и 34 (элементы И 31 и 32 закрываются), через которые и осуществляется коммутация выходов регистров 10,11 но в противофазе по отношению к режиму считывания. входы которых являются входами координат строб-сигнала устройства, а выходы подключены к входам первой группы первого и второго сумматоров, входы второй группы которых соединены с соответствующими выходами преобразователя кода, информационные входы которого являются входами начальной установки режима записи устройства, адресный счетчик» соответствующие информационные входы которого подключены к выходам первого и второго сумматоров, первый установочный вход и второй счетный входы адресного счетчика соединены с первым выходом генератора тактовых импульсов, второй и третий выходы которого годключены соответственно к второму установочному и первому счетному входам адресного счетчика, выходы которого соединены с информационнымн входами первой группы мультиплексора, информационные входы вто" рой группы которого являются адресными входами устройства, а выходы подключены к адресным входам накопителей, количество которых соответствует разрядности устройства, выходы генератора тактовых импульсов с первого по четвертый соединены с управ" ляющими входами формирователя стробсигнала, установочные входы которого подключены к входам координат стробсигнала устройства, первый генератор одиночных импульсов, первый вход которого является первым управляющим входом устройства, второй вход соединен с вторым выходом генератора тактовых импульсов, а выход первого reнератора одиночных импульсов подключен к управляющему входу преобраэова" теля кода, к вторым входам блока элементов И-НЕ и первым управляющим вхо. дам накопителей, информационные входы и выходы которых являются информационными входами и выходами соответствующих разрядов устройства, о т. л и ч а ю щ е е с я тем, что, с целью повышения надежности устройст" ва путем устранения потерь информации при записи, в него введены вто" рой генератор одиночных импульсов и блок формирования сигнала записи, причем первый вход второго генератора одиночных импульсов является вто" рым управляющим входом устройства, второй вход соединен с третьим выходом генератора тактовых импульсов, 1413674

12 а выход второго генератора одиночных импульсов подключен к вторым управляющим входам накопителей и к первому входу блока формирования сигнала записи, второй и третий входы которого соединены соответственно с выходами первого генератора одиночных импульсов и формирователя строб-сигнала, выходы блока формирования сигнала записи подключены к входам записи накопителей, управляющие входы с третьего по шестой которых соединены с выходами с четвертого по седь,мой генератора тактовых импульсов соответственно, установочные входы накопителей подключены к входам коор" динат строб"сигнала устройства, управляющий вход мультиплексора соединен с выходом второго генератора одиночных импульсов, входы группы блока формирования сигнала записи подключены к входам координат строб-сигнала устройства.

2, Устройство по п.1, о т л ич а ю щ е е с я тем, что каждый из накопителей содержит группу блоков памяти, первый, второй и третий регистры сдвига, группу коммутаторов и мультиплексор, причем адресные вхо ды и входы записи блоков памяти подключены к одноименным входам накопителя, выходы блоков памяти - к соответствующим информационным входам первого и второго регистров сдвига, одноименные выходы которых соединены с первым и вторым информационными входами соответствующих коммутаторов, выходы которых подключены к информационным входам соответствующих блоков памяти, первые синхровходы первого и второго регистров сдвига соединены с шестым управляющим входом накопителя, вторые синхровходы первого и второго регистров сдвига и синхровход третье5 го регистра сдвига подключены к пя" тому управляющему входу накопителя, первые управляющие входы первого и второго регистров сдвига соединены с третьим и четвертым управляющими входами накопителя соответственно, вторые управляющие входы первого и второго регистров сдвига подключены к выходу мультиплексора, управляю" щие входы которого соединены с установочными входами накопителя, а информационные входы подключены к вы" ходам третьего регистра сдвига, уп" равляющий вход которого соединен с информационным входом накопителя,уп>0 равляющие входы коммутаторов подключены к управляющим входам накопителя с первого по четвертый, выход одного из коммутаторов подключен к выходу накопителя.

25 3. Устройство по п,l, о т л и ч а ю щ е е с я тем, что блок формирования сигнала записи содержит элемент И, дешифратор и группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, причем

30 первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены к выходу элемента И, входы которого соединены с вторым и третьим входами блока формирования сигнала эапи"

35 си, вторые входы элементов ИСКЛ10ЧАЮЩЕЕ ИЛИ подключены к соответствующим выходам дешифратора, информационные входы и управляющий вход которого соединены с входами группы и первым

40 управляющим входом блока формирования сигнала записи соответственно, выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ под" ключены к выходам блока формирования сигнала записи. (413674 н ва

1 к 16 к f7

1413674 к (а,и) йЬг.Ф, 14136 14 ,@ 6 (сЮ юг ю

pq l

3 и.М :& )

Фиг. 6 .1413674

Х вЂ” берпзлочнюе сссавяное

Составитель О.Исаев

Техред А. Кравчук

Корректор Л.Патай

Редактор А.Иаковская

Подписное

Тираж 590

В11ИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Заказ 3791/54

Производственно-полиграфическое предприятие, r, Ужгород, ул. Проект а оектная 4

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычисли- /-тельной технике, а именно к запоминающим устройствам и может быть использовано при разработке микросхем памяти с резервированием

Изобретение относится к вычислительной технике и может быть использовано для построения оперативньк запоминающих устройств, Цель изобретения - повышение быстродействия устройства

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств большой емкости в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при изготовлении запоминающих устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к полупроводниковым запоминающим устройствам (ЗУ) и может быть использовано при создании устройств управления динамическими ОЗУ

Изобретение относится к вычислительной технике и может быть использовано в электрически перепрограммируемом постоянном запоминающем устройстве

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируемых постоянных запоминающих устройств, так и многократно перепрограммируемых запоминающих устройств повып еннай информационной емкости на основе МДП- структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируемых постоянных запоминающих устройств, так и многократно перепрограммируемых запоминающих устройств повып еннай информационной емкости на основе МДП- структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируе- .мы.ч ПЗУ, так и многократно мерепрограммируемы .х ЗУ новын1енной информационной е.мкости на основе МДП-структур, в частности МНОП-транзисторов

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх