Запоминающее устройство с резервированием

 

Изобретение относится к вычисли- /-тельной технике, а именно к запоминающим устройствам и может быть использовано при разработке микросхем памяти с резервированием. Цель изобретения - расширение функциональных возможностей запоминающего устройства путем увеличения его разрядности. Это достигается тем, что устройство дополнительно содержит второй и третий формирователи 11,13 напряжения пережигания, программируемую матрицу 12, коммутатор 14 с соответствующими связями. Программирование матрицы 12 устанавливает соответствие между адресом неисправного элемента памяти и разрядом устройства, В соответствии с этой информацией коммутатор 14 осуществляет замену информации , поступающей из неисправного элемента, на информацию из ревервног о элемента памяти. 2 ил. о 9 (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) {511 1 0 11 С 11/40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ Завит

1„р, 00

h4

@hi

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4174612t24-24 (22) 04.01.87 (46) 23.07.88. Бюл, У 27 (72) С.А.Фастов и С.А.Королев (53) 681.327.66 (088.8) (56) Зарубежная электронная техника, 1985, В 10, о.22, рис.ll.

Патент США У 4047163, кл. 340-173Р, 1977. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С РЕЗЕРВИРОВАНИЕМ (57) Изобретение относится к вычисли,,тельной технике, а именно к запоминающим устройствам; и может быть использовано при разработке микросхем памяти с резервированием. Цель изобретения — расширение функциональных возможностей запоминающего устройства путем увеличения его разрядности.

Это достигается тем, что устройство дополнительно содержит второй и третий формирователи 11,13 напряжения пережигания, программируемую матри" цу 12, коммутатор 14 с соответствующими связями. Программирование матрицы 12 устанавливает соответствие между адресом неисправного элемента памяти и разрядом устройства. В соответствии с этой информацией коммута" тор 14 осуществляет замену информации, поступающей из неисправного элемента, на информацию иэ резервного элемента памяти. 2 ил.

)4))8?4

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано при разработке микросхем памяти с резервированием.

Дель изобретения — расширение функциональных возможностей запоминающего устройства с резервированием путем увеличения его разрядности.

На фиг.1 представлена блок-схема запоминающего устройства с резервированием; на фиг. 2 — блок памяти.

Устройство содержит накопитель l, разбитый на секции 2, число которых равно разрядности устройства, резервный столбец 3 элементов памяти, pasбитый на несколько частей 4, дешиф" ратор 5 слов, дешифратор 6 разрядов„ три преобразователя адресных сигна- 2р лов 7.1-7.3, селектор 8, дешифратор

9 резервных разрядов, первая, вторая группы формирователей 10 и 11 напряжения пережигания, блок 12 памяти, третья группа формирователей 13 нап- 25 ряжения пережигания, разрядный комму" татор 14 из ключевых элементов 15 и 16 на транзисторах, блок 12 памяти представляет программируемую логическую матрицу (II3M) на плавких встав- 3р ках 17 с элементами 18 смещения на резисторах.

Функционирование устройства может быть рассмотрено, например, при его восьмиразрядной органиэации и разбиении резервного столбца 3 на четыре части 4. Каждая часть 4 столбца 3 может заменить соответствующую часть столбца любой из секций 2 накопителя

1. Количество формирователей 10 и 11 равно числу частей 4, на которые разбит столбец 3, а количество формирователей 13 равно разрядности устрой ства. Количество преобразователей адресных сигналов адреса первой группы равно количеству разрядов адреса, необходимых для выбора одной из частей

4 столбца 3, т.е. в данном случае преобразователей 7 адресных сигналов первой группы.

Дефектные элементы памяти располагаются в первой и четвертой частях третьей секции 2 накопителя 1 в третьей части пятой секции 2 и во второй части восьмой секции 2. Запись адресов неисправных элементов памяти

55 в дешифратор 9 и блок 12 производится следующим образом. На микросхему подается повьппенное напряжение питания. На адресные входы преобразователей 7.1-7.3 первой и третьей групп подается код адреса той части столбца, в которой находится первый неисправный элемент памяти, Разряды адресов, поступающие на входы преобразо" вателей второй группы в данном режи" ме работы могут быть произвольными, так как они определяют расположение неисправного элемента памяти в части столбца, поэтому они могут быть объединены с входами формирователей 10.

С выходов преобразователей 7 адрес поступает на входы дешифратора 9. Прн появлении на первом входе формирователей 10 разрешающего сигнала на его первом выходе формируется высокое напряжение пережигающее плавкие перемычки в первом разряде дешифратора

9 в соответствии с поступившим на него адресом. Таким образом, происходит запись адреса части столбца, в которой находится первый неисправный элемент памяти. Аналогично проводит-. ся запись адресов и всех остальных частей в соответствии с информацией, поступающей на адресные входы преобразователей 7 первой и третьей групп и формирователей 10.

Устройство многоразрядно, поэтому каждая часть столбца, адрес которой хранится в дешифраторе 9, может находиться по данному адресу в любой иэ секций 2 накопителя 1. Для установления соответствия между хранимыми адресами и секциями слумжт блок

12; Запись информации в него производится после того, как произведена запись в дешифратор 9 и формирователи 10 отключены. Формирователи 11 необходимы для обеспечения тока,пережигающего перемычки 17. Для определения секции, в которой находится первый неисправный элемент памяти, на адресные входы подается код его адресов, а на входы формирователей !

3, кроме соответствующего данной секции, подается низкое напряжение, разрешающее пережигание. Дешифратор

9 в соответствии с адресом выбирает первый из формирователей 11, который подает на первую строку матрицы

l2 высокое напряжение, В результате в первой строке сгорают все перемычки ll кроме третьей, Аналогичным образом пережигаются перемычки

15 в остальных строках матрицы 12.

14

После этого устройство готово к работе.

В рабочем режиме на устройство подается номинальное напряжение питания. При таком напряжении питания формирователи 10 и 13 отключаются, и на работу устройства влияния не оказывают.

В режиме выборки на адресные входы поступает код адреса выбираемого слова, в соответствии с которым дешифратор 5 выбирает адресную шину.

Информация из выбранных элементов памяти поступает в разрядные шины всех столбцов, в том числе и резервного. Селектор 8 пропускает на свои выходы информацию только с тех разрядных шин накопителя 1, код адреса которых поступил на входы дешифратора 6, Одновременно часть разрядов поступает на дешифратор 9. При совпадении поступившего адреса с одним из адресов, хранящемся в нем, он дает сигнал на соответствующий формирователь 11. Формирователь 11 через плавкую перемычку 17 повышает напряжение на соответствующем входе коммутатора 14. В данном разряде коммутатора закрывается транзистор 15, коллектор которого подключен к одному из выходов селектора 8, и открывается транзистор 16,подключенный к разрядной шине резервного столбца 3, На входах всех остальных разрядов коммутатора 14 остается низкое напряжение, устанавливаемое элементами 18, Таким образом, при поступлении на адресные входы адреса неисправного элемента памяти произойдет

его замена на элемент памяти из резервного столбца 3 в том разряде, в котором неисправный элемент расположен. Коммутатор 14 передает информацию на выход устройства.

Если иа адресные входы поступает адрес элемента памяти, не находящийся ни в одной из частей столбцов накопителя 1 совместно с неисправным элементом, то этот адрес не совпадазт ни с одним из адресов, записанных в дешифраторе 9. В этом случае все выходы дешифратора 9 выдают напряжение невыборки. В коммутаторе 14 открыты все транзисторы 15 и закрыты все транзисторы 16, На выход проходит информация только из селектора 8.

В предложенной схеме запоминающего

11824 устройства с резервированием используется только один резервный столбец для замены одиночных неисправностей, расположенных в разных секциях многоразрядного накопителя, Это позволяет избежать больших затрат площади, saнимаемой резервными элементами на кристалле, и повысить выход годных при наличии одиночных неисправностей, возникающих в накопителе.

Формула изобретения

Запоминающее устройство с резервированием, содержащее накопитель, резервный столбец элементов памяти, дешифратор слов, дешифратор разрядов, три преобразователя адресных сигна" лов, информационные входы которых

35 управления коммутацией селектора, дешифратор резервных разрядов, входы которого подключены соответственно к выходам первого и третьего преобра" зователей адресных сигналов, первую группу формирователей напряжения пережигания, выходы которых подключены соответственно к выходам дешифратора резервных разрядов, а входы являются входами пережигания первой группы устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройст" ва путем увеличения его разрядности, в него введены вторая группа формирователей напряжения пережигания, входы которых соединены с выходами де" шифратора резервных разрядов, блок памяти, входы которого подключены соответственно к выходам второй группы формирователей напряжения пережигания, третья группа формирователей напряжения пережигания, входы котоявляются адресными входами устройства, селектор, информационные входы которого подключены к соответствующим разрядным шинам накопителя, адресные шины которого подключены к соответствующим адресным входам резервного столбца элементов памяти и выходам дешифратора слов, входы которого подключены соответственно к выходам первого и второго преобразователей адресных сигналов, выходы третьего преобразователя адресных сигналов подключены соответственно к входам дешифратора разрядов, выходы которого подключены соответственно к входам

141

Составитель А.Ершова

Техред М.Дидык

Редактор С.Патрушева

Корректор С.Шекмар

3665/48 Тираж 590 Подписное

ЗНИИПИ Государственного комитета СССР по делам изобретений и открытий

133035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 рык явдяются входами пережигания второй группы устройства, а выходы подключены соответственно к выходам блока памяти, разрядный коммутатор, HH формационные входы которого подключены к выходам селектора, информационный резервный вход которого под(12

2

I (5

I

1824 6 ключен к разрядной шине резервного столбца элементов памяти, входы управления коммутацией разрядного ком" мутатора подключены соответственно к выходам блока памяти, а выходы pasрядного коммутатора являются информационными выходами устройства.

Запоминающее устройство с резервированием Запоминающее устройство с резервированием Запоминающее устройство с резервированием Запоминающее устройство с резервированием 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения оперативньк запоминающих устройств, Цель изобретения - повышение быстродействия устройства

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано в электрически перепрограммируемом постоянном запоминающем устройстве

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируемых постоянных запоминающих устройств, так и многократно перепрограммируемых запоминающих устройств повып еннай информационной емкости на основе МДП- структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируемых постоянных запоминающих устройств, так и многократно перепрограммируемых запоминающих устройств повып еннай информационной емкости на основе МДП- структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируе- .мы.ч ПЗУ, так и многократно мерепрограммируемы .х ЗУ новын1енной информационной е.мкости на основе МДП-структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируе- .мы.ч ПЗУ, так и многократно мерепрограммируемы .х ЗУ новын1енной информационной е.мкости на основе МДП-структур, в частности МНОП-транзисторов

Изобретение относится к полупроводниковой технике и может быть использовано в устройствах вычислительной техники, автоматики и электроники

Изобретение относится к вычислительной технике и может быть использовано в микросхемах памяти с резервированием

Изобретение относится к вычислительной технике, а именно к дешифраторам адреса микросхем памяти, и может быть использовано при проектировании микросхем памяти с резервированием

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх