Устройство для сопряжения источника и приемника информации

 

Изобретение относится к вычислительной технике и может быть использовано в системах обмена данными в качестве устройства сопряжения различных по скоростным характеристикам источников и приемников инфор1 (Чации. Устройство обеспечивает прием цифровой информации от источника , хранение ее в блоке и передачу в приемник информации, исключая возможность искажения информации при одновременном воздействии на блок памяти режимов записи и счытывания. Цель изобретения - сокращение аппаратурных затрат. Цель достигается тем, что в устройЬтво, содержащее формирователь 1 импульсов, счетчик 6, дешифратор 11, элемент НЕ 12, элементы И 13 и 14,.блок 15 памяти, регистр 16 адреса, коммутатор 17,- выходной регистр 18, введены четыре элемента И-НЕ 7-10, два накопительных конденсатора 2 и 3 и два диода 4 и 5 развязки. 2 шт. Ш (Л

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИ Х

РЕСПУБЛИН

А1 (19) (11) д1) 4 С 06 F 13/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО-ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К А BTOPCHOMV СВИДЕТЕЛЬСТВУ (21) 4213966/24-24 (22) 23.03.87 (46) 23.09.88. Бюл. Н- .35 (72) А.А.Лоскутов и Г.Е.Кривошеин (53) 681.327 (088.8) (56) Авторское свидетельство СССР

Ф 1166125, кл. G 06 F 13/00, 1984.

Авторское свидетельство СССР

Ф 1238093, кл.. С 06 F 13/00, 1984. (54) УСТРОИСТВО ДЛЯ СОПРЯЖЕНИЯ

ИСТОЧНИКА И ПРИЕМНИКА ИНФОРМАЦИИ (57) Изобретение относится к вычисли)елькой технике и может быть использовано в системах обмена данными в качестве устройства сопряжения различных по скоростным характеристикам источников и приемников информации. Устройство обеспечивает прием цифровой информации от источника, хранение ее в блоке и передачу в приемник информации, исключая возможность искажения информации при одновременном воздействии на блок памяти режимов записи и счытывания. Цель изобретения — сокращение аппаратурных затрат. Цель достигается тем, что в устройство, содержащее формирователь 1 импульсов, счетчик 6, дешифратор 11, элемент

НЕ 12, элементы И 13 и 14,.блок 15 памяти, регистр 16 адреса, коммутатор 17,. выходной регистр 18, введены четыре элемента И-НЕ 7-10, два накопительных конденсатора 2 и 3 и два диода 4 и 5 развязки. 2 ил.

1425695

Изобретение относится к выч слительной технике и может быть использовано в системах обмена данными в качестве устройства сочряжения различных по скоростям характерис тикам истОчников H приемников HH формации.

Целью изобретения является сокращение аппаратурных затрат устройс20 тва.

На фиг.1 изображена функциональ-ная схема предлагаемого устройства;, на фиг.2 — временная диаграмма формирования синхроимпульсов для записи информации в блок памяти и в выходной регистр.

Устройство содержит (фиг.i) формирователь 1 импульсов, накопительные конденсаторы 2 и З,,циоды 4 и

5 развязки, счетчик 6, элементы ИНЕ 7 — 10, дешифратор 11, элемент

HE 12, элементы И 13 и 14, блок 15 памяти, регистр 16 адреса, коммута.— тор 17, выходной регистр 18, выходы

19 и 20 синхронизации соответствен— но приемника и источника информации,. информационный выход 21 источника информации, адресные выходы 22 и 23 соответственно источника и приемника информации, информационный вход 24 приемника информации. (Устройство работает слецующим ! образом.

При включении питания устанавливаются в исходное состояние блок

15 памяти, построенный на основе регистров, и счетчик 6. На выходе формирователя 1 и на выходе 20 от источника информации присутствую-". сигналы низкого уровня, в результате чего конденсаторы 2 и 3 разряжены через диоды 4 и 5. Информация, принимаемая в виде параллельного кода с выхода 21 источника, записывается в ячейку блока 15 памяти, определяемую адресным кодом за;писи, который прИнимается с.выхода

22. Запись осуществляется по заднему фронту импульса, который вырабатывается на выходе элемента И-HE 10.

В момент поступления синхроимпульса с выхода 20 источника информации начинается заряд конденсатора 3 входным вытекающим током логического

5 нуля элемента И-HE 8, в результате чего на его выходе остается сигнал (фиг . 2) . При (3Tcp"Tствии сигнала на выходе формирователя 1 элемент И-HE 9 вырабатывает сигнал высокого уровня, а на выходе элемента И-HE 10 вырабатывается импульс низкого уровня, который заканчивается в том момент, когда ток заряда конденсатора 3 уменьшится до порогового значения и на выходе элемента И-НЕ 8 появится сигнал низкого уровня. После окончания синхроимпульса с выхода 20 источни— ка информации конденсатор 3 разряжается через диод 5.

В рассматриваемом примере считывание информации приемником осуществляется шестнадцатиразрядным последовательным кодом по восьмиразрядному последовательному адресному коду, принимаемому с выхода 23 приемника информации, с выхода 19 которого поступают пачки из двадцати четырех синхроимпульсов. Адресный код считывания записывается в регистр 16 по синхроимпульсам, поступающим на вход сдвига регистра 16 через элемент И 14, который открывается сигналом с выхода дешифратора 11 на время прохождения первьгх восьми синхроимпульсов. С выхода регистра 16 принятый код поступает на адресный вход коммутатора 17, который подключает к информационному входу выходного регис,ра 18 выход соответствующей ячейки блока

15 памяти. По переднему фронту сигнала, поступающего на восьмом такте счетчика 6 с выхода дешифратора

11, формирователь 1 импульсов вырабатывает сигнал разрешения параллельной записи информации в выходной регистр 18. Во время действия этого сигнала на выходе элемента

И-HE 9 выраба" ûâàåòñÿ импульс (аналогично импульсу, вырабатываемому на выходе элемента И-HE 10). По заднему фронту этого импульса, поступающего на регистр 18 через элемент

HE 12, осуществляется параллельная запись информации и на выходе регистра 18 устанавливается информация шестнадцатого разряда. Последовательная выдача информации из выходного регистра 18 осуществляется по заднему фронту синхроимпульсов, поступающих на вход сдвига через элемент И 13, который открывается сигналом с выхода дешифратора 11 на время прохождения последних шестна,ццати импульсов пачки. На входе

На фиг.2 приведен также случай, когда сигнал считывания вырабатывается во время действия сигнала записи. В этом случае -синхроимпульс считывания информации вырабатывается после окончания синхроимпульса записи. Таким образом, исключается возможность искажения информации при одновременном воздействии на одну и ту же ячейку блока 15 памяти режимов записи и считывания.

50

Формула изобретения

Устройство для сопряжения источника и приемника информации, содержащее формирователь импульсов, счет- 55 чик, дешифратор, два элемента И, элемент НЕ, регистр адреса, выходной регистр, коммутатор, блок памяти, 3

1 л !5б выбора режима в это время присутствует сигнал низкого уровня, соответствующий режиму сдвига. После окончания двадцать четвертого им5 пульса пачки счетчик 6 устанавливается в исходное состояние.

Если сигнал записи с выхода 20 источника информации приходит во время действия сигнала считывания, вырабатываемого формирователем 1 импульсов, то на время действия импульса низкого уровня с выхода элемента И-НЕ 9 на выходах элементов И-НЕ 8 и 10 остаются сигналы

rS высокого уровня. Конденсатор 3 в это время остается разряженным, так как на соединенном с ним входе элемента И-HE 8 присутствует низпотенциаЛ благодаря To ó напряжение источника питания падает на резисторе в цепи базы многоэмиттерного транзистора элемента И-НЕ 8 за счет тока логического нуля, вытекающего с входа элемента И-НЕ 8, подключенного к выходу элемента

И-НЕ 9. Во время заряда конденсатора 3, который начинается после окончания импульса на выходе элемента И-НЕ 9, на выходе элемента

И-НЕ 8 остается сигнал высокого уровня, а на выходе элемента И-НЕ 10 вырабатывается импульс низкого уровня, оканчивающийся в момент появления на выходе элемента И-HE 8 сигнала низкого уровня, когда ток заряда ко щенсатора 3 уменьшится до порогового значения.

4 информационный и адресный входы которого являются соответственно входами устройства для подключения кинформационному и адресному выходам источника информации, а группа информационных выходов подключена к группе информационных входов коммутатора, соединенного адресным входом с выходом регистра адреса, а выходом — с информационным входом выходHoro регистра, выход которого является выходом устройства для подключения к информациоиному входу приемника информации, вход выбора режима выходного регистра подключен к выходу формирователя импульсов, а первый вход синхронизации — к выходу первого элемента И, соединенного первым входом с первым входом второго элемента И, входом счетчика и являющегося входом устройства для подключения к выходу синхронизации приемника информации, выход счетчика подключен к входу дешифратора, соединенного первым, вторым и третьим выходами соответственно с входом формирователя импульсов. с вторым входом первого элемента И и вторым входом второго элемента И, выход которого подключен к входу синхронизации регистра адрЕса, информационный вход которого является входом устройства для соединения с адресным выходом приемника информации, о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат устройства, в него введены четыре элемента И-HE два накопительных конденсатора и два диода развязки, причем выходы первого и второго элементов И-НЕ подключены соответственно к первым входам третьего и четвертого элементов И-НЕ, . выходы которых соединены соответственно с входом элемента НЕ и входом синхронизации записи блока памяти, первые входы первого и второго элементов И-HE соединены соответственно с анодами первого и второго диодов развязки и через первый и второй накопительные конденсаторы с шиной нулевого потенциала устройства, выход формирователя импульсов соединен с катодом первого диода развязки и вторыми входами первого и третьего элементов И-НЕ, третьи входы которых подключены к выходу четвертого элемента И-НЕ, Составитель В.Вертлиб

Техред М. Ходанич Корректор В. Бутяга

Редактор Н.Гунько

Заказ 4772/48 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 выход элемента HE подключен к второму входу синхронизации выходного .регистра, выход третьего элемента

И-НЕ соединен с вторыми входами вт рого и четвертого элементов И-НЕ, 1425695 6 третьи входы которых соединены с катодом второго диода развязки и являются входом устройства для подключения к выходу синхронизации за5 писи источника информации.

Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах

Изобретение относится к цифровой вычислительной технике и мо ,жет использоваться в микропроцессорных системах и микроЭВМ

Изобретение относится к вычислительной технике и может быть использовано при построении систем памяти ЭВМ и информационно-справочных устройств

Изобретение относится к области вычислительной техники и может быть исполь зовано в многоканальных и многопроцессорных вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано при построении сетей ЭВМ для сопряжения ЭВМ с синхронными каналами передачи данных

Изобретение относится к вычислительной технике и может быть использовано при построении систем передачи данных

Изобретение относится к области телемеханики, в частности к устройствам ввода-вывода информации,используемым в контролируемых пунктах систем телемеханики

Изобретение относится к вычислительной технике и предназначено для сопряжения магистрали параллельного интерфейса и магистрали КАМАК

Изобретение относится к вычислительной и измерительной технике и может быть использовано при построении устройств управления вычислительных или контрольно-измерительных микропроцессорных систем

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх