Узел формирования переноса

 

Изобретение относится к вычислительной технике и может быть использовано для построения многоразрядных суммирующих устройств с ускоренным переносом. Цель изобретения - расширение функциональных возможностей . Узел формирования переноса содержит шесть МДП-транзисторов п-типа 1-6, шесть МДП-транзисторов р-типа 7 - 12, элемент равнозначности 13, входы 14, 15 первого и второго слагаемого , входы переноса 16 и 17, выходы переноса 18, 19, шину питания 20 и общую шину 21. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)4 С 06 F 7/SO

ОПИСАНИЕ И30БРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4210105/24-24 (22) 10.03.87 (46) 30.10,88,Вюл.9 40 (72) А.Е.Заболотный, В,А.Максимов, Я,Я.Петричкович и В.Н.Филатов (53) 681.325,5(088.8) (56) Патент США Ф 4563751, кл, G 06 F 7/50, опублик, 1986, Авторское свидетельство СССР

Ф 1177809, кл. G 06 F 7/50, 1984, (54) УЗЕЛ ФОРМИРОВАНИЯ ПЕРЕНОСА (57) Изобретение относится.к вычис„;SU„„3434426 А 1 лительной технике и может быть использовано для построения многораз" рядных суммирующих устройств с ускоренным переносом, Цель изобретения— расширение функциональных возможностей. Узел формирования переноса содержит шесть МДП-транзисторов и-типа

1 — 6, шесть МДП"транзисторов р-типа

7 — 12, элемент равнозначности 13, входы 14, 15 первого и второго слагаемого, входы переноса 16 и 17, выходы переноса 18, 19, шину питания 20 и общую шину 21. 1 ил.

1434426

Изобретение относится к вычислительной технике и может быть использовано для построения многоразрядных суммирующих устройств с ускоренным переносом, Цель, изобретения — расширение функциональных возможностей, На чертеже представлена функциональная схема узла формирования переноса.

Узел формирования переноса содержит шесть МДП-транзисторов и"типа

1 — 6, шесть МДП-транзисторов р-типа

7 — 12, элемент РАВНОЗНАЧНОСТЬ 13,входы 14 и 15 операндов, первый 16 и второй 17 входы переноса, первый 18 и второй ll9 выходы переноса, шину 20 питания и шину 21 нулевого потенциала.

Узел формирования перенос.а работает следующим образом.

На первом 18 и втором 19 выходах переноса (Р, и Р ) формируются логи" ческие функции, описываемые следующими выражениями:

Р, = (а З Ь) а +(а Q+b) С1, (1)

Р = (а®bj а+ (а9Ь1 С, переменные а и Ъ поступают на входы

14 и 15, Функции а+Ь и a+b формируются соответственно, на прямом и инверсном выходах элемента РАВНОЗНАЧНОСТЬ 13. Переменные С, и С поступают на первый 16 и второй 17 входы переноса.. При этом, если а Ь, то аЭЬ 1, а®Ь=О, следовательно, транзисторы

3 и 9 открыты, транзисторы 1,5,7 и

l1 закрыты, состояние выходов 18 и 19 переноса определяется состоянием входов 16 и 1? переноса в соответствии с выражением (1), Если а=Ь, то возможны два случая а Ь О и а=Ь-l. В обоих случаях закрыты транзисторы 3 и 9 и открыты транзисторы 1, 5, 7 и

11. Состояние выходов 18 и 19 переноса определяется переменной на входе 14. При а=О, P,=Ð =-1, а при а =

Р„ =Р =О, что соответствует формированию собственного переноса.

Формула изобретения

Узел формирования переноса, содержащий четыре МДП-транзистора р-типа, четыре МДП-транзистора и-типа и элеBHNHIIH Заказ 5555/50 :Тир

704 Поцписное

Ужгород, ул. Проектная, 4

Произв.-палигр. пр-тие„

45 мент РАВНОЗНАЧНОСТЬ, причем входы первого и второго операндов узла соединены соответственно с первым и вторым входами элемента РАВНОЗНАЧНОСТЬ, истоки первого и второго МДЛ-транзисторов и-типа соединены с шиной нулевого потенциала узла, шина питания узла соединена с истоками первого и второго МДП-транзисторов р-типа, стоки которы соединены соответственно с истокам:. третьего и четвертого

МДП-транзисторов р-типа, стоки которых соединены со стоками третьего и четвертого МДП-транзисторов и-типа и первым выходом переноса узла, затворы вторых МДП-транзисторов р- и и-типа соединены с входом первого операнда узла., затворы третьих МДПтранзисторов р и и-типа соединены с первым входом переноса узла, затворы первого МДП-транзистора и-типа и четвертого МДП-транзистора и-типа соединены между собой, затворы первого

МДП-транзистора р-типа и четвертого

МДП-транзистора и-типа соединены между собой, стоки первого и второго

МДП-транзисторов и-типа соединены соответственно с истоками третьего и четвертого МДП-транзисторов п-типа, затворы первых МДП-транзисторов ри и-типа соединены соответственно с прямым и инверсным выходами элемента

РАВНОЗНАЧНОСТЬ, о т л и ч а ю щ и йс я тем, что„ с целью расширения функциональных возможностей, узел содержит пятый и шестой МДП-транзисторы п-типа, пятый и шестой МДП"транзисторы р-типа, стоки которых подключены к второму выходу переноса узла, затворы шестых МДП-транзисторов ри n"òèïà подключены к второму входу переноса узла, затвор пятого МДПтранзистора и-типа соединен с затвором четвертого МДП-транзистора и-ти.па, а затвор пятого МДП-транзистора р-типа — с затвором четвертого МДПтранзистора . р-типа„истоки пятых

МДП-транзисторов р- и и-типа подключены соответственна к истокам четвертых МДП-транзисторов р- и п-типа, истоки шестых МДП-транзисторов ри и-типа подключены соответственно к истокам третьих МДП-транзисторов р- и п-типа.

Узел формирования переноса Узел формирования переноса 

 

Похожие патенты:

Изобретение относится к вычислительной техникео Цель изобретения - упрощение сумматора„ Одноразрядный сумматор содержит первый и вторый элементы РАВНОЗНАЧНОСТЬ 1 и 2, диод 10, первый и второй функциональные МОП-транзисторы 11 и 12, нагрузочный МОП-транзистор 13 Одноразрядный сумматор формирует на выходе суммы логическую функцию Sj X ,- ® У ; © С ,-

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ

Изобретение относится к вычислительной технике и предназначено для построения многооперандньгх быстродействующих арифметических устройств

Изобретение относится к вычислительной технике и может быть использовано в устройс-твах цифровой обработки сигналов

Изобретение относится к вычислительной технике и может быть использовано при проектировании цифровых вычислительных комплексов и микросхем

Изобретение относится к области вычислительной техники и может быть использовано в вычислительньк устройствах для одновременного суммирования многих чисел, представленных как в двоичной, так и в двотпю-десятичной системе счисления

Изобретение относится к области вычислительной техники и позволяет повысить надежность путем сообщения устройству свойства отказоустойчивости и повысить достоверность обработки информации путем осуществления контроля правильности выполнения операций

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ и устройствах обработки цифровой информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при разработке универсальных систем обработки цифровой информации, в частности при моделировании работы систем управления подвижными звеньями специализированных роботов-манипуляторов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх