Устройство для контроля распределителя импульсов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля распределителя импульсов в про цессе основной работы устройств управления . Цель изобретения - расширение функциональных возможностей за счет контроля распределителей импуль сов с измeняe Jым числом выходов. Поставленная цель достигается за счет введения элемента сложения по модулю два и второго элемента задержки. 3 иЛ.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51)4 G 06 F 11/16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО.ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4119524/24-24 (22) 04.07.86 (46) 23.11.88.Бюл. М - 43 (72) В.Ф.Зудов, И.И.Курочка

А.И.Сахно и А.В.Черков (53) 681.396 (088.8) (56) Авторское свидетельство СССР

У 703829, кл. G 06.F 15/46, 1979.

Авторское свидетельство СССР

é- 1057960, кл. G 06 F 15/46, 1982. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДВЛИТЕЛЯ ИМПУЛЬСОВ

„.,SU„„3439599 А 1 (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля распределителя импульсов в процессе основной работы устройств управления. Цель изобретения — расширение функциональных возможностей за счет контроля распределителей импуль» сов с изменяемым числом выходов, Поставленная цель достигается за счет введения элемента сложения по модулю два и второго элемента задержки. 3 ил.

1439599

Изобретение относится к автомати. ке и вычислительной технике и может быть использовано для контроля распределителей импульсов в процессе

5, основной работы устройств управления.

Целью изобретения является расширение функциональных воэможностей за счет контроля распределителей импульсов с изменяемым числом выходов.

На фиг. 1 представлена функциональная схема устройства распределителя для случая к=5; на фиг.2 и 3 — представлены временные диаграммы работы предлагаемого устройства для контроля распределителя с числом выходов, равным 5, Устройство содержит контролируемый распределитель 1, элемент 2 задержки, 20 элемент 3 задержки, элемент ИЛИ 4, элемент 5 сложения по.модулю два, счетчик 6, дешифратор 7, элементы И

8.1 — 8.5 группы, элемент ИЛИ 9, элемент И-НЕ 10, тактовый вход 11, вы- 25 ходы 12.1 — t2.5 контролируемого распределителя, выход 13 сбоя устройства, выходы 14.1 — 14.5 дешифратора

7, выход 15 элемента ИЛИ 9, выход 16 элемента ИЛИ 4. ЗО

Элемент 2 задержки предназначен для предотвращения гонок, связанных с разным временем задержки сигналов, приходящих на входы элементов И 8.1—

8.5. С этой целью сигнал ошибки с выхода 15 элемента ИЛИ 9 стробируе:;—

35 ся з аде рж анной входной по след о ва тель1 ностью импульсов. Время задержки выбирается как 1/2 длительности импульса при скзажности ? и больше или как

1/2 длительности промежутка. между импульсами при скважности, меньшей двух.

Элемент 3 задержки предназначен для компенсации задержки сигнала в цепи контролируемый распределитель 1 элемент ИЛИ 4.

Устройство работает следующим образом.

При включении питания счетчик 6 устанавливается в нулевое состояние (цепи установки не показаны).

При правильной работе pàcïð;делителя (фиг.2а), при поступлении ?IG тактовый вход 11 тактовых импульсов, на

:входы элемента 5 сложения по модулю

55 два поступают синфазные сигналы и, следовательно, на его выходе будет нулевой сигнал. IIepabN импульс с вы.хода 12.1 контролируемого "-":;пределителя 1 подтверждает нулевое состоя-. ние двоичного счетчика 6. Дешифратор

7 дешифрирует это состояние счетчика 6, и на выход 14.! дешифратора 7 появляется нулевой сигнал. Следовательно, на выходе элемента И 8.1 будет нулевой сигнал, так как нулевой сигнал присутствует на его первом входе.

На выходах элементов И 8.2-8.5 также нулевой сигнал, так как нулевые сигналы с выходов 12.2-12.5 распределителя 1 присутствуют на их вторых входах . Таким образом, на всех входах элемента йЛИ 9 присутствует нулевой сигнал, а следов,ательно, и на его выходе нучевой сигнал, который обеспечит на выходе элемента И-НЕ 10 единичный уровен сигнала, сигнализирующий аб отсутствии отказа распределителя. В дальнейшем, при поступлении на вход двоичного счетчика

6 последующих импульсов, нулевой сигнал будет последовательно появляться на выходах дешифратора 7, соответствующих тому выходу распределителя на котором в этот момент присутствует единичный сигнал. Таким образом, на выходах элементов И 8.1-8.5 будет постоянпо присутствовать нулевой сигнал, который, пройдя через элемент ИЛИ 9, обеспечит на выходе элемента И-НЕ 10 единичный уровень сигнала, сигнализирующий об отсутствии отказов распределителя.

При отказе распределителя 1, приводящем к тому, что на одном из его выходов, например на выходе 12.3, отсутствует сигнал (фиг.2б), нарушается синфазность сигналов на вхо" дах элемента 5 сложения по модулюдва. В тот момент,.когда на выходе

12.3 контролир„емого распределителя

1 должен появиться единичный сигнал, на первом входе элемента 5 сложения по модулю два будет присутствовать единичный сигнал, а на втором входе— нулевой сигнал, так как в этот момент на выходе элемента ИЛИ 4 отсутствует единичный сигнал, Таким образом, на выходе элемента 5 сложения по модулю два появляется единичный сигнал, который через элемент ИЛИ 9 поступает на вход элемента И-HF. 10, на выходе которого rra совпадению с задержанной входной последовательностью импульсов появляется нулевой сигнал»

Устройство для кот(троля рттспределитепя ж(пульсот<, содержащее два элемента ИЛИ, счетчик, дешифратор, группу элементов И, первый элемент задержки и элемент (I-НЕ, причем входы

3 " <95 ( свидетельствую((I(ZI o(> отказе контролируеиог(3 распределителя 1.

Кроме того, отсутствие импульсов с Выхода 12.3 распределителя 1 npuUедРт к т Ому- что !(О 13рихoitу имп3(J(b б са с выхода l 2.4 расиредеп(г"еля 1 нулевой сигнал устанавливается на

L(<(хО3(е 14.3 дешифратора 7. Следотзатель((о, на выходе элемента И 8.4

10 появляется еди((ичньпт сиг((KI> так как на выходе 14,4 распределителя 1 присутстну(от единичные сигналы. Сигнал с выхода элемент» И 8.4, пройдя через элемент ИЛИ 9., попадает на выход эле- 15 мента И-НЕ 10 и по совпадению с задержаттнсй входной последовательностью импульсов, приходящей на вход элемента И-НЕ 10 появляется нулевой сигнал, сигпализиру(оптий об отказе контролируемо"о распределителя 1 При отказе

13асттределитоля 1 11риВОдящем к тому чтo (а дну(! его выходах, например

12.2 и 12.3, одпонременно появляются едини тные имГ(упьсы (фиг. 2в), происходит совпадение единичных сигналов на входах элемента И 8.2 в тот момент, когда ед-шичные импульсы присутствуют одновременно на двух выходах l2.2 и 12.3 распределителя

Следовательно,. на ньгходе элемента

И 8.2 появляется единичный сигнал, который прохсдит через элемент ИЛИ

9 на второй вхоц элемента И-HE 10 и по совпадению с задержанной вхоцной последовательностью импульсов, loступающей па перВый вход элемента

lI-НЕ 10, формирует на выходе элемента И-(lE <0 нулевой сигнал сттгнах(1.1зирующий Об отказе распределителя 1.

Отказ рст(предепителя 1, характеризутощийс" "Т.ем,sTo на одном из его (31(птр31("(ер . 2. 2, торяе "ся сиг(тал а на другом, 3((при. ep 12.5, сигнал отсутствует (фпг.3a), 45 пРпнОДР. Г к то (У3 что I!I. 33, (ОЯ13пе11и1! н(ор :.ГО т. :пульса па Выхоце 12,3 растр еделителя 1 нулевой с-!гнал появ",.I((3Tñz(!(a т<ьг-.оде 14.5 деп(ифратора 7, а на выходе 14.2 цешифратара. 7 оста333 е.гсг =1!1(("иный сигнал. Следовательно (I2. 13ь(х<3дах 3JIE".(63(7-1 И 8. 2 происходит сонпад:!z ед:.:нт(чтть(х си!1(ьпов и на выходе 3ль;.(e((о;; И 8. 2 I(OJ<1133iaeTcs едпти=(!(Ь(й Скт <(ап, КОТОРЫЙ, ПРОЙДЯ ЧЕРЕЗ торой э!томе(к(ИЛИ 9 на Второй вход Г эп;ме((;-., II-IIE 30 по совпаденито с заLàp:êà31Hoé вх одной последовательностью и((пуль с О 33 1(0 с Г у!1а юп(ей и а и О р I3 b(II ВхОд

99

4 эпемс((та И-НЕ 10, формпруе Г на выходе элемента И-llE 10 пулевой сигнал, свидетельствующий об отказе контролттр31(ого распределителя 1, Ири "залп(тт(ни(3" сиганлов на одном из выходс3в распределите (я 1, напри..:ер 1(а вь(ходе 12.4 (фиг.Зб), происхс,,ит рассинхронизация сигналон I(a

Входах сумматора 5 по модулю два, так как на его первый вх д будут приходить импульсы с тактового устройства через элемент 3 задержки, а на втором нходе буцет едт((п!чньп потенциал с выхода элемента ЛИ за счет единичного поте((циала с нь<хода 12.4 распределителя 1. 11следстн(е этого на выходе элемента 5 сложения по ".(Оцулю дна появляется един((чный сигнал, который через элемент ИЛИ 9 rr(. <цит на вход элемента И-ИЕ (О. Кроме того, нулевой сигнал на выходе 14.5 дешпфратора

7 н данном случае никогда не появляется, так как изменение потенциала на счетном входе счетчика 6 при появлении си3 нала на выходе 12.5 распределителя 1 не будет за счет постоянного потенциала на выходе 12.4 распрецелителя 1. Следовательно, при появлении импульса на выходе 12.5 распределителя 1 измевение состояния счетчика 6 не происходит, а следовательно, следующим импульсом будет импульс с выхода 12.1 распределителя .тоторьп! устанавливает счетчик 6 в нулевое положение. Следовательно, на выходе 14.5 дешифратора 7 будет постоянно единичньпт потевц;(а!I и единичньп! импульс с выхода 12.5 распределителя 1 через открытьп(элемент И

8.5 проходит на вход элемента ИЛИ 9 и далее на второй вход элемента И-НЕ

10. Едтптичные сигналы, пришедшие с выхода элемента 5 сложегп(я по модулю два и с выхода э31еь(е((та И 8.5. по сонпаде(1(т(о с задержанной входной последовательностью импульсов, приходящей 1(a первый н::од элемента И-HE

10, формируют ну3-(вые сигналы на выхоле элемента И-Л(:., сиг((алпзирующие об отказе распределителя 1.

Формула изобретения

5 1«395 устройства для подключения выходов контролируемого распределителя с г ервого по п-й соединены соответтвенно с первыми входами элементов группы и с входами первого элемен5 а ИЛИ, выход которого соединен со фчетным входом счетчика, выходы разрядов которого соединены с входа1 ми дешифратора, инверсные выходы которого с первого по и-й соединены соответственно с вторыми входами элементов И с первого по и-й группы, выходы которых соединены с первого по и-й входами второго элемента ИЛИ, вьг-1Б ход которого соединен с первым входом элемента И-НЕ, выход которого является выходом :.боя устройства,тактовый вход устройства является входом устройства для подключения тактового 2О хода контролируемого распределителя и соединен с первым входом первого

99 элемента задержки, выход которого соединен с вторым входом элемента

И НЕ, отличающееся тем, что, с целью расширения функциональных возможностей за счет контроля распределителей импульсов с изменяемым числом выходов, в устройство введены элемент сложения по модулю два и второй элемент задержки, причем тактовый вход устройства соединен с входом второго элемента задержки, выход которого соединен с первым входом элемента сложения по модулю два, второй вход которого соединен с выходом первого элемента ИЛИ, выход элемента сложения по модулю два соединен с (и+1)-м входом второго элемента ИЛИ, вход устройства для подключения первого выхода контролируемого распределителя соединен с входом сброса в

"О" счетчика.

1439599

tS

Составитель Н.Торопова

Техред Л.Сердюкова

КорректоР М.Васильева

Редактор А.Ворович

Заказ 6079/49

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

11

12.1

12.2

12.$

142

Й.2

Ю

195

113

Й4

126

Ю

Ю

ВйЮ

88

В6

Тираж 704

ВПИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов 

 

Похожие патенты:

Изобретение относится к микропроцессорным вычислительным средствам и может быть использовано в системах , к работе которых предъявляются требования повьппенной достоверности

Изобретение относится к вычислительной технике и предназначено для контроля диагностики неисправностей цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано для наладки, ремонта, контроля цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных сигналов

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики для контроля распределителей импульсов , вырабатывающих в каждом такте один выходной импульс

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых блоков с использованием метода сигнатурного анализа, преимущественно для встроенного контроля

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля исправности логических блоков и цифровых схем

Изобретение относится к облас ти вычислительной техники и предназначено для проверки работоспособности комбинационных схем дискретного действия и локализации в них неисправностей

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к системным контроллерам

Изобретение относится к устройству и способу выработки команд управления приводами самолета

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительно-управляющих систем

Изобретение относится к способам сохранения данных в энергонезависимой ферроэлектрической памяти с произвольной выборкой

Изобретение относится к области обработки файлов, в частности раскрывает сервер с видоизмененной операцией открытия файла

Изобретение относится к вычислительной технике и может быть использовано в цифровых автоматических системах
Наверх