Четырехвходовый одноразрядный сумматор

 

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств. Цель изобретения - упрощение четырехвходового одноразрядного сумматора. Четырехвходовый одноразрядный сумматор содержит элементы И 1-7, сумматоры по модулю два 8,9, входы 10-13, выход 14 суммы, выходы 15, 16. 2 ил., 1 табл.

СОЮЗ СОНЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (51)4 С 06 F 7 50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И OTHPblTHRM

ПРИ ГКНТ СССР (21) 4306252!24-24 (22) 14.09.87 (46) 15.05.89. Вюл. У 18 (72) Jleвв Авгуль и В.П. Супрун (53) 681 325.5(088.8) (56) Авторское свидетельство СССР

У 1136150, кл. G 06 Р 7/50, 1983.

Авторское свидетельство СССР

У 1228099, кл. G 06 Р 7/50, 1984. (54) ЧЕТЫРЕХВХОДОВЫИ ОДНОРАЗРЯДНЫЙ

СУИИАТОР

ÄÄSUÄÄ 1479928 А 1

2 (57) Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств. Цель изобретения — упрощение четырехвходового одноразрядного сумматора. Четырехвходовый одноразрядный сумматор содержит элементы И 1-7, сумматоры

8, 9 по модулю два, входы 10-13, выход 14 суммы, выходы 15, 16, 1 ил., табл.

1479928 модулю два и семь элементов И, при— чем входы первого сумматора по модулю два соединены с входами сумматора - с первого по четвертый, а выход соединен с выходом суммы сумматора, входы первого элемента И соединены с первым и третьим входами сумматора, входы второго элемента И соединены с вторым и четвертым входами сумматора, входы третьего элемента И соединены. с вторым и третьим входами сумматора, входы четвертого элемента И соедине ны с первым и четвертым входами сумматора, входы пятого элемента И соединены с первым и вторым входами сумматора, входы шестого элемента И соединены с третьим и четвертым входами сумматора, выход седьмого элемента И соединен с выходом старшего переноса сумматора, о т л и ч а юшийся тем, что, с целью упрощения, сумматор содержит второй сумматор по модулю два, выход которого соединен с выходом младшего переноса сумматора, а входы подключены к выходам элементов И с первого по шес-. той, входы седьмого элемента И подключены к выходам пятого и шестого элементов И.

15

S — Х О Х ОХ ОХ,, соответствующая сигналу суммы.

На выходе 15 реализуется логическая функция

P — Х Х О Х,X ® Х1Х О Хдх Ю Х Х О

Ю Х Х

Х Х Х Х $ Р, соответствующая сигналу младшего переноса.

На выходе 16 реализуется логическая функция

P, = (Х Х ) (Х Х+), соответствующая сигналу старшего переноса.

Значения логических функций S

P) и Pq для возможных наборов переменных X„ X Х и Х, приведены в таблице.

Четырехвходовый одноразрядный сумматор, содержащий первый сумматор по

Составитель А. Клоев

Техред Л,Олийнык Корректор О.Чигинева

Редактор А. Ревин

Заказ 3660 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

1 13035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.Óæãoðîä, ул. Гагарина, 101

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств.

Цель изобретения — упрощение четырехвходового одноразрядного сумматора.

На чертеже изображена схема четырехвходового одноразрядноro сумматора.

Четырехвходовый одноразрядный сумматор содержит элементы И 1-7, сумматоры 8 и 9 по модулю два, входы 1013, выход 14 суммы и выходы 15 и 16 переноса (младшего и старшего).

Четырехвходовый одноразрядный сумматор работает следующим образом.

На входы 10-1 3 подаются двоичные переменные Х, — Х соответственно.

На выходе 14 реализуется логическая функция

Формула изобретения

0 0 0 0

0 0 0 1

0 0 1 0

0 0 1 1

0 1 0 0

0 1 0 1

0 1 1 0

0 1 1 1

1 0 0 0

1 0 0 1

1 0 1 0

1 0 1 1

1 1 0 0

1 1 0 1

1 1 1 0

1 1 1 1

0 0

1 0

1 0

0 0

1 0

0 0

0 0

1 0

1 0

0 0

0 . -О.

1 0

0 0

1 0

1 0

0 1

О

1

1

1

1

1

Четырехвходовый одноразрядный сумматор Четырехвходовый одноразрядный сумматор 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано при реализации в многопроцессорных системах операции сложения данных с произвольным форматом путем объединения арифметико-логических блоков различных процессоров без организации последовательности переноса

Изобретение относится к вычислительной технике ,в частности, к устройствам увеличения или уменьшения двоичных чисел

Изобретение относится к вычислительной технике и может быть использовано при построении систем обработки цифровой информации

Изобретение относится к вычислительной технике и предназначено для применения в ЭВМ и в специализиг рованных вычислителях, например, для цифровой фильтрации

Изобретение относится к вычислительной технике и может быть использовано для построения сумматоров с последовательнь1М переносом

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессо-

Изобретение относится к вычислительной технике и может быть Hct пользовано для построения быстродействующих арифметических устройств, работающих как в двоичной, так и в позиционно-остаточной системах счисления

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и может быть использовано в высокопроизводительных устройствах для обработки множества чисел

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх