Устройство передачи сообщений

 

Цель изобретения - повышение достоверности передаваемых сообщений при помехах, приводящих к пятикратным и шестикратным ошибкам без введения в код дополнительно избыточности. Устройство содержит последовательно соединенные синхронизатор, распределитель импульсов, блок ключевых элементов, аналого-цифровой преобразователь, геристр сдвига и модулятор, а также генератора эталонного кода, блок сумматоров по модулю два и сумматор по модулю два. Дополнительно введены последовательно соединенные дополнгительный сумматор по модул два и коммутатор эталонных кодов, а также блок перекодирования. Блок перекодирования выполнен в ивде N сумматоров по модулю два, первые входы и выходы которых являются соответственно входами и выходами блока перекодирования. Коммутатор эталонных кодов выполнен в виде последовательно соединенных первого инвертора и первого RS-триггера, последовательно соединенных второго инвертора и второго RS-триггера, а также матричного коммутатора. Генератор эталонного кода выполнен в виде инвертора и входных элементов И. 2 з.п.ф-лы, 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (191 (111

А1 (g1) у Н 03 M 13/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ

f10 ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ П(НТ СССР (21) 3901844/24-09 (22) 29.05.85 (46) 07.09.89. Бюл. 1(33 (71) Ленинградский электротехнический институт связи им. проф. N.À. БончБруевича (72) P.Т. Сафаров и A.Р. Иванов (53) 62 1.394 . 14(088 .8) (56) ыляпоберский В.И. Основы техники передачи дискретных сообщений, М.: Связь, 1973, рис. 3.11, с. 317320, 261.

Авторское свидетельство СССР

У 1188893, кл. И 03 11 13/00, 1985. (54) (57) УСТРОЙСТВО ПЕРЕДАЧИ СООБЩЕ11ИЙ, содержащее последовательно соединенные синхронизатор, распределитель импульсов, блок ключевых элементов, аналого-цифровой преобразовательль, регистр сдвига и модулятор, а также генератор эталонного кода, блок сумматоров по модулю два и сумматор по модулю два, входы которого подключены к нсчетным выходам аналого-цифрового преобразователя, выход синхронизатора подсоединен к тактовым входам распределителя импульсов, аналого-цифрового преобразователя, регистра сдвига, модулятора и генератора эталонного када, дополнительный тактовый вход которого подключен к первому выходу распределителя импульсов, а п выходов блока сумматоров по модулю два подсоединены к соответствующим вторым п информационным входам регистра сдвига, причем информационные входы блока ключевых элементов и выход мадулято— ра являются соответственно входами и выходом устройства, о.т л и ч аю щ е е с я тем, что, с целью повышения достоверности передаваемых сообщений при помехах, приводящих к пятикратным и шестикратным ошибкам без введения в код дополнительно избыточности, введены последовательно соединенные дополнительный сумматор по модулю два и коммутатор эталонных кодов, а также блок перекодирования, при этом второй управляющий вход коммутатора эталонных кодов подключен к выходу сумматора по модулю два, выходы коммутатора эталонных кодов подсоединены к соответствующим управляющим входам генератора эталонного кода, п выходов которого подсоединены к соответствующим первым и входам блока сумматоров по модулю два, вторые и входов которого через блок перекодирования подключены к соответствующим выходам аналога-цифрового преобразователя, четные выходы которого подсоединены к соответствующим входам дополнительного сумматора по модулю два.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок пере кодирования выполнен в виде и сумматоров по модулю два, первые входы и выходы которых являются соответственно входами и выходами блока перекодирования, причем второй, третий и четвертый входы первого сумматора па модулю два подключены соответственно к первому, второму и третьему входам второго сумматора по модулю два, второй, третий и четвертый входы второго сумматора по модулю два подключены соответственно к первому, второму и третьему входам третьего сумматора по модулю два, 1506555 второй, третий и четвертый входы третьего сумматора по модулю два подключены соответственно к первому, второму и третьему входам четвертого сумматора по модулю два, второй, третий и четвертый входы (n — 1)-ro сумматора по модулю два подключены соответственно к первому, второму и третьему входам п-ro сумматора по модулю два, а второй, третий и четвертый входы п-го сумматора по модулю два подключены соответственно к первому, второму и третьему входам первого сумматора по модулю два. 15

3. Устройство по и. 1, о т л ич а ю щ е е с я тем, что коммутатор эталонных кодов выполнен в виде последовательно соединенных первого инвертора и первого RS-триггера, 20 последовательно соединенных второго инвертора и второго RS-триггера, а также матричного коммутатора, первые два входы которого подключены соответственно к прямому и инверсному выходам первого RS òðèããåðà, вторые два входа матричного коммутатора подключены соответственно к прямому и инверсному выходам второго RS-триггера, причем R-вход первого RS-триггера, объединенный с входом первого инвертора, является первым входом коммутатора эталонных кодов, вторым входом которого является R-вход второго

RS-триггера, объединенный с входом

Изобретение относится к электросвязи и может быть использовано в системах передачи сообщений для защиты от ошибок.

Цель изобретения — повышение до- »5 стоверности передаваемых сообщений . при помехах, приводящих к пятикратным и шестикратным ошибкам без введения в код дополнительной избыточности.

На фиг. 1 представлена структурная электрическая схема устройства

»ередачи сообщений; на фиг. 2 структурная электрическая схема коммутатора эталонных кодов, на фиг. 3— структурная электрическая схема генератора эталонного кода.

Устройство передачи сообщений содержит распределитель 1 импульсов, второго инвертора, а выходы матричного коммутатора являются выходами коммутатора эталонных кодов.

4. Устройство по п. 1, о т л ич а ю щ е е с я тем, что генератор эталонного кода выполнен в виде инвертора и входных элементов И, первые входы которых объединены и подключены к выходу инвертора, п элементов И синхрокода кадров и и элементов ИЛИ, первые входы которых подключены к выходам соответствующих элементов И синхрокода кадров, и 4п элементов И синхрокода слов, выходы которых подсоединены к входам соответствующих элементов ИЛИ, выходы входных элементов И подсоединены к первым входам соответствующих элементов И синхрокода слов, источник постоянного тока и шина "Общий провод питания" подключены к первым входам соответствующих элементов И синхрокода кадров и вторым входам соответствующих элементов И синхрокода слов, причем вход инвертора является тактовым входом генератора эталонного кода, вторые входы элементов И синхрокода кадров являются дополнительным тактовым входом генератора эталонного кода, а вторые входы входных элементов И являются управляющими входами генератора эталонного кода, выходами которого являются выходы элементов

ИЛИ . блок 2 ключевых элементов, аналогоцифровой преобразователь 3, регистр

4 сдвига, модулятор 5, синхронизатор 6, генератор 7 эталонного кода, блок 8 сумматоров по модулю два, коммутатор 9 эталонных кодов, блок

10 перекодирования, сумматор 11 по модулю два и дополнительный сумматор 12 по модулю два.

Блок 10 перекодирования содержит сумматоры 13-20 по модулю два.

Коммутатор 9 эталонных кодов содержит первый и второй RS-триггеры

21 и 22, первый и второй инверторы

23 и 24, матричный коммутатор 25.

Генератор 7 эталонного кода содержит инвертор 26, входные элементы И 27-30, и ..элементов И 31 и 32 синхрокода кадров, 4п элементов И

5p а 2 13 Ф

+

+ аг+ аз+ аВ

33-40 синхрокода слов, и элементов

ИЛИ 41 и 42.

Устройство передачи сообщений работает следующим образом.

Распределитель 1 импульсов (фиг. 1), 5 синхронизируемый синхроимпульсами синхронизатора 6, вырабатывает коммутирующие импульсы, которыми nooseредно отпираются ключевые элементы блока 2 ключевых элементов. При этом через ключи на вход аналого-цифрового преобразователя 3 (АЦП) подаются последовательно выборки входных сигналов, поступающих на информационные входы блока 2 ключевых элементов. В блоке АЦП 3 производится преобразование дискретной выборки в п-разрядный параллельный код.

Этот кодовый сигнал вводится в регистр 4, где записывается в первых и ячейках памяти. Этот же код подается в блок 10 перекодирования, где из него формируется п-разрядный проверочный код. Первый разряд 25 такого кода образуется как сумма по модулю два 1, 2, 3 и 4-го входных символов, второй разряд — как сумма 2, 3, 4 и 5-го символов и т.д., n-й — как сумма п, 1, 2 и

3-ro символов °

Сформированный кодовый сигнал поступает в блок 8 сумматоров, куда вводится один из шести кодов из генератора 7 эталонного кода (коды В или В, С или С, D или D). 35 !

При поступлении импульсного сигнала с первого выхода распределителя

1 импульсов, соответствующего первому канальному интервалу, на выходах и элементов И 31 и 32 генератора 7 эталонного кода (фиг. 3) формируются сигналы "0" и "1". В течение других (N-1) канальных интервалов формируются синхрокоды слов ° 4

При этом в течение первого канального интервала входные элементы И 2730 закрыты и на входы 4п элементов

И 33-40 сигналы не подаются. В течение остальных (N-1) канальных интервалов на первый вход одного элемента из каждой четырехэлементной группы (соответствующей одному разряду кода) 4п элементов И 33-40 подается сигнал "1", а на другие эле- менты каждой укаэанной четырехэлементной группы подается сигнал "О" °

В течение первого канального интервала формируется код D или Г, явля55 6 ющийся кодом синхронизации цикла (кадра).

На выходе блока сумматоров 8 получается код r, г,...,г„, где r;

=1, +b;, r =1; +с;,r; 1; +d;, где 1— элементы перекодированного кода блока перекодирования 10; b; с; и d; — элементы одного из эталонных кодов. Этот код вводится в регистр

4 и занимает. в нем п вторых ячеек памяти. Таким образом,в регистре 4 записывается 2 п-значный код.

Синхросигналами синхронизатора 6

2п-значный код считывается иэ регистра 4 и в последовательной форме подается в модулятор 5, выход которого является выходом устройства передачи сообщения.

Нечетные выходы АЦП 3 (их число равно п/2) связаны с сумматором 11, а четные — с дополнительным сумматором 12. В сумматоре 11 вычисляется и!г сумма, =,0 а ., а в дополни а! nlrb тельном сумматоре 12

1 ! а! где à<,, и а, — соответственно нечетные и четные символы кода °

Если, = О и = О, т.е. получается сигнал !00", то из генератора 7 эталонного кода выбирается код В, если, = 1 и = 1, т.е. получается сигнал "11", То Bb16Hpaется код В (инвертированный код В).

Если/, = О, а = 1 — код С, если

1, а = Π— кодС.

Выбор кода генератора 7 эталонного кода производится коммутатором

9 эталонных кодов (фиг. 2).

Для приведенного в качестве примера кода (16,8), т.е. кода, содержащего и-проверочных и и-информационных символов при принятой системе формирования проверочных символов (каждый проверочный элемент образуется как сумма по модулю два четырех информационных), т.е. если то при отс утст вин цепи формирования элементов,и не обнаруживается

N я, = 2с, т.е. 16 слов с ошибками

4-й кратности. Тогда вероятность необнаружения ошибки

1506555 где P Р(0/1) =Р(1/О) — вероятность перехода символа "0" в символ "1", и наоборот.

Если ввести проверку,, = а, + аъ а%. 8 и I|2, 2 а4 6

+ аВ, то не обнаруживается 8 слов с ошибками 6-й кратности, т.е.

Рно о Рэ

При этом проверочные символы

, и не вводятся в код, а информа- 15 ция о значениях, и (2 закладывается в эталонный код.

При приеме производится определех х х ние символов 1, 1, °,1 „ путем суммирования принятых информационных gp элементов в соответствии с выражением (Z). Затем суммируются элементы

1". и r?., где r+ — принятый элемент

Х перекодированного кода. Сумма 1; +

+ r = b (c d ), где b", (с". или d ) — 25 2 а; = S

1- 1

Таким образом, если. хотя бы один символ из приводимых ниже равен 1, то кодовое слово отбраковывается; х

li =а, +

n+ х

+ а4

5 ) а аг+ а аз+ а+ а, +а2

Л/2 а;, и

Г а

S = ",+

2 й

I g элементы восстановленного кода В/С или 0). В корреляторах приемника вычисгяются функции взаимной корреляции местных и восстановительных кодов. По откликам корреляторов определяют величину и . Сигналы х Y

2 и 2 служат для отбраковки искаженных слов. При этом сигналы

ni2

+ а,=S, 1=1

1506555

Составитель В.Орлов

Редактор С.Патрушева Техред М.Ходанич Корректор И.Муска

Подписное

Тираж 884

Заказ 5447/56

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Устройство передачи сообщений Устройство передачи сообщений Устройство передачи сообщений Устройство передачи сообщений Устройство передачи сообщений 

 

Похожие патенты:

Изобретение относится к технике связи и может быть использовано в устройствах защиты от ошибок аппаратуры передачи данных

Изобретение относится к электросвязи

Изобретение относится к вычислительной технике и технике связи и является усовершенствованием устройства по а

Изобретение относится к вычислительной технике и может быть использовано при построении надежных систем передачи данных

Изобретение относится к радиотехнике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к технике передачи дискретной информации и может быть применено в декодирующих устройствах аппаратуры передачи данных

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к технике передачи дискретных сообщений и может быть использовано для передачи цифровой информации по каналам с шумами

Изобретение относится к вычислительной технике и технике, связи, может использоваться в системах передачи и хранения цифровой информации и позволяет повысить быстродействие

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)

Изобретение относится к системе кодирования и декодирования видеоинформации с осуществлением сжатия и записи цифровых видеоданных путем сжатия последовательности битов из множества непрерывных элементов изображения в соответствии с новой схемой сжатия по длине прогона

Изобретение относится к технике декодирования линейных блоковых кодов и может быть использовано в системах передачи дискретной информации по каналам с шумами, в частности по стандартным телефонным каналам

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах отладки для оценки поведения цифровых вычислительных машин при определенных неисправностях или сериях неисправностей

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам с последовательным доступом повышенного быстродействия

Изобретение относится к электросвязи, вычислительной технике и может использоваться в системах передачи информации с дублированием сообщений

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к электросвязи и может использоваться для приема информации, кодированной сверточным перфорированным кодом

Изобретение относится к электросвязи
Наверх