Запоминающее устройство

 

Изобретение относится к области вычислительной технике и может быть использовано в автоматизированных системах пассивной локации, использующих цифровые вычислительные средства. Цель изобретения - повышение достоверности хранимой информации. Устройство содержит сдвиговый регистр, мажоритарный элемент 2, два элемента ИЛИ, три триггера, два элемента И-ИЛИ-НЕ, элемент И-ИЛИ, два элемента И, элемент НЕ, регистр, блок сравнения. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)4 G 11 С 19/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPCHOIVIV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4280358/24-24 (22) 09.07.87 (46) 07.11.89. Бюл, ¹ 41 (72) А.П. Глыбин, В,Г. Семенов, Л.И. Демченко и B.Ï. Трофименко . (53) 681.327.6(088.8) (56) Авторское свидетельство СССР № 375681, кл. G 11 С 19/00, 1973, Авторское свидетельство СССР № 11985706, кл. G 11 С 19/00 1985. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к области

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах пассивной локации, использующих цифровые вычислительные средства.

Цель изобретения — повышение .достоверности хранимого информации, На чертеже представлена схема запоминающего устройства, Устройство содержит i-каналов, В состав каждого канала входят информационный блок и блок управления.

Запоминающее устройство содержит сдвиговый регистр 1, мажоритарный элемент 2, первый 3 и второй 4 элементы

ИЛИ, первый триггер 5, первый элемент

И-ИЛИ-НЕ 6, второй триггер 7, элемент

И-ИЛИ 8, элемент И 9, элемент НЕ 10, второй элемент И-ИЛИ-HE 11, третий триггер 12, регистр 13, элемент И 14, блбк 15 сравнения, вход 16 начальной установки, информационный вход 17, входы первой 18, второй 19, третьей

20 и четвертой 21 синхросерий, выход

„„SU„„1520596 А 1 вычислительной техники и может быть использовано в автоматизированных системах пассивной локации, использующих цифровые вычислительные средства. Цель изобретения — повьппение достоверности хранимой информации.

Устройство содержит сдвиговый регистр, мажоритарный элемент, два элемента ИЛИ, три триггера, два элемента

И-ИЛИ-HE элемент И-ИЛИ, два элемента И, элемент НЕ, регистр, блок сравнения, 1 ил.

22 запрос считывания и информационные выходы 23.

В регистрах блоков управления каж- С дого канала информацию о результатах сравнения входной информации с хранимой в ЗУ в течение поступления нескольких и периодов входного сигнала р и загрузка ЗУ производится после установления в течение промежутка времени переменной длительности некоторого доверительного предела m/n, т.е. по количеству совпадений ш из п периодов.

Устройство работает следующим образом.

В начальный момент первый триггер блоков управления устанавлива- > ется сигналом, поступающим по входу

"Начальная установка", в состояние

"1" для первого канала и в "0" для остальных каналов.

На информационный вход устройства поступает информационное слово, Результат сравнения во всех каналах

1520596 несовпадение, 1. .е. На выходах блоков сравнения "0, на выходах мажоритарных элементов "1". (m/п(С), Сигнал

ТИI через элемент И-.И))И-НЕ 6 посту5 пает на первый вход триггера 7 и устанавливает его в значение II ) ll

Сигнал ТИ2 поступает на С-вход сдвигоного регистра 1, куда записывается результат сравнения (несовпадение), этот же сигнал поступает в следующий блок управления и через элемент ИЛИ 4 поступает на вход триггера 5, который устанавливается в состояние "1", а через элемент ИЛИ 3 поступает на

R-вход первого триггера 5 для установки в состояние "0" всех каналов, кроме первого и второго каналов, Через элемент И 9 сигнал ТИЗ поступает на С-вход регистра 13 информационного 20 блока рассматриваемого канала, т.е. производится запись в память поступившей информации. По сигналу ТИ4 триггеры 7 и 12 устанавливаются в

"0", На этом завершен цикл загрузки 25 в память поступившего информационного слова.

На информационный вход устройства пос тупа ет следующее информационно е слово, Результат сравнения — совпаде30 ние, т.е. на выходе данного блока сравнения "1", на выходе мажоритарного элемента 2 "1" (m/ï(Ñ), сигнал сов— падения через элемент ИЛИ 4 поступа— ет на вход триггера 5 и устанавлива — 35 ет его в состояние "1", триггер 5 остальных блоков управления через элементы ИЛИ 3 устанавливается в состояние "0". Сигнал ТИI через элемент И-ИЛИ-НЕ поступает на вход триг- 40 гера 12, на выходе которого устано-. вится "1", разрешающая прохождение сигнала ТИ2 через элемент И-KIH 8 на

С-вход сдвигового регистра 1 блока управления рассматриваемого канала и в сдвиговый регистр записывается результат совпадения, этот же сиг— нал устанавливает через второй элемент ИЛИ 4 следующего блока управления триггер 5 в состояние "1", а триггер 5 остальных блоков управления в "0". Информация в регистрах информационных блокои устройства остается неизменной, так как прохождение сигнала ТИ 3 через элемент И 9 бло55 кируется сигналом с выхода триггера 7. Сигнал ТИ 4 по< тупает на

R-входы триггер<в 7 и 12 и устанавливает их в состояние "0", 11а этом цикл загрузки в память завершен, На информационный вход устройства поступает следующее информационное слово, Результат сравнения — несовпадение, т.е. на выходах всех блоков сравнения "0", на выходе ма— жоритарного элемента 2 К вЂ” го (К=О, 1, 2...,,i) канала (в предыдущем цикле произведена загрузка памяти К-1 канала) 0 (так как т/п>С). На выходе триггера 5 установлена "1", так каK загрузка памяти в предыдущем цикле была проведена в К-1 канале, на выходе элемента HF 10 и прямом выходе мажоритарного элемента 2 "1", т,е. сигнал ТИ 1 поступает на вход триггера 12 и устанавливают его в состояние "1", что позволяет прохождение сигнала ТИ 2 на С-вход сдвигового регистра 1 для записи в него результата сравнения (несовпадение) и установки триггера 5 К+1 канала в состояние "1", а триггера 5 всех остальных каналов в состояние 0

Информация в регистрах информационных блоков остается неизменной, так как прохождение сигнала ТИ 3 через элемент И 9 блокируется сигналом с выхода триггера 7.

Сигнал ТИ 4 поступает на R-входы триггеров 7 и )2 и устанавливает их в состояние "0". На этом завершен цикл загрузки памяти.

На информационный вход устройства поступает следующее информационное слово, Результат сравнения совпадение, т.е, на выходе блока сравнения К-го канала "1", на выходе элемента 2 "0". Сигнал совпадения через п элемент ИПИ 4 поступает на вход триггера 5 и устанавливает его в состояние "1", а триггеры остальных блоков управления устанавливаются в состояние О. Так как на прямом выходе мажоритарного элемента 2, триггера 5 — "1" и результат сравнения — совпадение., то сигнал ТИ 1 поступает на вход триггера 7 и устанавливает его в "1", что позволяет прохождение сигнала ТИ 2 на С-вход сдвигового регистра 1 для записи результата сравнения и установки триггера 5 всех каналов устройства в исходное состояние, а именно, последующего канала в состояние 1, а остальных каналов в состояние "0"1, Через элемент

И 9 сигнал ТИ 3 поступает на С-входь

1 520596 6

Ф о р >1 у л а и .1 о б р е т е и и я рц 1 11С Т р 1 И 11фо р Ма ц11о 1(11О 1 <1 б11ОК Я

Р11С СМЯТ РИ)111ЕJ1111 О Кс11111Ла Т, f ° IPCf из15одитс я эа1111сь B 11амять посту11ив шей информации. Ilo сигналу ТИ 4 триггеры 7 и 12 устанавливаются в состояние 0 На этом завершен цикл загрузки в память поступившего инфо рма цио нного слова, Алгоритм выполнения операций в предлагаемом ЗУ заключается в следующем, Вновь поступившее на информационный вход устройства информационное слово сравнивается параллельно со всей хранящейся в ЗУ информацией. Результатов сравнения входной информации с хранимой может быть два, Первый результат — несовпадение, Когда п1/пС, то производится загрузка памяти по очереди, определяе — 20 мой состоянием триггера 5, в сдвиговый регистр 1 этого канала записывается результат сравнения 0", Триггеры всех каналов устанавливают в "0"1, кроме триггера 5 следующего по оче. — 25 реди канала, который устанавливается в состояние "I"; когда m/n)C загрузка памяти не производится, в соответствующую очередности ячейку управления в сдвиговый регистр записывается 3О результат сравнения "0" триггеры всех каналов устанавливаются в "0" кроме триггера 5 следующего по очереди канала, который устанавливается в состояние "1", 35

Второй результат — совпадение, Когда m/n(C загрузка памяти не производится, в сдвиговый регистр 1 ячейки управления канала, в котором 49 произошло совпадение, записывается результат сравнения "1", триггеры всех блоков управления устанавливаются в "0, кроме первого триггера блока управления канала, следующего за 45 каналом, в котором произошло совпадение, данный триггер устанавливается в состояние "1"; когда mjn)C в канал, где произошло совпадение, в память переписывается поступившая 50 информация, в сдвиговый регистр 1 блока управления данного канала записывается результат сравнения "1", триггеры всех блоков управления устанавливаются в "0, кроме триггера 55

5 блока управления канала, следующе— го за каналом, в котором произошло совпадение, данный триггер устанавливается в состояние "1" °

Запоминающее устройство, содержащее информационные блоки, каждый из которых содержит регистр, информаци- ° онный вход которого является информационными входами устройства, элемент

И, выход которого является выходом запроса считывания устройства, блок сравнения, первый и второй входы которого соединены с информационным входом регистра и выходом регистра соответственно, выход блока сравнения соединен с первым входом элемента И, второй вход которого соединен с входом синхронизации регистра, о тл и ч а ю щ е е с я тем, что, с целью повьш1ения достоверности хранимой информации, в него введены блоки управления по числу информационных блоков, каждый блок управления содержит сдвиговый регистр, мажоритарный элемент, первый элемент ИЛИ, второй элемент ИЛИ, первый триггер,,первый и второй элементы V. ††-НЕ, второй и третий триггеры, элемент И-ИЛИ, элемент И и элемент НЕ, вход которого соединен с выходом блока сравнения соответствующего информационного блока, выход элемента НЕ соединен с соответствующими входами первого и второго элементов И-ИЛИ-НЕ, выходы которых соединены с входами установки в

"1" первого и третьего триггеров соответственно, входы установки в "0" первого и третьего триггеров соединены и являются входом синхросерии устройства, выходы второго и третьего триггеров соединены с первым и вторым входами элемента И-ИЛИ, третий и четвертый входы которого объединены и являются вторым входом синхросерии устройства, выход элемента И-ИЛИ соединен с входом синхронизации сдвигового регистра, информационный вход которого соединен с вхот,ом элемента

НЕ, выходы сдвигового регистра соединены с входами мажоритарного элемента, инверсный и прямой выходы которого соединены с соответствующими входами первого и второго элементов И-ИЛИ-НЕ, два входа которых объединены и являются первым входом синхросерии устройства, первый вход элемента И соединен с выходом второго триггера, второй вход элемента И является третьим входом синхросерии устройства, выход элемента И соединен с входом синхро152059Ü.

ТН5

Составитель Ю, Сычев

Техред .Л.Сердюкова

Корректор Т, Малец

Редактор О. Головач

Заказ 6765/54 Тираж 558 Подпис но е

ВНИИЛИ Государственного комитета по изобретениям и открытиям при ГКИТ СССР

f)3035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород> ул . Гагарина,fOt ниэации. регистра, первый вход второго элемента ИЛИ соединен с выходом элемента . И-ИЛИ предыдущего блока управления, второй вход второго элемента ИЛИ соединен с информационным входом сдвигового регистра, третий вход второго элемента ИЛИ первого блока управления является входом начальной установки устройства и соединен с од- щ ним иэ входов первого элемента ИЛИ последующих блоков управления, другие входы перно го элемента ИЛИ со единены соответственно с выходами элементов

И-ИЛИ каждого блока управления, кроме данного, остальные входы первого элемента ИЛИ соединены с соответствующими выходами блоков сравнения всех информационных блоков, кроме данного, выход первого элемента ИЛИ и II соединен с входом установки в 0 первого триггера, выход которого соединен с соотв етс твующими в ходами первого и второго элементов И-ИЛИ-,НЕ,

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в качестве буферной памяти для хранения тестовых воздействий при построении контрольно-диагностической аппаратуры средств вычислительной техники

Изобретение относится к области вычислительной техники и может быть использовано при проектировании запоминающих устройств на базе перестраиваемых регистров сдвига

Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах в аппаратуре обмена дискретной информацией

Изобретение относится к области вычислительной техники и может быть использовано в системах приема и передачи дискретной информации, а также в буферных запоминающих устройствах систем вывода информации многоканальных измерительных комплексов

Изобретение относится к вычислительной технике, может быть использовано в устройствах визуальной индикации и является усовершенствованием регистра по авт.св

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении устройств сдвига, блоков памяти и блоков обработки универсальных процессоров цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения асинхронных устройств приема и передачи информации, каждая последовательность которой сопровождается стартовым и стоповым (одним или двумя) битами

Изобретение относится к вычислительной технике и может быть использовано при обработке информации в порядке ее поступления от абонентов, например, в ЭВМ при выполнении функций обслуживания большого числа периферийных устройств, в мультиплексорах передачи данных для накопления дискретной информации, поступающей из каналов связи, или в адаптерах локальных сетей ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах редактирования

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх