Буферное запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано в качестве буферной памяти для хранения тестовых воздействий при построении контрольно-диагностической аппаратуры средств вычислительной техники. Цель изобретения - расширение области применения за счет увеличения объема хранимой информации. Устройство содержит первый 1 и второй 2 блоки памяти, счетчики 3 и 4, реверсивный счетчик 5, элементы ИЛИ 6, 7 элементы И 8, 9, элемент 10 задержки, элемент НЕ 11, одновибраторы 12 и 13, информационные входы 14, входы синхронизации 16-19, выход 20 "Накопитель пуст". В устройстве записываемые данные условно разбиваются на блоки одинаковой длины и записываются в первый блок памяти, а во второй блок памяти записывается управляющая последовательность блоков информации, что позволяет более эффективно использовать информационную емкость устройства. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

SU 1517О

А1 (51)4 G 11 С 19 0

I

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

Il0 ИЗОБРО ЕНИЯМ И ОТКРЬГГИЯМ

ПРИ ГКНТ СССР

1 (21) 4392569/24-24 (22) 14,03,88 (46) 23 ° 10,89, Бюп. У 39 (72) В,С.Лупиков и 13 A,Çóáöoâñêèé (53) 681.327.6 (088,8) (56) Авторское свидетельство СССР

9 1302321, кл. G 11 С 19/00, 1987, Авторское свидетельство СССР

У 1236491, кл, G 06 С 13/00, 1986 ° (54) БУФЕРНОЕ ЗАПОМИНАКЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано в качестве буферной памяти для хранения тестовых воздействий при построении контрольно-диагностической аппаратуры средств вычислительной техники, Цель изобретения — рас2 ширение области применения эа счет увеличения объема хранимой информации, Устройство содержит первый l u второй 2 блоки памяти, счетчики„4Д и 4, реверсивньп» счетчик 5, элементы

ИЛИ 6, 7, элементы И 8, 9, элемент

10 задержки, элемент НЕ 11, одновибраторы 12 и 13, информационные входы

14, входы синхронизации 16-19, выход

20 "Накопитель пуст", В устройстве записываемые данные условно разбиваются на блоки одинаковой длины и записываются в первый блок памяти, а во второй блок памяти записывается управлякщая последовательность блоков информации, что позволяет более эффективно использовать информационную емкость устройства, 1 ил, 5 !5 ния первой тестовой последовательности на выходе переполнения счетчика 4 появляется сигнал, который проходит через открытый элемент И 9, и элемент

ИЛИ 7 уменьшает на единицу содержимое счетчика 5. Задержанный на элементе !

О задержки сигнал перепишет с выходов блока 2 памяти в счетчик 3 код индентификатора следующей информационной последовательности, чтение данных которой производится аналогично описанному выше. Режим чтения выполняется до тех пор, пока на выходе заема счетчика 5, т,е. на выходе 20 устройства, не появится сигнал, свидетельствующий об окончании режима чтения, I 7065 б одновибраторы, второй вход первого элемента ИЛИ является вторым входом синхронизации устройства, информаци5 онные входы второго блока памяти соединены с информационными входами уст= ройства, вход суммлрования реверсив.ioI о с" ет чик . ос .. с Входо;, спаси-чтения второго б-ока памяти и является третьим входом синхронизации устройства, выходы реверсивного счетчика соединены с адресными входами второго блока памяти, выходы которого соединены с информационными входами

15 второго счетчика, вход задания режима которого соединен с выходом элеглента з адержкн, вход которого соединен с входом вычитания реверсивного счетчика и выходом вчорого элемента

20 ИЛИ, первый вход которого соединен с выходом второго одновибратора, вход которого соединен с вторым входом второго элемента И и выходом элемента НБ, выход переполнения первого

25 счетчика соединен с первым входом первого элемента И и первым входом второго элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, выход первого элемента И

30 соединен с входом синхронизации второго счетчика, выходы которого соединены L- адресными в;-.одами второй группы первого блока памяти, выход первого одновибратора соединен с входами начальной установки первого, второго и реверсивного счетчиков, вход элемента НЕ соединен с входом первого одновибратора и вторым входом первого элемента И и является четвертым вхо40 дом синхронизации устройства, выход перемещения реверсивного счетчика является выходом Накопитель пуст" устроиства е формул а изобретения

Буферное запоминающее устройство, содержащее первый блок памяти, информационные входы и выходы которого являются соответственно информационны— ми входами и выходами устройства, первый вход первого элемента ИЛИ соединен с входом записи-чтения первого блока памяти и является первым входом синхронизации устройства, выходы первого счетчика соединены с адресными входами первой группы первого блока памяти, вход синхронизации первого счетчика соединен с выходом первого элемента ИЛИ, элемент задержки, элемент НЕ и первый элемент И, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет увеличения объема храни— мой информации, в него введены: второй блок памяти, второй счетчик, реверсивный счетчик, второй элемент И, второй элемент ИЛИ, первый и второй

Заказ 6396/53

Тираж 558

Полли с.нов

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат Патент, г.ужгород, ул. Гагарина, 101

Со с т ав ит ел ь !О, Сычев

Редактор В,Бугренкова Техред А.Кравчук Корректор М.Максимишинец

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, в которых используется мажоритарное резервирование на уровне ячеек памяти

Изобретение относится к вычислительной технике и может быть использовано при контроле оперативных запоминающих устройств

Изобретение относится к вычислительной технике и предназначено для генерации адресных последовательностей при функциональном контроле оперативных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах

Изобретение относится к вычислительной технике, а именно к устройствам для коррекции ошибок в запоминающих устройствах (ЗУ) с последовательным доступом

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на их основе с встроенными средствами контроля

Изобретение относится к вычислительной технике и может быть использовано при построении высоконадежных ЗУ, обеспечивающих в процессе работы парирование ошибок любой кратности в многоразрядных блоках памяти

Изобретение относится к вычислительной технике и может быть использовано для построения оперативных энергонезависимых (с батарейным питанием) запоминающих устройств с наращиваемой информационной структурой и контролем адреса

Изобретение относится к вычислительной технике и может быть использовано при изготовлении запоминающих устройств с сохранением информации

Изобретение относится к области вычислительной техники и может быть использовано при проектировании запоминающих устройств на базе перестраиваемых регистров сдвига

Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах в аппаратуре обмена дискретной информацией

Изобретение относится к области вычислительной техники и может быть использовано в системах приема и передачи дискретной информации, а также в буферных запоминающих устройствах систем вывода информации многоканальных измерительных комплексов

Изобретение относится к вычислительной технике, может быть использовано в устройствах визуальной индикации и является усовершенствованием регистра по авт.св

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении устройств сдвига, блоков памяти и блоков обработки универсальных процессоров цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения асинхронных устройств приема и передачи информации, каждая последовательность которой сопровождается стартовым и стоповым (одним или двумя) битами

Изобретение относится к вычислительной технике и может быть использовано при обработке информации в порядке ее поступления от абонентов, например, в ЭВМ при выполнении функций обслуживания большого числа периферийных устройств, в мультиплексорах передачи данных для накопления дискретной информации, поступающей из каналов связи, или в адаптерах локальных сетей ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах редактирования

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении асинхронных вычислительных устройств

Изобретение относится к вычислительной технике и может быть использовано в БИС буферных запоминающих устройств типа FIFO на совмещенных транзисторных структурах (инжекционных схемах)

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех
Наверх