Распределитель импульсов

 

Изобретение относится к вычислительной технике и может быть использовано при построении высоконадежных резервированных распределителей импульсов. Распределитель имеет мажоритарный элемент, включенный в цепь обратной связи одного из триггеров каждого канала, обеспечивает синхронную работу всех трех каналов распределения импульсов. При этом случайные сбои, возникающие в одном из каналов распределения импульсов, исправляются, а вероятность возникновения однозначного сбоя одновременно в двух каналах рапределения импульсов достаточно мала. Целью изобретения является повышение надежности за счет взаимной синхронизации разрядов. Поставленная цель достигается за счет введения мажоритарного элемента в цепь обратной связи триггера. 2 ил.

союз советских социмистичксних

РЕСПУБЛИН

G 06 F 1/04 госудАРстненньй комитет по изоБРетениям и ОчнРытиям пРи Гннт сссР (2 l ) 4380568/24-24 (22) 06.01.88 (46) 15.12.89. Бюл. № 46 (71) Свердловский филиал Центрального конструкторского бюро Министерства связи

СССР (72) С. А. Тараскин, В. Я. Клубаков и М. Ф. Семенов (53) 681 (088.8) (56) Авторское свидетельство СССР № 484652, кл. Н 04 1 13/14, 1973.

Авторское свидетельство СССР № 1112357, кл, G 06 F 1/04, 1983. (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ (57) Изобретение относится к вычислительной технике и может быть использовано

Изобретение относится к вычислительной технике и может быть использовано при построении высоконадежных резервированных распределителей тактовых импульсов.

Целью изобретения является повышение надежности за счет взаимной синхронизации разрядов.

На фиг. 1 представлена схема распределителя импульсов; на фиг. 2 — временные диаграммы, поясняющие функционирование распределителя импульсов, где цифрами обозначены сигналы с выходов соответствующих элементов схемы.

Распределитель импульсов состоит из трех идентичных разрядов 1 — 3, каждый из которых содержит тактовый вход 4, триггер 5, выполненный на элементах И вЂ” НЕ 6, 7 с мажоритарным элементом 8 в цепи обратной связи, элементы ИЛИ вЂ” НЕ 9, 10, второй триггер 11, выполченный на элементах ИЛИ вЂ” НЕ 12, 13, элементы И вЂ” НЕ 14, 15, элементы НЕ 6, 17, группу 18 выходов.

„,ЯО„„15292О4 А 1 при построении высоконадежных резервированных распределителей импульсов. Распределитель имеет мажоритарный элемент, включенный в цепь обратной связи одного из триггеров каждого канала, обеспечивает синхронную работу всех каналов распределения импульсов. При этом случайные сбои, возникающие в одном из каналов распределения импульсов, исправляются, а вероятность возникновения однозначного сбоя одновременно в двух каналах распределения импульсов достаточно мала.

Целью изобретения является повышение надежности за счет взаимной синхронизации разрядов. Поставленная цель достигается за счет введения мажоритарного элемента в цепь обратной связи триггера. 2 ил.

Распределитель импульсов работает следующим образом.

Работа RS-триггера с мажоритарным элементом, включенным в цепь обратной связи, определяется сигналами на входах мажоритарного элемента.

Если на входе мажоритарного элемента 8 сигнал собственного триггера совпадает с сигналом, поступающим на один из двуx других входов мажоритарного элемента, то последний выполняет функции повторителя и работа RS-триггера ничем не отличается от работы обычного RS-триггера.

Если на входе мажоритарного элемента 8 сигнал собственного триггера не совпадает с сигналами, поступающими на два других входа мажоритарного элемента (произошел сбой собственного триггера), то обеспечивается принудительная синхронизация триггера во время действия на двух входах и выходе мажоритарного элемента 8 сигнала «О».

1529204

Формула изобретения

3

В момент включения питания RS-триггеры в трех каналах распределения импульсов устанавливаются в произвольное состояние, а на шине 4 тактовых импульсов действует сигнал «О». При этом состояние RSтриггеров 5 в двух иЗ трех каналов распределения обязательно совпадает, и на выходе мажоритарного элемента 8 устанавливается «О» или «1» в зависимости от большинства сигналов на его входах.

Если при включении питания на выходе мажоритарного элемента 8 устанавливается сигнал «О», то под его действием происходит однозначная ориентация RS-триггеров 5 в состояние, когда на выходе элемента И вЂ” НЕ 6 и мажоритарного элемента 8 устанавливается «О», а на выходе элемента И вЂ” НЕ 7 «1».

Одновременно под действием сигнала «1» на.выходе элемента ИЛИ вЂ” НЕ 9 происходит однозначная ориентация RS-триггеров 1! в состояние, когда на выходе элемента

ИЛИ вЂ” HE 13 устанавливается «О», а на выходе элемента ИЛИ вЂ” НЕ 12 «1».

Если при включении питания на выходе мажоритарного элемента 8 устанавливается

«1», то происходит формирование сигнала

«!» на выходе элемента ИЛИ вЂ” HE 10 и однозначная ориентация RS-триггеров как минимум в двух каналах распределения импульсов. Окончательная ориентация в однозначное состояние всех RS-триггеров происходит при поступлении по шине 4 первого тактового импульса.

Во время действия первого положительного полупериода тактовых импульсов как минимум на двух входах мажоритарного элемента 8 и на его выходе устанавливается «0», обеспечивая однозначную ориентацию RS-триггеров 5, а во время действия последующего отрицательного полупериода происходит формирование сигнала «1» на выходе элемента ИЛИ вЂ” -HE 9 и однозначная ориентация RS-триггеров 11 в соответствии с указанным.

Работа распределителя импульсов с момента ориентации всех RS-триггеров в однозначное состояние достаточно поясняется временными диаграммами, приведенными на фиг. 2.

Предположим на выходах элемента

И вЂ” HE 6 и мажоритарного элемента 8 действует сигнал «О». Во время действия на тактовом входе 4 отрицательного полупериода тактовой последовательности на выходе элемента ИЛИ вЂ” HE 9 формируется импульс «l», а на выходе элемента НЕ 16— первый тактовый импульс Т!. Одновременно под действием импульса «1» с выхода элемента ИЛИ вЂ” НЕ 9 триггер 11 устанавливается в состояние, конда на выходе элемента ИЛИ вЂ” НЕ 12 действует сигнал «1».

При появлении на входе 4 положительного полупериода тактовой последовательнос5

4 ти на выходе элемента И вЂ” НЕ 14 формируется тактовый импульс Т2, который устанавливает триггер 5 в состояние, когда на выходе элемента И вЂ” НЕ 7 действует сигнал «О».

Таки м образом, каждый нечетный тактовый импульс (Tl, ТЗ) подготавливает второй триггер к формированию последующего четного тактового импульса (Т2, Т4), а каждый четный тактовый импульс подготавливает первый триггер к формированию последующего нечетного тактового импульса.

Полный цикл работы распределителя импульсов состоит из четырех тактов Тl — Т4.

Синхронизация трех разрядов распределителя импульсов и исправление сбоев осуществляется за счет работы мажоритарных элементов следующим образом.

При совпадении хотя бы двух сигналов «0» на входах мажоритарных элементов 8 на их выходах устанавливается «О».

При этом во время действия по входу 4 отрицательного полупериода тактовой последовательности происходит однозначная îðèентация триггеров распределителя импульсов: триггеры 5 устанавливаются в состояние, когда на выходах элементов И вЂ” -HE 7 действует сигнал «1», а вторые — в состояние, когда на выходах элементов

ИЛИ вЂ” HE 13 действует сигнал «0».

Распределитель импульсов, каждый разряд которого содержит первый и второй триггеры, два элемента ИЛИ вЂ” НЕ, два элемента И вЂ” НЕ, причем первый триггер содержит два элемента И -HE, выход первого элемента И вЂ” НЕ соединен с первым входом второго элемента И вЂ” HF и является инверсным выходом первого триггера, второй вход первого элемента И вЂ” НЕ является входом установки в «О» первого триггера, второй вход второго элемента И вЂ” HE является входом установки в «!» первого триггера, тактовый вход распределителя импульсов соединен с первыми входами первого и второго элементов ИЛИ вЂ” НЕ и с первыми входами первого и второго элементов И вЂ” НЕ каждого разряда распределителя, прямой и инверсный выходы второго триггера в каждом разряде распределителя соединены с вторыми входами соответственно первого и второго элементов И вЂ” НЕ, выход первого элемента ИЛИ вЂ” НЕ соединен с входом первого элемента НЕ и с входом установки в « 1» второго триггера, вход установки в «О» которого соединен с выходом второго элемента ИЛИ вЂ” НЕ и с входом второго элемента НЕ, выход первого элемента НЕ является первым выходом i-й группы выходов (где — число l...n, число разрядов распределителя) распределителя, l 529204

5 выход второго элемента HE является вторым выходом -й группы выходов распределителя, выход первого элемента И вЂ” HE распредлелителя соединен с входом установки в «1» первого триггера и является третьим выходом -й группы выходов распределителя, выход второго элемента И вЂ” HE распределителя соединен с входом установки в «О» первого триггера и является четвертым выходом -й группы выходов распределителя, отличающийся тем. что. с целью б повышения надежности за счет взаимной синхронизации разрядов, в каждый разряд

Распределителя введен мажоритарный элемент, причем выход второго элемента И- — HE

5 первого триггера <-го разряда соединен с первым входом мажоритарного элемента своего разряда и с -ми входами мажоритарных элементов остальных разрядов, выход мажоритарного элемента каждого разряда соединен с вторым входом первого элемента

10 И вЂ” КЕ первого триггера.

-5

ТЯ-Я т25 Щ

Т9 5J

1529204

77

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж вЂ” 35, Рау шская наб., д. 4/5

Производственно-издательский комбинат «Патент», r Ужгород, ул. Гагарина, 101

Редактор О. Спесивых

Заказ 7642/44

Составитель Н. Торопова

Техред И. Верес Ко рре кто р А. Обру ч а р

Тираж 668 Г!одписное

Распределитель импульсов Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Таймер // 1525695
Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах контроля за технологическими процессами

Изобретение относится к цифровой электронике и может быть использовано при построении устройств управления быстродействующих систем сбора и обработки данных

Изобретение относится к вычислительной технике и может быть использовано при проектировании высокоскоростных цифровых вычислительных устройств с изменяемым быстродействием

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре обработки дискретных сигналов

Изобретение относится к вычислительной технике и может быть использовано в программируемых формирователях временных интервалов и системах синхронизации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах распределения импульсных сигналов, в системах управления и контроля

Изобретение относится к автоматике и вычислительной технике и может быть использовано в приемных блоках систем обработки двоичной информации для синхронизации приема непрерывного цифрового потока, разделенного на информационные кадры

Изобретение относится к вычислительной технике и может быть использовано для синхронизации гибридных вычислительных систем полунатурного моделирования в реальном масштабе времени

Изобретение относится к вычислительной технике и предназначено для формирования меток реального времени для ЭВМ

Изобретение относится к вычислительной технике и, в частности, предназначено для использования в системах обработки данных

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиосвязи и может быть использовано при приеме сигналов, содержащих блоки данных фиксированной длины

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано при построении систем управления синхронизацией цифровых вычислительных машин и многопроцессорных систем

Изобретение относится к вычислительной технике и может найти применение для управления контролем достоверности передачи информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах оптической обработки информации, предназначенных для решения задач обработки двумерных массивов цифровых данных и изображений

Изобретение относится к автоматике и импульсной технике
Наверх