Адресный формирователь

 

Изобретение относится к вычислительной технике, а именно к блока адресации накопителей информации, и может быть применено в запоминающих устройствах с резервированием. Цель изобретения - снижение энергопотребления и повышение надежности формирователя. Формирователь содержит элементы И-НЕ 1 и 2, мажоритарный элемент 3, элементы НЕ 4. Поставленная цель достигается за счет использования мажоритарного элемента 3, обеспечивающего необходимую для программирования адресных дешифраторов разность напряжений. При этом отпадает необходимость в повышенном питании элементов адресного формирователя. 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 11 С 8/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ иг. (21) 4602747/24-24 (22) 09.11.88 (46) 30.09.90, Бюл. ¹ 36 (72) С.А.Фастов и С,А.Королев (53) 681.327(088.8) (56) Патент США N 4250570, кл. 365-200, опублик. 1981.

Авторское свидетельство СССР

N1399816,,кл. G 11 С 11/40, 1986. (54) АДРЕСНЫЙ ФОРМИРОВАТЕЛЬ (57) Изобретение относится к вычислительной технике, а именно к блокам адресации накопителей информации, и может быть.,. Ж 1596389 А1 применено в запоминающих устройствах с резервированием. Цель изобретения — снижение энергопотребления и повышение надежности формирователя. Формирователь содержит элементы И-НЕ 1 и 2, мажоритарный элемент 3, элементы НЕ 4. Поставленная цель достигается за счет использования мажоритарного элемента 3, обеспечивающего необходимую для программирования адресных дешифраторов разность напряжений. При этом отпадает необходимость в повышенном питании элементов адресного формирователя. 3 ил;

1596389

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей, и может быть применено в запоминающих устройствах с резервированием. 5

Цель изобретения — снижение энергопотребления и повышение надежности фор.мирователя.

На фиг. 1 приведена структурная схема предлагаемого формирователя; на фиг. 2 — 10 вариант электрической схемы мажоритарного элемента; на фиг, 3 — схема адресного формирователя с одной из ячеек дешифратора.

Адресный формирователь содержит 15 элементы И-НЕ 1 и 2, мажоритарный элемент 3, элементы НЕ 4.

Мажоритарный элемент 3 может состоять, например, из элементов ИЛИ 5. элемента И 6, элемента НЕ 7. Элементы И 6 и НЕ 7 20 имеют управляющие входы, по которым их выходы переводятся в состояние с высоким выходным сопротивлением. Эти входы объединены в управляющий вход мажоритарного элемента, являющийся входом 25 разрешения программирования формирователя.

Устройство предназначено для формирования адресных сигналов на входы основного дешифратора 8 и резервного 30 дешифратора микросхемы памяти. Резервный дешифратор состоит из ячеек 9, содержащих плавкие перемычки 10, с помощью которых осуществляется программирование резервного дешифратора, элемент И 35

11, диоды 12.

Кроме основной функции — формирования адресных сигналов на входы дешифраторов — адресный формирователь формирует напряжение программирования 40 резервного дешифратора, необходимое для пережигания перемычек 10.

Формирователь работает следующим образом, В режиме программирования резерв- 45 ного дешифратора на вход разрешения программирования формирователя подается уровень напряжения лог. "1". На аноды диодов 12 программируемой ячейки 9 резервного дешифратора подается повышенный 50 уровень напряжения, используемый только при программировании, необходимый для пережигания перемычек 10.

В каждый момент времени может пережигаться только одна перемычка 10, так как 55 пережигание производится большим током.

Если пережигать сразу несколько перемычек, то может перегореть шина питания микросхемы. Пережигание перемычек 10 каждой ячейки 9 производится последовательно, Для определенности рассмотрим работу устройства при пережигании перемычки 10, соответствующей разряду Аь В этом случае на адресный вход AI подается логический сигнал, соответствующий значению I-го разряда, записываемого в ячейку 9 адреса, На все остальные входы, кроме i-ro, подаются сигналы, инверсные сигналу на входе Аь При этом на входах мажоритарного элемента 3 оказывается большинство сигналов, инверсных сигналу Аь поэтому íà его инверсном выходе будет сигнал Ai, а на прямом — Аь В результате на вторые входы элементов И-НЕ 1 и 2, относящихся к i-му разряду, поступает такая же информация, которая была на их первых входах, т.е. в этом разряде адресный формирователь на своих выходах пропускает информацию, поступившую на соответствующий адресный вход. На вторые входы элементов И-НЕ 1 и

2 разрядов, кроме i-ro, с выходов мажоритарного элемента 3 поступают сигналы, инверсные сигналам на их первых входах, поэтому на выходах всех этих элементов

И-НЕ 1 и 2 устанавливается высокий уровень лог, "1".

Так как на аноды диодов 12 подан также высокий уровень, то перемычки 10, соответствующие разрядам, кроме I-ro, на данном этапе программирования не пережжены. В

i-м разряде на одном из выходов формирователя установлен "0", на другом "1" в соответствии с сигналом на входе А. Перемычка

10, на которую подан "0" с выхода i-ro разряда формирователя, перегорает, а перемычка 10, на которую подана "1", остается целой, что и определяет значение l-го разряда адреса, записываемого в ячейку 9 резервного дешифратора.

Адрес н ы и формирователь не требует для своего функционирования повышенного напряжения питания, поэтому потребляемая им мощность невелика, Также повышается надежность формирователя, так как уменьшается вероятность пробоя входных транзисторов.

В рабочем режиме на вход разрешения записи адресного формирователя подается сигнал "0", по которому оба выхода мажоритарного элемента переходят в состояние "1" или в состояние с высоким выходным сопротивлением независимо от сигналов на его информационных входах. В результате на выходы адресного формирователя по всем разрядам проходит информация с его входов.

Формула изобретения

Адресный формирователь, содержащий элементы И-НЕ первой группы, первые вы1596389

Фиг.2 ходы которых являются адресными входами формирователя, элементы И-Н Е второй группы, выходы которых являются выходами формирователя, эИементы НЕ. входы которых подключены к первым входам соответствующих элементов И-НЕ первой группы. выходы элементов НЕ подключены к первым входам соответствующих элементов И-НЕ второй группы, о т л и ч а ю щ и йс я тем, что, с целью уменьшения энергопотребления и повышения надежности формирователя, он содержит мажоритарный элемент, входы которого подключены к первым входам элементов И-HE первой группы, управляющий вход мажоритарного

5 элемента является входом разрешения программирования формирователя, прямой и инверсный выходы мажоритарного элемента подключены соответственно к вторым входам элементов И-НЕ второй группы

10 и к вторым входам элементов И-HE первой группы.

1596389

Составитель С.Шустенко

Редактор Н,Киштулинец Техред М.Моргентал Корректор М,Самборская

Заказ 2913 Тираж 486 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Э

Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101

Адресный формирователь Адресный формирователь Адресный формирователь Адресный формирователь 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в автоматизированньЕх цифровых измерительных системах, регистрирующих информацию, относящуюся к одному; или к нескольким одновременным процессам

Изобретение относится к вычислительной технике и может быть использовано в ЭВМ, интерпретирующих программу , записанную на языке высокого уровня, для организации нсстранично/7

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств в качестве дешифратора адресов строк и столбцов

Изобретение относится к вычислительной технике и автоматике, а именно к быстродействующим логическим схемам, и может быть использовано в полупроводниковых запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в блоках буферной памяти для устройств приемопередачи данных по уплотненным линиям связи в устройствах автоматического установления соединения в системах автоматической коммутации, а также в качестве многоканального счетчика

Изобретение относится к вычислительной технике и может быть применено в различных типах запоминающих устройств (ОЗУ, ПЗУ, ППЗУ, РПЗУ) для построения устройств дешифрации

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на магнитных элементах

Изобретение относится к вычислительной технике и может быть использовано при построении систем памяти для ЭВМ

Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств с разным быстродействием

Изобретение относится к вычислительной технике и может быть использовано в блоках буферной памяти

Изобретение относится к полупроводниковым запоминающим устройствам для автоматического предзаряда строчной цепи

Изобретение относится к области программирования энергонезависимых накопителей

Изобретение относится к железнодорожной автоматике и используется в управлении транспортными средствами

Изобретение относится к созданию памяти в компьютере

Изобретение относится к полупроводниковым запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих тактируемых запоминающих устройств большой емкости
Наверх