Буферный каскад для усилителя считывания на полевых транзисторах с барьерным переходом

 

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих и логических устройств. Целью изобретения является повышение быстродействия и увеличение диапазона ограничения высокого уровня выходного напряжения буферного каскада. Устройство содержит буферный каскад 1, повторитель 2, элемент 3 ограничения высокого уровня выходного напряжения, выполненный на полевом транзисторе с барьерным переходом, затвор которого подключен к выходу 4 повторителя, сток - ко входу 5 повторителя, исток 4 - к общей шине 6, источники питания 7, 8, генератор тока 9, диод 10, на котором формируется опорное напряжение, диод 11 смещения. Для увеличения диапазона ограничения высокого уровня исток транзистора элемента 3 необходимо подключить к источнику опорного напряжения Vоп , например, выполненному на диоде 10. Тогда высокий уровень напряжения на выходе буферного каскада будет лежать в диапазоне от Vоп до Vоп+ Vд 3 ил.

Устройство относится к вычислительной технике и может быть использовано при построении запоминающих и логических устройств. Целью изобретения является повышение быстродействия и увеличение диапазона ограничения высокого уровня выходного напряжения буферного каскада. На фиг.1 представлена принципиальная электрическая схема буферного каскада; на фиг.2 - зависимость тока Iогр, втекающего в затвор транзистора с барьерным переходом, и напряжения Uвых на выходе буферного каскада от ширины транзистора с барьерным переходом при заданном токе генератора тока 6 мА, напряжения первого и второго источников питания при этом равно 4 и 2,4 В соответственно; на фиг.3 - вариант принципиальной электрической схемы буферного каскада с источником опорного напряжения. Устройство содержит буферный каскад 1, повторитель 2, элемент 3 ограничения высокого уровня выходного напряжения, выполненный на полевом транзисторе с барьерным переходом, затвор которого подключен к выходу 4 повторителя, сток - ко входу 5 повторителя, исток - к общей шине 6, первый источник питания 7, второй источник питания 8, генератор тока 9, диод 10, на котором формируется опорное напряжение, диод 11 смещения. Буферный каскад работает следующим образом. Пусть в исходный момент на входе 5 буферного каскада 1 поддерживается низкий потенциал (ОВ). Повторитель 2 на выходе 4 буферного каскада 1 также поддерживает низкий потенциал, равный 0,8 В, за счет диода 11 смещения. Транзистор с барьерным переходом элемента 3 закрыт и не оказывает влияния на величину потенциала, поддерживаемого на входе повторителя 2. При повышении потенциала на входе 5 буферного каскада 1 потенциал на выходе 4 и на затворе транзистора элемента 3 также начинает расти. Это, в свою очередь, приводит к увеличению тока, протекающего через транзистор элемента 3, и уменьшению напряжения на стоке этого транзистора и на входе 5 буферного каскада 1. Таким образом, на входе 5 буферного каскада 1 устанавливается ограниченный сверху высокий уровень напряжения. Кроме того, ограниченный по величине высокий уровень напряжения через повторитель 2 устанавливается также на выходе 4 буферного каскада 1. Ширина транзистора элемента 3 должна быть выбрана такой, чтобы происходило эффективное ограничение затворных токов транзисторов элементов нагрузки. При этом для выбранных значений ширин транзисторов повторителя 2 высокий уровень напряжения на выходе буферного каскада 1, как видно из фиг.2, лежит в диапазоне ОВ - Uд при практическом отсутствии затворных токов транзистора элемента 3, а значит, и затворных токов во входных транзисторах элементов нагрузки. Для расширения диапазона ограничения высокого уровня исток транзистора элемента 3 необходимо подключить к источнику опорного напряжения Uоп, например, выполненному на диоде 10. Тогда высокий уровень напряжения на выходе буферного каскада будет лежать в диапазоне от Uоп до Uоп+Uд.

Формула изобретения

1. БУФЕРНЫЙ КАСКАД ДЛЯ УСИЛИТЕЛЯ СЧИТЫВАНИЯ НА ПОЛЕВЫХ ТРАНЗИСТОРАХ С БАРЬЕРНЫМ ПЕРЕХОДОМ, содержащий повторитель и элемент ограничения высокого уровня выходного напряжения, отличающийся тем, что, с целью повышения быстродействия буферного каскада, элемент ограничения высокого уровня выходного напряжения выполнен на полевом транзисторе с барьерным переходом, причем затвор транзистора подключен к выходу повторителя, а сток - ко входу повторителя, а исток - к общей шине. 2. Буферный каскад по п.1, отличающийся тем, что, с целью увеличения диапазона ограничения высокого уровня выходного напряжения, исток транзистора с барьерным переходом подключен к источнику опорного напряжения.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3



 

Похожие патенты:

Изобретение относится к вычислительной технике и электронике и наиболее эффективно может быть использовано в интегральных микросхемах памяти

Изобретение относится к вычислительной технике и может быть использовано для снижения энергопотребления устройств с логическими микросхемами и микросхемами памяти

Изобретение относится к аналого-цифровым и цифроаналоговым устройствам и может быть использовано в вычислительной и измерительной технике

Изобретение относится к микроэлектронике и может быть использовано при создании интегральных схем

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах

Изобретение относится к автоматике и вычислительной технике и может быть использовано в любых устройствах, где требуется автоматическая установка элементов с памятью в исходное состояние в момент включения

Изобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, встроенных в микропроцессоры

Изобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, встроенных в микропроцессоры

Изобретение относится к вычислительной технике, в частности к устройствам записи информации в полупроводниковые запоминающие устройства

Изобретение относится к вычислительной технике и автоматике

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх