Формирователь адреса запоминающего устройства

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 G 11 С 8/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 44504 76/24 (22) 11.04.88 (46) 15.03.91, Бюл. 11- 10 (72) Б.Я.Мархасев (53) 681.327.6 (088,8) (56) Авторское свидетельство СССР

У 1339896, кл, Н 03 М 9/00, 1987.

Авторское свидетельство СССР

1383350 кл. G 06 F 9/00 1988 (54) ФОРМИРОВАТЕЛЬ АДРЕСА ЗАПОМИНА10ЩЕГО УСТРОЙСТВА (57) Изобретение относится к измерительной и вычислительной технике и может использоваться в устройствах контроля данных и логических анализаторах. Целью изобретения является расширение функциональных возможносИзобретение .относится к измерительной и вычислительной технике и может использоваться в устройствах контроля данных и логических анализаторах.

Целью изобретения является расширение функциональных воэможностей формирователя за счет программируемого изменения порядка формирования адресов.

На чертеже представлена схема формирователя адреса для и. (п=3) вариантов формирования последовательностей адресов.

Формирователь адреса содержит с первого по третий счетчики 1.1, 1.2 и I 3 и с первого по третий переклютей формирователя эа счет программируемого изменения порядка формирования адресов. Формирователь адреса запоминающего устройства содержит и счетчиков и и переключателей, каждый из которых представляет собой мультиплексор íà и сигнальных входов. Цель изобретения достигается тем, что для 1 ic n, 1 + j п выход i-го переключателя соединен со счетным входом соответствующего i-го счетчика, j-вход i-ro переключателя, кроме подключен к выходу переполнения j-го счетчика, i-й вход каждого i-го переключателя соединен с входом счетных импульсов формирователя. 1 табл., 1 ил. чатели 2.1, 2.2 и 2.3 с тремя сигнальными входами, каждый из которых представляет собой мультиплексор соответственно 3. 1, 3, 2, 3. 3 на 6 входов (6=3! ) . У мультиплексоров 3, входящих в состав переключателей 2, входы соединены с входами переключателей 2 так, что для каждого положения мультиплексоров 3 образуется один неповторяющийся набор перестановки из индексных номеров счетчика

1 (дня шести положений мультиплексоров 3 получаются наборы 123, 132, 231, 213, 312, 321, причем вход 4 счетных импульсов подключается к первому по порядку счетчику набора) .

Формирователь имеет выходы 5, входы

1635208

Рl Р2 РЗ Рl Р2 РЗ Р! Р2

Вl В l В l В2 В2 В2 ВЗ ВЗ

U1 U1 U1 Ul U1 U1 U1 Ul

Рз 9 р!

ВЗ Вl

U2 U2 проверить информацию установок можно в порядке

Рl Р! Рl Рl Р! Рl Р1 Рl

Вl В2 ВЗ В! В2 ВЗ Вl В2

U1 О1 U1 U2 U2 U2 U3 U3

Pl

ВЗ

40

6 управления и вход 7 сброса.

Формирователь работает следующим образом.

Сигналом по входу 7 сброса счетчика устанавливаются в исходное положение. На выходе 5, появляется исходный адрес, обычно нулевой. За- 10 тем по входу 4 начинают поступать счетные импульсы, которые изменяют состояние счетчиков 1 и адрес на выходе 5. Порядок изменения адреса для заданной схемы определяется состоя- 15 кием переключателей 2, которое зависит от кода, поступающего по входу

6 управления, В таблице даны наборы адресов для всех состояний формирователя для слу- 20 чая, когда каждый иэ счетчиков 1.1, 1.2 и 1,3 содержит один триггер, При контроле, если интересует первый параметр всех блоков, всех

Затем аналогично могут проверяться параметры Р2 и РЗ. Для других задач может выбираться другой порядок перебора адресов, удобный для них.

Формула изобретения ь

Формирователь адреса запоминающего устройства, содержащий и счетчиков, входы сброса которых являются входом сброса формирователя, а выходы — выходами формирователя, отличающийся тем, что, с целью расширения функциональных возможностей за счет программируСчетчики 1.1, 1,2 и 1.3 выдают один или группу разрядов адреса, в пределах группы идет последовательный перебор адресов.

Иассив адресов можно рассматривать как fIpocTpRHcTBO> имеющее tl координат (по числу счетчиков). При п приеме в запоминающее устройство и контроле массива информации, имеющего и характеристик, с числом ш„ элементов по каждой характеристике коэффициент пересчета каждого счетчика должен быть равным m При работе с изменяемым форматом информации могут применяться счетчики с переменным коэффициентом пересчета, Например, для приведенной схемы формирователя при наличии трех установок U с тремя блоками В, имеющими три параметра Р, можно принимать информацию в порядке:.мого изменения порядка формирования адресов, в формирователь введены и переключателей с и сигнальными входами каждый, причем для 1 i (и, 1 и j n выход каждого i-го переключателя соединен со счетным входом соответствующего i-го счетчика, j-й вход i-го переключателя, кроме

i, подключен к выходу переполнения 1-го счетчика, 1-й вход каждого i-ro переключателя соединен с входом счетных импульсов формирователя, входы управления переключателей объединены н являются входами управления формирователя.

1б35208

001 О!О 011 100 101

000

Код управления

Коды адресов

Составитель О.Исаев

Редактор А.Лепнина Техред И.Дидык Корректор М .Демчик

Заказ 758

Тираж 342

Подпис ное

ВНИИПИ Государственного комитета по изобретениям н открытиям при ГКНТ СССР

113035, Москва, Ж 35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101

001

011

t01

111

001

101

011

111

001

011

101

11 1

000 000

010 001

t00 100

110 101

001 010

0f1 011

101 110

111 111

001

011

101

1f1

Формирователь адреса запоминающего устройства Формирователь адреса запоминающего устройства Формирователь адреса запоминающего устройства 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к быстродействующим логическим схемам, может быть использовано в полупроводниковых запоминакнтих устройствах, в устройствах вычислительной техники и автоматики

Изобретение относится к быстродействующим логическим схемам и полупроводниковой технике и может быть использовано в устройствах вычислительной техники и автоматики

Изобретение относится к вычислительной технике и микроэлектронике и может быть использовано при проектировании постоянных запоминающих устройств

Изобретение относится к вычислительной технике, а именно к блока адресации накопителей информации, и может быть применено в запоминающих устройствах с резервированием

Изобретение относится к вычислительной технике, а именно к блока адресации накопителей информации, и может быть применено в запоминающих устройствах с резервированием

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств в качестве дешифратора адресов строк и столбцов

Изобретение относится к вычислительной технике и автоматике, а именно к быстродействующим логическим схемам, и может быть использовано в полупроводниковых запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в блоках буферной памяти для устройств приемопередачи данных по уплотненным линиям связи в устройствах автоматического установления соединения в системах автоматической коммутации, а также в качестве многоканального счетчика

Изобретение относится к полупроводниковым запоминающим устройствам для автоматического предзаряда строчной цепи

Изобретение относится к области программирования энергонезависимых накопителей

Изобретение относится к железнодорожной автоматике и используется в управлении транспортными средствами

Изобретение относится к созданию памяти в компьютере

Изобретение относится к полупроводниковым запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих тактируемых запоминающих устройств большой емкости

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к способу, направленному на ослабление мешающих напряжений, возникающих в устройстве хранения данных, имеющем пассивную матричную адресацию

Изобретение относится к системам и способам снижения энергопотребления в памяти, а более конкретно к ограничению энергопотребления числовых шин в банке памяти
Наверх