Комбинационный сумматор

 

Изобретение относится к области вычислительной техники и может быть использовано в ЭВМ. Целью изобретения является упрощение комбинационного сумматора. Сумматор содержит МОП-транзисторы P-типа 1 - 5 и N-типа 6 - 10, резисторы 11 - 15, подключен к шине питания 16 и общей шине 17, имеет входы слагаемых 18 - 20, выходы переноса 21 и суммы 22. Поставленная цель достигается введением в сумматор пяти резисторов, выполняющих функции делителя напряжения. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) (s>>s G 06 F 7/50

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

k о ь

4 фь

О

00 (21) 4495681/24 (22) 11.08.88 (46) 30.08,91. Бюл. М 32 (71) Физико-механический институт им.

Г,В.Карпенко и Специальное конструкторско-технологическое бюро Физико-механического института им. Г,В.Карпенко (72) P.Á.Äóíåö и А.Б.Кметь (53) 681.325 (088.8) (56) Патент США N. 3609329, кл. G 06 Р 7/50, 1971, C0S/M0S Digital Integrated Circuits.

RCA Solid State Databooks, Somervilie, N.Y., USA, 1974, р. 49 — 53, Изобретение относится к вычислительной технике и может быть использовано в

3ВМ.

Цель изобретения — упрощение комбинационногоо сумматора.

На чертеже представлена схема комбинационного сумматора.

Сумматор содержит МОП транзисторы р-типа 1 — 5 и и-типа 6 — 10, образующие пять элементов НЕ, резисторы 11 — 15, подключен к шине питания 16 и общей шине 17, имеет входы слагаемых 18 — 20, выходы переноса

21 и суммы 22.

Сумматор работает следующим образом.

Входные слагаемые А, В, С поступают с входов 18 — 20 сумматора на входы соответствующих элементов НЕ, образованных транзисторами 1 — 3 и 6 — 8. Номиналы резисторов 11-15 соотносятся как R:R:R:R:2R и значительно превышают сопротивления каналов открытых транзисторов и-типа и р-тйпа. Поэтому на стоках транзисторов, яв(54) КОМБИНАЦИОННЫЙ СУММАТОР (57) Изобретение относится к области вычислительной техники и может быть использовано в ЭВМ. Целью изобретения является упрощение комбинационного сумматора. Сумматор содержит МОП-транзисторы р-типа 1-5 и и-типа 6 — 10, резисторы

11 — 15; подключен к шине питания 16 и общей шине 17, имеет входы слагаемых 18 — 20, выходы переноса 21 и суммы 22. Поставленная цель достигается введением в сумматор пяти резисторов, выполняющих функций делителя напряжения. 1 ил. ляющихся выходами элементов НЕ, устанавливаются потенциалы, близкие к напряжению питания Е, если на входы элементов

НЕ подаются потенциалы меньшие Е/2, или к нулю, если на входах элементов НЕ потенциал ы бол ьшие Е/2.

Если на входы 18-20 подаются нулевые сигналы (А = В = С = О), то с помощью делителя напряжения, реализованного на резисторах 11 — 15, в узле 23 сумматора устанавливается потенциал 0гз 9Е/10, В результате транзистор 4 закрывается, транзистор 9 открывается, и на выходе 21 устанавливается нулевой потенциал, а в узле

24 — потенциал Uzq =ЗЕ/5, При этом транзистор 5 закрывается, транзистор 10 открывается и на выходе 22 устанавливается нулевой потенциал, Если нулевой сигнал подается на два входа сумматора (например. А = В = О, С = 1), то Uzs ЗЕ/5. При этом открывается транзистор 9, закрывается транзистор 4 и на выходе 21 устанавливается нулевой по1674108

Формула изобретения

Составитель В. Черников

Редактор М. Недолуженко Техред ММоргентал Корректор В. Гирняк

Заказ 2922 Тираж 374 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5.

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 тенциал. В результате Uzp== 2Е/5, открывается транзистор 5, закрывается транзистор

10 и на выходе 22 устанавливается потенциал, близкий к Е.

Если нулевой сигнал подается только на один из входов сумматора, то Uzg 2Е/5, При этом открывается транзистор 4, закрывается транзистор 9 и на выходе 21 устанавливается потенциал„близкий к Е. В результате Uz4= 3E/5, открывается транзистор 10, закрывается транзистор 5, и на выходе 22 устанавливается нулевой потенциал.

Если на входы l8-20 подаются единичные сигналы(А- В - С = 1), то Un Е/10.

При этом открывается транзистор 4, закрывается транзистор 9 и на выходе 21 устанав-. ливается потенциал, близкий к Е. В результате t44 2E/5, открывается транзистор 5, закрывается транзистор 10 и на выходе 22 устанавливается потенциал, близкий к Е.

Таким образом, на выходе 21 формируется сигнал переноса Р == AH+ BC+ АС, а на выходе 22 — сигнал суммы S = А®В® С, Комбинационный сумматор, содержащий пять элементов НЕ, каждый из которых

5 состоит из МОП-транзистора р-типа и МОПтранзистора п-типа, затворы и истоки которых являются соответственно входом и выходом элемента HE. а их истоки подключены соответственно к шине питания

10 и общей шине сумматора, причем входы первого, второго и третьего элементов НЕ подключены к соответствующим входам сумматора, выходы суммы и переноса которого подключены к выходам соответственно

15 четвертого и пятого элементов НЕ, о т л и ч аю шийся тем, что, с целью упрощения сумматора. в него введены пять резисторов, причем вход пятого элемента

НЕ подключен через первый, второй и

20 третий резисторы к,выходам соответственно первого, второго и третьего элементов НЕ, вход четвертого элемента НЕ подключен через четвертый и пятый резисторы соответственно к входу и выходу

25 пятого элемента НЕ.

Комбинационный сумматор Комбинационный сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных устройствах обработки цифровой информации

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих матричных процессоров, обладающих высокой контролепригодностью

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах машин с плавающей точкой

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки массивов чисел

Изобретение относится к вычислительной технике и может быть использовано в процессорах ВМ

Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих матричных арифметических устройств

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров

Изобретение относится к вычислительной технике

Изобретение относится к цифровой технике

Изобретение относится к вычислительной технике и может быть использовано для построения арифметико-логических устройств , обрабатывающих числа с плавающей запятой, умножителей и устройств деления с плавающей запятой, контроль которых организуется по четности

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх