Система для контроля электрических параметров логических блоков

 

Изобретение относится к вычислительной технике и может быть использовано для контроля электрических параметров и диагностики непрерывностей цифровых и цифроаналоговых блоков. Цель изобретения - расширение области применения путем обеспечения контроля параметров аналоговых сигналов. Цель достигается за счет введения преобразователя параметров аналогового сигнала во временной интервал и блока коммутации аналоговых сигналов . Изобретение позволяет обеспечить измерение амплитудных (в т.ч. и высоковольтных ) и временных параметров аналоговых сигналов, временных взаимоотношений цифровых и аналоговых сигналов , коммутацию аналоговых выходов объекта контроля между собой или для осуществления дифференциальных измерений , а также для подключения требуемой нагрузки.5 ил. сл

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 06 F 15/46, 11/26

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Э

Ql ) Ю

С) (21) 4612048/24 (22) 12,12,88 (46) 07.04.92. Бюл. N. 13 (71) Рижское производственное объединение "ВЭФ" им. В.И.Ленина (72) И.А,Залы, Я.Я.Смилга, И.Я.Циесалниекс и Д.Э.Крастиньш (53) 681.3 (088.8) (56) Авторское свидетельство СССР

N 1260974, кл. G 06 F 15/46, 1984.

Авторское свидетельство СССР

М 1154680, кл. G 06 F 15/46, 1983. (54) СИСТЕМА ДЛЯ КОНТРОЛЯ ЭЛЕКТРИЧЕСКИХ ПАРАМЕТРОВ ЛОГИЧЕСКИХ

БЛОКОВ (57) Изобретение относится к вычислительной технике и может быть использовано для контроля электрических параметров и диаг-

Изобретение относится к вычислительной технике и может быть использовано для контроля электрических параметров и диагностики неисправностей цифровых и цифро-аналоговых блоков.

Цель изобретения — расширение области применения путем обеспечения контроля параметров аналоговых сигналов.

На фиг.1 представлена блок-схема устройства; на фиг.2 — функциональная схема преобразователя параметров аналогового сигнала во временной интервал; на фиг.3— функциональная схема блока временных измерений; на фиг.4 — функциональная схема дешифратора адресов и синхросигналов; на

„„. Ж„„1725230 А1 ностики непрерывностей цифровых и цифроаналоговых блоков. Цель изобретения— расширение области применения путем обеспечения контроля параметров аналоговых сигналов. Цель достигается за счет введения преобразователя параметров аналогового сигнала во временной интервал и блока коммутации аналоговых сигналов. Изобретение позволяет обеспечить измерение амплитудных (в т.ч. и высоковольтных) и временных параметров аналоговых сигналов, временных взаимоотношений цифровых и аналоговых сигналов, коммутацию аналоговых выходов объекта контроля между собой или для осуществления дифференциальных измерений, а также для подключения требуемой нагрузки. 5 ил. фиг.5 — функциональная схема блока программируемых источников питания.

Система содержит блоки 1 — 1 согласо1 N вания, блок 2 временных измерений, блок 3 программируемых источников питания, блок 4 коммутаторов, преобразователь 5 параметров аналогового сигнала во временной интервал, блок 6 коммутации аналоговых сигналов, магистраль 7 адресных синхросигналов и магистраль 8 данных, управляющий вход-выход 9 системы, информационный вход-выход 10 системы, шину 11 измерений дискретных параметров и шину 12 измерений аналоговых параметров, вход-выход 13 измерений аналоговых параметров системы, вход-выход 13 изме2

1725230 рений параметров системы, функциональный вход-выход 14 системы.

Каждый блок 1 согласования состоит из регистра 15 уставок, цифроаналогового преобразователя 16, группы компараторов 17—

17, группы коммутаторов 18 -18 нагрузки, к группы регистров 19 — 19 задания воздейк ствий, группы дешифраторов 20 — 20, перк вого 21 и второго 22 коммутаторов выходных сигналов и дешифратора 23 адресов и синхросигналов.

Блок 6 коммутации аналоговых сигналов содержит регистр 24 уставок, коммутаторы 25, 26 аналоговых сигналов, шифратор

27 и дешифратор 28 адресов и синхросигналов.

Преобразователь 5 содержит источник

29 опорных напряжений, усилитель 30 с переменным коэффициентом усиления, регистр 31 уставок, дешифратор 32 адресов и синхросигналов, первый элемент

ИЛИ 33 (выполняющий функцию 2 НŠ— ИНЕ), инвертирующий однополупериодный выпрямитель 34, дешифратор 35, О-триггеры 36, 37, коммутатор 38 аналоговых сигналов, второй и третий элементы ИЛИ 39, 40 (выполняющие функцию 2 НŠ— И вЂ” НЕ), элемент И вЂ” HE 41 (выполняющий функцию

2 НЕ-ИЛИ), аналоговый ключ 42, четвертый и пятый элементы ИЛИ 43, 44 (выполняющие функцию 2 НŠ— ИЛИ вЂ” Н Е), суммирующий интегратор 45, формирователь 46 импульса, интегрирующий узел 47, шестой коммутатор 48, пороговый элемент

49 (триггер Шмитта), аналоговый компаратор 50, первый логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 51.

Блок 2 временных измерений содержит дешифратор 52 адресов и синхросигналов, регистр 53 уставок, счетчик 54, тактовый генератор 55, формирователь 56 серий импульсов, триггер 57, седьмой коммутатор 58, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 59. Дешифратор 23 адресов и синхросигналов содержит дешифратор 60 и первый 61, второй

61, третий 61 логические элементы ИЛИ, выполняющие функцию 2 НŠ— И вЂ” НЕ.

Блок 3 программируемых источников питания содержит логический элемент ИЛИ

62, регистр 63 уставок, RS-триггер 64, одновибратор 65, группу источников питания

66 -66, аналоговый коммутатор 67, комму1 татор 68, дешифратор 69 адресов и синхросигналов.

Блоки 1 — 1 предназначены для форми1 И рования входных цифровых воздействий заданного уровня и подачи их через блок 4 на входы объекта контроля (ОК), а также для сравнения выходных цифровых сигналов

ОК, поступающих через блок 4, с заданными

55 пределами по амплитуде и передачи сигналов результата сравнения посредством коммутатора 21 через магистраль 8 данных на внешнюю УВМ, а посредством коммутатора

22 — на блок 2 для дальнейшего анализа их временных параметров или взаимных временных соотношений.

Блок 2 предназначен для генерации временных интервалов и для определения временных параметров и взаимных временных соотношений сигналов, поступающих по шине 11 от блоков 1 — 1 или от преобра1 И зователя 5 и передачи результата измерения на внешнюю УВМ через магистрали 7 и

8.

Блок 3 предназначен для выработки уровней напряжений питания группы дешифраторов 20" — 20к и ОК постоянными и переменными напряжениями, кроме того, вырабатывается сигнал аварий источников питания и передает их на внешнюю

УВМ.

Блок 4 предназначен для соединения входов-выходов блоков 1 -1, блока 6 сиг1 N налов и блока 3 с требуемыми контрольными точками ОК через его выходной разъем или через внутрисхемные точки посредством игольчатого поля, входящего в состав блока 4. Последний содержит также, при необходимости, специфичные пассивные нагрузочные элементы для обеспечения требуемых нагрузочных режимов аналоговых входов-выходов конкретного ОК.

Преобразователь 5 осуществляет прием сигналов, поступающих по шине 12 от блока 3 или от блока 6, преобразование этих сигналов в одиночные импульсы с длительностью, пропорциональной среднему значению постоянного или переменного напряжения поступающих сигналов или в периодическую импульсную последовательность с частотой, равной частоте входного сигнала, и выдачу сформированных дискретных импульсов по шине 11 в блок 2 для дальнейшей их обработки;

Блок 6 коммутирует выходные аналоговые сигналы ОК на шину 12 для осуществления амплитудных и временных измерений как в несимметричном, так и в дифференциальном режимах, коммутирует сигналы аналоговых воздействий, поступающие по шине 12 от блока 3 или от внешних стимулирующих приборов (через аналоговый входвыход системы 13 на аналоговые входы ОК, осуществляет взаимную коммутацию аналоговых входов-выходов ОК для обеспечения заданных связей или нагрузочных режимов, а также осуществляет коммутацию сигналов аналоговых воздействий системы в шине 12 на вход преобразователя 5 для проведения

1725230 самодиагностики и калибровки блоков системы. Магистраль 7 адресных синхросигналов предназначена для передачи управляющих синхросигналов между блоками 1, 2, 3, 5 и 6 системы и внешней УВМ через управляющий вход-выход 9 системы, Магистраль 8 данных предназначена для передачи информации между блоками 1, 2, 3, 5 и 6 системы и внешней УВМ через информационный вход-выход 10 системы, Шина 11 содержит несколько линий связи, которые предназначены как для передачи выходных цифровых сигналов ОК, поступающих с выхода коммутатора 22 блоков 1 — 1 или выходных сигналов ОК, прем образованных в импульсы, поступающих с выхода преобразователя 5, на вход блока 2 или на вход-выход системы 13 в интерак1 тивном режиме контроля, так и для переда-, чи сигналов, задающих режим работы преобразователя 5. Шина 12 содержит несколько линий связи, которые предназначены для подачи выходных аналоговых сигналов ОК с входов-выходов блока 6 или контрольных уровней напряжений питания с выходов блока 3 на входы преобразователя 5, а также для соединения аналогового входа-выхода системы 13 с блоками 3, 5 и

6 системы.

Регистр 15 служит для хранения кодов управления цифроаналоговым преобразователем (ЦАП) 16, группой коммутаторов 18 нагрузки и коммутатором 22. ЦАП 16 в зависимости от цифрового кода на его входах, вырабатывает на выходе соответствующий аналоговый сигнал, поступающий на группу компараторов 17, которая служит для сравнения уровня сигналов на группе входов-выходов блока 1 согласования с эталонным уровнем, вырабатываемым ЦАП 16. Выходной сигнал каждого компаратора 17 имеет два значения: "Больше" и "Меньше".

Коммутаторы 18 — 18 нагрузки служат к для подключения при необходимости к входам-выходам блоков 1 -1 определен1 М ной нагрузки. Каждый регистр 19 задания воздействий хранит код управления дешифратором 20. Запись в регистр 19 осуществляется от магистрали 8 данных системы по управляющему синхросигналу от дешифратора 23 адресов и синхросигналов.

Дешифраторы,20 — 20 служатдля выра1 ботки под управлением регистров 19 задания воздействий сигналов воздействия низкого или высокого уровня, напряжение которых задается программно посредством блока 3, Коммутатор 21 служит для выдачи на магистраль 8 выходных сигналов компараторов 17 — 17, соответствующих выходк ным цифровым реакциям ОК. Управление коммутатором 21 осуществляется синхро5 сигналом от дешифратора 23 адресов и синхросигналов. Коммутатор 22 выходных сигналов служит для выдачи на шину 11 определенной выходной цифровой реакции

ОК для ее последующего временного анали10 за.

Если адресный код на входе дешифратора 60 не вызывает появление уровня логического "0" ни на одном из выходов

1 дешифратора 60, логические элементы 61, 15 61, 61 запрещают прохождение сигналов синхронизации записи (синхр. зап.), синхронизации чтения (синхр. чтен.) к узлам 19, 15 и 21, Если на магистрали 7 появляется адрес, соответствующий регистру 19 конкрет20 ного блока 1, то на первом выходе дешифратора 60 появляется уровень логического "0", разрешающий прохождение сигнала синхр. зап. на вход регистра 19 и происходит запись в регистр 19 кода с маги25 страли 8 данных. Аналогично запись кода происходит и в регистр 15. В случае, если на магистрали 7 появляется адрес, соответствующий коммутатору 21 данного блока 1, на третьем выходе дешифратора 60 появляется

30 уровень логического "0", разрешающий прохождение сигнала синхр. чтен. с ма гистрали 7 на вход коммутатора 21.

Таким образом, по сигналу синхр. чтен. коммутатор 21 подключает выходы компа35 раторов 17 — 17 к магистрали 8. Регистр 24 к уставок служит для хранения кода управления коммутаторами 25, 26, которые предназначены для коммутации аналоговых входов-выходов ОК, Шифратор 27 кодирует

40 пози ционн ый код с регистра 24 и по запросу внешней УВМ выдает этот код на магистраль 8. Дешифратор 28 выполнен аналогично дешифратору 23 и служит для управления регистром 24 уставок, а также шифратором

45 27. С помощью шифратора 27 также проводится оперативный самоконтроль состояния блока 6 коммутации аналоговых сигналов на выполнение заданных условий переключения.

50 Подключенные к аналоговой шине выходные аналоговые сигналы OK поступают на вход усилителя 30, который имеет симметричный вход и осуществляет нормализацию входного уровня напряжения для

55 обеспечения возможности коммутации на коммутаторе 38, который в зависимости от кода управления, поступающего от регистра

31, коммутирует на интегратор 45 полный входной сигнал или только переменную его составляющую, Коэффициент усиления уси1725230 лителя 30 определяется кодом регистра 31.

Код программно выбирается таким, чтобы обеспечить на выходе усилителя 30 оптимальный уровень сигнала для дальнейшей обработки.

Интервал времени прямого интегрирования определяется длительностью отрицательного импульса на элементе ИЛИ 33. В момент окончания такта прямого интегрирования происходит запоминание выходного логического сигнала компаратора 50, который зависит от полярности напряжения на интеграторе 45 в конце такта прямого интегрирования в триггере 36. В момент окончания такта прямого интегрирования появляется уровень логического "0" на элементе И вЂ” НЕ 41, который через коммутатор

48 поступает на шину 11 и далее на блок 2 и одновременно вызывает появление уровня логического "0" на одном из элементов ИЛИ

39, 40 и соответственно на одном из элементов ИЛИ 43, 44, управляющих коммутатором

38, подключающим один из выходов источника 29 к входу интегратора 45. Начинается такт обратного интегрирования. Напряжение на интеграторе 45 начинает линейно со скоростью, определяемой величиной опорного напряжения источника 29 и постоянной времени интегратора, стремиться к О. В момент достижения напряжением уровня 0

В (смена полярности) компаратор 50 переходит из состояния логического "О" в состояние логической "1" или наоборот. Переход компаратора 50 из одного состояния в другое приводит к появлению короткого положительного импульса на выходе формирователя 46, длительность импульса определяется постоянной времени узла 47, состоящего из регистра и конденсатора. По результатуданного измерения, учитывая коды, заданные в регистре 31 уставок, можно вычислить величину измеряемого напряжения.

В режиме измерения временных параметров входного сигнала код, заданный в регистре 31 для дешифратора 35, может быть произвольным, но на элементе ИЛИ 33 и коммутаторе 48 должен быть задан уровень логической "I", При этом узлы 38, 34, 42, 45, 50 в работе преобразователя 5 не участвуют. Сигнал с усилителя 30 поступает на элемент 49, а с его выхода периодическая импульсная последовательность с частотой входного сигнала поступает на коммутатор

48 и через шину 11 — на вход блока 2. В исходном состоянии блока 2 триггер 57 сброшен, а счетчик 54 заблокирован путем записи логического "0" в регистре 53.

Для измерения интервала времени в счетчик 54 от магистрали 8 данных записы5

55 вается двоичный код, соответствующий максимальному ожидаемому интервалу времени, т.е. происходит определение диапазона измерений. Далее в регистр 53 записывается код, определяющий вход коммутатора 58, на котором будет измерен интервал, а на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 59 задается уровень"0" или "1" длявыбора полярности измеряемого сигнала. При этом, если на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 59 задан "0", измеряется длительность импульса, а если

"1" — измеряется длительность паузы сигнала на выбранном измерительном входе. После этого разблокируются счетчик 54 и триггер 57 посредством занесения "1" в соответствующие разряды регистра 53. Каждый тактовый импульс генератора 55 уменьшает содержимое счетчика 54 на единицу. По окончании измеряемого сигнала счет прекращается. Разница между начальным кодом и кодом после конца счета определяет длительность измеряемого импульса-паузы.

Если измеряемый сигнал имеет большую длительность и не может быть измерен одним циклом отсчета, при достижении "0" счетчик 54 по выходу заема устанавливает триггер 57, сигнализируя тем самым о конце цикла, и продолжает счет с максимального кода.

Выходной сигнал триггера 57 по магистрали 7 передается во внешнюю УВМ, которая программно увеличивает количество циклов и через регистр 53 сбрасывает триггер

57 для ожидания конца очередного цикла или конца входного импульса-паузы.

Установка параметров источников 66—

66 питания (где L — общее количество проL граммируемых источников питания) осуществляется от регистра 63. Выходные напряжения источников питания 66 — 66 че1 рез блок 3 поступают на блок 4, а также на коммутатор 67.

Источники 66 — 66 питания имеют внут.1 ренние схемы защиты от коротких замыканий, которые отключают источники питания и выдают сигнал на втором выходе источника 66 питания. Эти сигналы через элемент

ИЛИ С2 устанавливают в единицу триггер 64 сигнализации аварии, с выхода которого сигнал поступает на магистраль 7. Через коммутатор 68 данные сигналы передаются в магистраль 8.

Для сброса схем защиты и включения источников питания 66 — 66 служит одно1 L вибратор 65, который своим выходным импульсом сбрасывает. схемы защиты. Если при этом причина короткого замыкания не устранена, соответствующая схема защиты срабатывает снова.

1725230

45

55

Информация в регистр 63 заносится от магистрали 8. Стробирование регистра 63, а также одновибратора 65 и коммутатора 68 осуществляется от дешифратора 69.

Формула изобретения

Система для контроля электрических параметров логических блоков, содержащая блок коммутаторов, первая группа входов-выходов которого соединена двусторонними связями с первыми группами входов-выходов блоков согласования группы, а вторая группа входов-выходов блока коммутаторов является функциональным входом-выходом системы, блок программируемых источников питания, силовые выходы которого соединены с силовыми входами блока коммутаторов, вторые группы входов-выходов блоков согласования группы, информационные входы-выходы блока временных измерений и блока программируемых источников питания через магистраль данных соединены с информационным входом-выходом системы, группа выходов блока коммутаторов соединена с управляющими входами блоков согласования группы, отличающаяся тем, что, с целью расширения области применения за счет обеспечения контроля параметров аналоговых сигналов в нее введены преобразователь параметров аналогового сигнала во временной интервал и блок коммутации аналоговых сигналов, первая группа входов-выходов которого соединена с третьей группой входов-выходов блока коммутаторов, вторая группа входов-выходов блока коммутации аналоговых сигналов и контрольный выход блока программируемых источников питания через шину изме5 рений аналоговых параметров связаны с входом-выходом измерения аналоговых параметров системы и входом измерения и реобразователя параметров аналоговых сигналов во временной интервал, управля10 ющий вход и информационный выход которого через шину измерений дискретных параметров соединены соответственно с информационным выходом и первым измерительным входом блока временных изме15 рений, управляющий вход-выход системы через магистраль адресов и синхросигналов соединен с входами-выходами адресов и синхросигналов блока временных измерений и блока программируемых источников

20 питания и с входами адресов и синхросигналов блока коммутации аналоговых сигналов, преобразователя параметров аналоговых сигналов во временной интервал и блоков согласования группы, измерительные выхо25 ды которых через шину измерений дискретных параметров соединены с входом-выходом измерений дискретных параметров системы и с вторым измерительным входом блока временных измерений, 30 вход-выход блока коммутации аналоговых сигналов и информационный вход-выход преобразователя параметров аналогового сигнала во временной интервал через магистраль данных соединены с информацион35 ным входом-выходом системы.

1725230

7

1725230 от 7 фиг. 4 фиг 5

Составитель И.Залы

Техред М.Моргентал

Корректор Э.Лончакова

Редактор А.Мотыль

Заказ 1177 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков Система для контроля электрических параметров логических блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в медицинских экспертных системах и системах искусственного интеллекта

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки радиолокационных , сейсмических, гидроакустических

Изобретение относится к вычислительной технике, в частности к цифровой обработке сигналов

Изобретение относится к вычислительной технике и может быть использовано для решения задачи выделения максимально полного подграфа графа

Изобретение относится к вычислительной технике и технике связи и может быть использовано для моделирования системы связи

Процессор // 1725224

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных специализированных вычислительных машинах и устройствах обработки сигналов для решения систем линейных алгебраических уравнений и вычисления первого собственного значения и вектора матрицы

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных специализированных вычислительных машинах и устройствах обработки сигналов для вычисления всех собственных значений (n x п)-матрицы

Изобретение относится к вычислительной технике и может быть использовано для диагностирования блоков микропроцессорных систем

Изобретение относится к цифровой вычислительной технике и может быть использовано при разработке систем контроля и диагностики вычислительных устройств

Изобретение относится к автоматике и вычислительной технике и может найти применение при контроле и диагностировании управляющих устройств промышленных роботов , станков с ЧПУ и других, функционирование которых имеет циклический характер

Изобретение относится к вычислительной технике, в частности к средствам автоматического контроля цифровых устройств

Изобретение относится к ав;томатике и вычислительной технике и может быть использовано в системах тестового диагностирования или в устройствах встроенного самотестирования в качестве программируемого формирователя тестовых воздействий канальной электроники

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах контроля работоспособности и поиска дефектов дискретных блоков

Изобретение относится к вычислительной технике и может быть использовано для контроля ОЗУ

Изобретение относится к вычислительной технике и может быть использовано для обеспечения полной автоматизации процесса проектирования вычислительных систем (ВС), получения более адекватных оценок производительности ВС разной архитектуры , а также в качестве функционального узла системы автоматизированного проектирования ВС

Изобретение относится к цифровой технике и может использоваться для контроля цифровых блоков, содержащих структуру с произвольной логикой, микропроцессорные БИС и цепи обратных связей

Изобретение относится к импульсной технике, в частности к логическим устройствам , снабженным схемами встроенного контроля , и может применяться в устройствах управления движением поездов

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств
Наверх