Многостабильный триггер

 

Изобретение относится к вычислительной технике и может быть использовано при создании вычислительных устройств, а также всех тех устройств, в которых требуется запоминание информации в больших алфавитах с возможностью оперативной ее замены другой информацией, например в телефонных аппаратах. Целью изобретения является повышение быстродействия триггера. Поставленная цель достигается тем, что триггер содержит группы элементов И и элементы задержки с соответствующими связями. Параллельная обработка информации элементами И позволяет уменьшить время записи до принципиально минимальной величины - времени задержки двух логических элементов И. 3 ил.

Изобретение относится к вычислительной технике и может быть использовано при создании вычислительных устройств, а также всех тех устройств, в которых требуется запоминание информации в больших алфавитах с возможностью оперативной ее замены другой информацией, например в телефонных аппаратах. Цель изобретения повышение быстродействия триггера. На фиг. 1 и 2 приведена структурная схема триггера; на фиг.3 - электрическая схема группы элементов И. Многостабильный триггер содержит информационные входы 1, управляющие входы 2, информационные выходы 3, выход 4 индикации отсутствия информации, группы 5-9 элементов И. Входы 2 составляют вход 10 запуска, вход 11 сброса, вход 12 запрещения записи. Группы 5-9 имеют соответствующие тактовые входы 13-17. Триггер содержит также элементы 18 задержки и элементы И 19. Позициями 20-54 обозначены соответствующие шины на фиг.1 и 2. Триггер работает следующим образом. В начальный момент времени на вход устройства по входу 10 поступает сигнал запуска, а также по одному из оставшихся входов 1 и 11 и 12 любой из сигналов. Пусть для определенности, по третьей шине входа 1 поступает сигнал. Сработает группа 5 элементов И 19 и через время задержки на выходе 3 в третьей шине появится сигнал, что будет означать, что на выходе устройства появилась цифра 2. В каждый последующий момент времени на вход устройства поступает сигнал только по одному из оставшихся входов, причем, если на вход 1 не подаются цифры О, 1, 2, 3, то подается обычно нейтральный сигнал на вход 12; сигнал на вход 11 подается только для того, чтобы убрать с основного выхода 3 цифровую информацию и заменить ее нейтральным сигналом на выходе 4. В следующем такте пусть по входу 12 поступает нейтральный сигнал. Он пройдет через группу 7 элементов И 19, так как с группы 5 управляющий сигнал подается на вход 15 группы 7. Сработает соответствующий элемент И 19 группы 7, первый выход которого соединен с третьей шиной выхода 3 устройства и потому цифра 2 продержится на выходе устройства еще в течение одного такта. Пусть нейтральный сигал подается далее еще в течение четырех тактов. Тогда в течение этих четырех тактов будет срабатывать элемент И 29 группы 7, на выходе 3 будет по-прежнему держаться цифра 2. Тем самым происходит запоминание цифры 2. Пусть далее пришел сигнал по четвертой шине входа 1. Тогда сработает четвертый элемент И 19 группы 7. Первый выход его соединен с четвертой шиной выхода 3, и потому на выходе устройства исчезает цифра 2 и появляется цифра 3. По второму выходу элемента И 19 группы 7 управление передастся группе 8. Аналогично предыдущему на выходе будет держаться цифра 3 до тех пор, пока она не будет заменена другой цифрой или нейтральным сигналом.

Формула изобретения

Многостабильный триггер, содержащий элементы задержки и группы элементов И, отличающийся тем, что, с целью повышения быстродействия триггера, первые входы соответствующих элементов И групп, кроме последнего и предпоследнего, объединены и являются информационными входами триггера, первые входы предпоследних элементов И групп объединены и являются входом запрещения записи триггера, первые входы последних элементов И групп объединены и являются входом сброса триггера, вторые входы элементов И первой группы объединены и являются входом запуска триггера, первые выходы соответствующих элементов И групп, кроме последнего и предпоследнего, объединены и являются соответствующими информационными выходами триггера, первый выход предпоследнего элемента И j-й группы соединен с первым выходом j-го элемента И j-й группы, где 1jn+1, n число состояний триггера, первые выходы последних элементов И групп объединены и являются выходом индикации отсутствия информации триггера, вход j-го элемента задержки соединен с вторыми выходами j-х элементов И групп и вторым выходом предпоследнего элемента И j-й группы, а выходы элементов задержки соединены с вторыми входами элементов И соответствующих групп.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3



 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к подсистемам обмена информацией вычислительных систем и многомашинных комплексов с шинной архитектурой

Изобретение относится к вычислительной технике и может быть использовано при проектировании устройств хранения и сдвига информации

Изобретение относится к вычислительной технике и автоматике и может быть использовано в различных устройствах обработки и передачи информации

Изобретение относится к импульсной технике и может быть использовано в различных устройствах автоматики и вычислительной техники

Изобретение относится к вычислительной технике и автоматике и может быть использовано в различных устройствах обработки и передачи информации

Изобретение относится к вычислительной технике и может быть использовано для преобразования последовательного кода в параллельный

Изобретение относится к автоматике и вычислительной технике и может быть использовано при проектировании энергозависимых постоянных запоминающих устройств, предназначенных для хранения определенных кодовых последовательностей

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для регистрации однократных аналоговых процессов, в особенности в системах измерения механических и акустических импульсных процессов

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх