Система стереотелевидения

Авторы патента:


Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения

 


Владельцы патента RU 2420025:

Волков Борис Иванович (RU)

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания стереопрограмм. Техническим результатом является увеличение в два раза разрешение кадра, синхронное воспроизведение правого и левого кадров стереопар, получение объемного изображения через очки раздельного поля зрения. Результат достигается тем, что в систему стереотелевидения на передающей стороне вводятся три АЦП видеосигнала, шесть кодеров и в фотоэлектрический преобразователь вводятся третий и четвертый объективы и третья и четвертая матрицы ПЗИ, на приемной стороне вводятся вторые три канала цветовых сигналов R2, G2, B2, второй плоскопанельный экран и очки раздельного поля зрения. 18 ил., 2 табл.

 

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания стереопрограмм.

За прототип принята система стереотелевидения [1], содержащая на передающей стороне фотоэлектрический преобразователь /ФЭП/, являющийся датчиком видеосигналов двух изображений одного пространства, формируемых двумя стереопарами /четырьмя кадрами/. Каждая стереопара включает правое и левое изображение из трех цветовых сигналов основных цветов R, G, B. ФЭП содержит первый /правый/ объектив, второй /левый/ объектив, являющиеся панкратическими объективами класса, трансфокаторов, первую и вторую матрицы ПЗИ - приборы с зарядовой инжекцией. Передающая сторона включает первый-третий АЦП видеосигналов, формирователь кодов, генератор синусоидальных колебаний и синтезатор частот, первый-пятый ключи, два триггера, два самоходных распределителя импульсов /СРИ/, два АЦП сигнала звука и передатчик радиосигналов из последовательно соединенных усилителя несущей частоты, амплитудного модулятора и выходного усилителя. Передающая сторона формирует видеорежим 600стр×400отс×100 Гц. Приемная сторона включает блок управления /выбор каналов/, антенну и тракт приема и обработки кодов видеосигналов, светодиодный экран, канал формирования управляющих сигналов и два канала воспроизведения звука. Тракт приема и обработки кодов видеосигналов включает блок приема радиосигналов, усилитель радиочастоты, двухполярный амплитудный детектор, первый и второй формирователи импульсов, первый и второй приемные регистры и включает три идентичных канала цветовых сигналов R, G, B, каждый из которых содержит регистр, блок удвоения /обработки/ кодов, накопитель кодов кадра и блок формирования управляющих сигналов. Для восприятия зрителем объемного изображения имеются 3Д-очки с ИК-приемником на оправе, стекла очков выполнены по технологии ЖК-ячеек, используются как электронно-управляемые фильтры /затворы/ [2, с.558-565]. Воспроизводимый видеорежим 600×800×100 Гц с разрешением кадра 480·103 пикселов /600×800/. Светодиодный экран из 48·104 излучающих элементов, каждый из которых включает три светодиодные ячейки, каждая содержащая светодиод белого свечения и цветной светофильтр, всего используется в экране 1,44·106 /3×48×104/ светодиодов. Недостатки прототипа: сложный процесс работы панкратических объективов с перемещением в них линзы с частотой 25 Гц /ФЭП прототипа/, недостаточное разрешение кадра /600×800/, большое число используемых светодиодов 1,44×106 в экране, поочередный показ на экране правого и левого кадров фактически снижает частоту смены кадров, что отрицательно сказывается на качестве изображения, заметны мелькания [2, с.559], применение преобразователей "код - число импульсов излучения" для каждого светодиода, которых 1,44·106, требует большого объема элементной базы [1, с.9 фиг.12], 3Д-очки, выполненные по технологии ЖК-ячеек, имеют низкую прозрачность, в выключенном состоянии подобны солнцезащитным очкам [2, с.567 вверху].

Цель изобретения - упрощение ФЭП, увеличение разрешения кадра, синхронный показ обоих кадров стереопары /с двух экранов/, получение объемного изображения без очков по технологии ЖК-ячеек.

Техническими результатами являются повышение надежности работы ФЭП исключением из него панкратических объективов, увеличение в два раза разрешения кадра с 480·103 в 960·103, снижение числа используемых светодиодов в 1,5 раза несмотря на увеличение разрешения в два раза, получение объемного изображения применением очков раздельного поля зрения, просто и дешево.

Сущность заявляемой системы стереотелевидения в том, что в систему на передающей стороне вводятся три АЦП видеосигнала, шесть кодеров, в ФЭП вводятся третий объектив с матрицей ПЗИ, четвертый объектив с матрицей ПЗИ и четвертый-шестой предварительные усилители, на приемной стороне вводятся вторые три идентичные каналы цветовых сигналов R2, G2, B2, второй плоскопанельный экран и очки раздельного поля зрения, в каждый канал цветового сигнала вводится декодер. В предлагаемой системе используется способ тот же, что и в прототипе [1] формирования объемного изображения использованием бинокулярного свойства глаз и свойства аккомодации глаз человека. На передающей стороне формируются два изображения одного пространства первым и вторым объективами при первом масштабе изображения, третьим и четвертым объективами при втором масштабе этого же изображения. На передающей стороне формирование кодов правого и левого кадров стереопары выполняется параллельно и синхронно, и воспроизведение правого и левого кадров стереопары на приемной стороне также выполняется синхронно на двух экранах. Через очки раздельного поля зрения пользователь видит каждым глазом свое изображение: на левом экране - левое, на правом экране - правое. Аналогично выполняется процесс с правым и левым кадрами второй стереопары второго масштаба изображения. Масштабы изображений определяются перед съемкой сцены режиссером и оператором. В первой стереопаре используется бинокулярное свойство глаз, во второй стереопаре используется свойство аккомадации глаз. При синхронном наблюдении обоих кадров стереопары мозг человека видеоинформацию воспримет естественно, с него снимется дополнительная нагрузка в построении объемного изображения, существующая при последовательном воспроизведении правого и левого кадров стереопары.

Передающая сторона системы показана на фиг.1, структура цифрового потока и суммарный код - на фиг.2, кодер с диаграммой работы - на фиг.3, формирователь кодов - на фиг.4, спектр амплитудно-модулированного сигнала - на фиг.5, приемная сторона системы - на фиг.6, двухполярный амплитудный детектор - на фиг.7, декодер - на фиг.8, блок удвоения /обработки/ кодов - на фиг.9, накопитель кодов кадра - на фиг.10, блок регистров - на фиг.11, 12, общий вид элемента матрицы - на фиг.13, излучающая ячейка - на фиг.14, перекрытие потока излучения в диафрагме - на фиг.15, расположение матриц в экране - на фиг.16, блок выделения ССИ /СИС/ - на фиг.17, временные диаграммы работы - на фиг.18.

На передающей стороне (см. табл.2) формируется видеорежим 800строк×600отсч× 50 Гц, 800 - число кодируемых строк, 600 - число кодируемых отсчетов в строке, 50 Гц - частота стереопар: первая стереопара первого масштаба изображения за ней следует вторая стереопара второго масштаба изображения. Каждая стереопара из двух кадров правого и левого, следующие параллельно и синхронно в одной стереопаре. Длительность каждой стереопары 20 мс //, длительность правого и левого кадров также по 20 мс. Частота дискретизации кодов стереопары на передающей стороне fД=800×600×50 Гц=24 МГц, частота строк 40 кГц /800×50 Гц/. Частота дискретизации кодов в каждом АЦП видеосигнала 24 МГц. В потоке кодов с частотой 24 МГц каждого цветового сигнала R, G, В идет подряд много кодов, равных по величине, поток кодов, подвергнутый сжатию с небольшим коэффициентом сжатия, восстанавливается на 100%. Коэффициент сжатия потока кодов цветового сигнала в кодерах принимается 4, частота дискретизации на выходе кодера составляет 6 МГц //. Период следования кодов 166,67 нс //. Каждая кодовая посылка состоит из трех девятиразрядных кодов и представляет суммарный код стереопары из 27 разрядов, период следования разрядов в суммарном коде 6,17 нс //.

Тактовая частота синусоидальных колебаний для формирования суммарных кодов составляет: fТ=6 МГц × 27разр=162 МГц.

Передающая сторона системы включает /фиг.1/ фотоэлектрический преобразователь 1 /ФЭП/, являющийся датчиком цветовых видеосигналов основных цветов изображений двух масштабов одного и того же пространства, представляемого двумя стереопарами, которые последовательно друг за другом передаются в приемную сторону, правый и левый кадры в стереопаре идут параллельно. Правый кадр включает девятиразрядные коды основных цветов R, G, B, левый кадр включает коды основных цветов R2, G2, B2 в той же стереопаре. ФЭП 1 включает /фиг.1/ первый /правый/ объектив 2, в фокальной плоскости его расположена фоточувствительная сторона первой матрицы прибора с зарядовой инжекцией 3 /ПЗИ/ по технологии Foveon X3 из трехслойного КМОП [2, с.832, 835] с оптическим разрешением 800×600, обеспечивающая 24-битную глубина цвета, первый-третий выходы матрицы ПЗИ 3 подключены к входам соответственно 4, 5, 6 предварительных усилителей. ФЭП 1 включает второй /левый/ объектив 7, расположенный на соответствующем расстоянии от объектива 2, оптическая ось которого параллельна оптической оси объектива 7, в фокальной плоскости которого расположена вторая матрица ПЗИ 8, первый-третий выходы которой подключены к входам предварительных усилителей 9-11. ФЭП 1 включает третий /правый/ объектив 12, расположенный рядом с первым объективом 2, и оптические оси их параллельны. В фокальной плоскости третьего объектива 12 расположена третья матрица ПЗИ 13, первый-третий выходы ее подключены к входам предварительных усилителей 4-6, включает четвертый объектив 14 /левый/, расположенный рядом со вторым объективом 7, оптические оси их параллельны, в фокальной плоскости объектива 14 расположена четвертая матрица ПЗИ 15, первый-третий выходы ее подключены к входам предварительных усилителей 9-11 соответственно. Передающая сторона включает с первого 16 по шестой 21 АЦП видеосигнала, с первого 22 по шестой 27 кодеры, формирователь 28 кодов, генератор 29 синусоидальных колебаний со стабильностью 10-7 и синтезатор 30 частот, первый 31, второй 32, третий 33, четвертый 34, пятый 35 ключи, триггер 36, первый самоходный распределитель 37 импульсов /СРИ/, формирующий 27 разрядный код строчных синхроимпульсов /ССИ/, второй самоходный распределитель 38 импульсов /СРИ/, формирующий 27-разрядный код синхроимпульсов стереопар /СИС/, первый АЦП 39 сигнала звука 3 в 1, второй АЦП 40 сигнала, звука 3 в 2 и передатчик 41 радиосигналов из последовательно соединенных усилителя 42 несущей частоты, амплитудного модулятора 43 и выходного усилителя 44. Амплитудный модулятор 43 выполнен из последовательно соединенных кольцевого модулятора и полосового фильтра [3, с.234]. Объективы 2 и 7 идентичны, перед съемкой на них устанавливается первый масштаб изображения, считываемого с матриц ПЗИ 3 и ПЗИ 8, объективы 12, 14 идентичны, на них перед съемкой устанавливается второй масштаб изображения, считываемый с матриц ПЗИ 13 и 15 для второй стереопары. АЦП 16-21 видеосигналов идентичны, преобразуют аналоговые видеосигналы в 8-разрядные коды с дискретизацией 24 МГц, выполнены соответственно АЦП видеосигналов прототипа и его аналога [5, с.5 фиг.5]. АЦП 39, 40 сигнала звука выполнены идентично аналогу [4, с.6 Фиг.7], преобразуют поданные аналоговые сигналы звука в 16-разрядные коды с дискретизацией 80 кГц. Кодеры 22-27 идентичны, каждый включает /Фиг.3/ последовательно соединенные регистр 45, схему сравнения 46 /компаратор/, счетчик 47 импульсов и дешифратор 48, последовательно соединенные блок 49 элементов задержек, блок 50 ключей и буферный накопитель 51 кодов кадра. Информационными входами являются поразрядно объединенные первый-восьмой входы регистра 45, первые входы схемы 46 сравнения и входы блока 49 элементов задержек. Выходами являются первый-девятый выходы буферного накопителя 51 кодов кадра с объемом 120×103 девятиразрядных кодов /150×800/. Управляющим входом является управляющий вход 6 МГц блока 51. Формирователь 28 кодов включает /Фиг.4/ три канала. Первый и второй канала идентичны, выходы их объединены.

Первый канал включает последовательно соединенные первый блок 52 элементов И, которых 27 штук, первые входы которых являются первым информационным входом блока 28 и принимают три девятиразрядных кода сигналов R, G, B с кодеров 22, 23, 24, первый 53 и второй 54 элементы ИЛИ и первый выходной ключ 55, и первый СРИ 56. Второй канал включает второй блок 57 элементов И, которых 27 штук, первые вход которых являются вторым информационным входом блока 28 и принимают три девятиразрядных кода сигналов R2, G2, B2, с кодеров 25, 26, 27, третий 58 и четвертый 59 элементы ИЛИ и второй выходной ключ 60, и второй СРИ 61. Третий канал включает третий блок 62 элементов И, которых 16 штук, первые входы их являются третьим информационным входом блока 28 и принимают коды с АЦП 39 сигнала звука, пятый элемент ИЛИ 63 и третий СРИ 64, включает четвертый блок 65 элементов И, которых 16 штук и первые входы их являются четвертым информационным входом блока 28 и принимают коды звука с АЦП 40, шестой элемент ИЛИ 66, выход которого подключен к второму входу четвертого элемента ИЛИ 59, и четвертый СРИ 67. Блок 28 содержит первый 68, второй 69 и третий 70 ключи и последовательно соединенные счетчик 71 импульсов и дешифратор 72. СРИ 56 и 61 являются 27-разрядными. СРИ 64, 67 являются 27-разрядными, но используются первые 16 выходов. Пятым информационным входом является сигнальный вход ключа 70, шестым является третий вход элемента ИЛИ 59. Выходами блока 28 являются: первым - объединенные выходы выходных ключей 55, 60, вторым - третий выход дешифратора 72. Управляющими входами являются: первым - объединенные сигнальные входы первого 68, второго 69 ключей и счетный вход счетчика 71 импульсов, вторым - сигнальные входы /162 МГц/ выходных ключей 55, 60, третьим - управляющий вход /80 кГц/ счетчика 71 импульсов, четвертым - управляющий вход Uз 50 Гц третьего ключа 70. Первый выход дешифратора 72 подключен к первому управляющему входу Uот первого ключа 68, второй выход дешифратора 72 подключен к второму управляющему входу Uз ключа 68 и к первому управляющему входу второго ключа 69, третий выход дешифратора подключен к второму управляющему входу второго ключа 69 и является вторым выходом формирователя 28 кодов сигналом Uп запуска СРИ 37. Вторые входы блоков 52, 57, 62, 65 элементов И подключены соответственно к СРИ 56, 61, 64, 67. Выход первого ключа 68 подключен к входам СРИ 56, 61, выход второго ключа 69 подключен к входам СРИ 64, 67, выход третьего ключа 70 подключен к третьему входу элемента ИЛИ 54. Приемная сторона включает /фиг.6/ блок 73 управления /выбор каналов/, один тракт приема и обработки кодов видеосигналов, два плоскопанельных идентичных экрана /правый и левый/, канал формирования управляющих сигналов, два канала 119, 120 воспроизведения звука и очки 121 раздельного поля зрения. Тракт приема и обработки кодов видеосигналов производит прием кодов стереопар и включает последовательно соединенные антенну, блок 74 приема радиосигналов, усилитель 75 радиочастоты, двухполярный амплитудный детектор 76, первый 77 и второй 78 формирователи импульсов, первый 79, второй 80 приемные регистры, каждый из двадцати семи разрядов, первые три идентичные каналы цветовых сигналов R, G, B /правые кадры/, вторые три канала идентичные первым сигналов R2, G2, B2 /левые кадры/. Канал сигнала R содержит последовательно соединенные регистр 81, декодер 82, блок 83 удвоения /обработки/ кодов, накопитель 84 кодов кадра и блок 85 импульсных усилителей, канал сигнала G содержит регистр 86, декодер 87, блок 88 удвоения /обработки/ кодов, накопитель 89 кодов кадра и блок 90 импульсных усилителей, канал сигнала B содержит последовательно соединенные регистр 91, декодер 92, блок 93 удвоения /обработки/ кодов, накопитель 94 кодов кадра и блок 95 импульсных усилителей, канал сигнала R2 содержит последовательно соединенные регистр 97, декодер 98, блок 99 удвоения/обработки/ кодов, накопитель 100 кодов кадра, блок 101 импульсных усилителей, канал сигнала G2 содержит регистр 102, декодер 103, блок 104 удвоения кодов, накопитель 105 кодов кадра и блок 106 импульсных усилителей, канал сигнала В2 содержит регистр 107, декодер 108, блок 109 удвоения кодов, накопитель 110 кодов кадра и блок 111 импульсных усилителей. Выходы блоков 85, 90, 95 подключены к соответствующим входам первого экрана 96, выходы блоков 101, 106, 111 импульсных усилителей подключены к соответствующим входам второго экрана 112. Первый /правый/ 96 и второй /левый/ 112 плоскопанельные экраны идентичны, каждый содержит элементы матриц по разрешению кадра 0,96×106 /1200×800/. Каждый элемент матрицы нормирует свой пиксел тремя ячейками, излучающими базовые цвета R, G, B. Общий вид элемента матрицы показан на фиг.13 и содержит корпус 149, объединяющий три излучающие ячейки 151, 152, 153, и включает светодиод 150 белого свечения. Левая нижняя ячейка 151 излучает красный цвет R, верхняя 152 излучает зеленый цвет G, нижняя правая 153 излучает синий цвет В. Каждая излучающая ячейка включает /фиг.14/ свой цилиндрический корпус 154, микрообъектив 155, формирующий поток излучения от светодиода 150 на цветной светофильтр 158 через ирисовую диафрагму 157, включает с первого по восьмой биморфные микропьезоэлементы 1561-8, первые торцы которых закреплены жестко в корпусе 154 ячейки /фиг.14, 15/, свободные их концы составляют ирисовую диафрагму 157 и выполнены в форме плоских тонких лепестков /фиг.15/, каждый из которых имеет соответствующую форму и площадь, величины площадей от первого 1561 к восьмому 1568 лепестков соответствуют принципу двоичного кода. Лепестки микропьезоэлементов являются исполнительным механизмом диафрагмы 157 и предназначены для перекрытия /уменьшения/ потока излучения через диафрагму соответственно величине кода, лепесток перекрывает часть светового потока соответствующего весу его разряда в коде, приведено в таблице.

Таблица 1
Номер разряда кода 1 2 3 4 5 6 7 8
Вес разряда 27 26 25 24 23 22 21 20
Открываемая часть диафрагмы в % 50 25 12,5 6,25 3,125 1,56 0,78 0,39

В выходном торце каждого корпуса 154 излучающей ячейки расположен цветной светофильтр 158 /фиг.13, 14/. Изучающая плоскость светодиода 150 расположена в фокальных плоскостях микрообъективов 155. Излучение светодиода 150 направляется микрообъективом 155 в цветной светофильтр 158 через плоскость диафрагмы 157, принцип работы которой состоит в том, что каждый из лепестков микропьезоэлемента перекрывает /уменьшает/ часть потока излучения соответственно весу своего разряда в коде. Для избежания помех между лепестками в диафрагме они располагаются через соответствующие просветы между собой /фиг.14/. Входы микропьезоэлементов 1561-8 являются управляющими входами излучающей ячейки и подключены к выходам своих импульсных усилителей в блоках 85, 90, 95 /101, 106, 111/. В отсутствие управляющих импульсов /сигналов единиц кодов/ микропьезоэлементы 1561-8 находятся в ненапряженном состоянии, все лепестки сосредоточены к центру диафрагмы 157 /фиг.15/, поток излучения перекрыт до уровня ниже чувствительности зрения человека. При поступлении управляющего импульса микропьезоэлемент совершает изгиб от центра диафрагмы наружу и выводит свой лепесток, открывая свободный проход своей части светового потока. При поступлении кода 11111111 на все восемь микропьезоэлементов 156 поступают управляющие импульсы длительностью 20 мс, вся плоскость диафрагмы открывается полностью. При разных значениях кодов в диафрагме открываются ее соответствующие части, так выполняется преобразование "код-яркость излучения", яркость излучения ячейки прямо пропорциональна коду видеосигнала. Длительность управляющих импульсов соответствует длительности кадра 20 мс /50 Гц/, лепестки в открытом состоянии находятся 20 мс. Излучающие ячейки с механизмом диафрагмы выполняются в высшей степени миниатюрными, чтобы элемент матрицы не превышал по размерам 1×1 мм, габариты экрана с разрешением кадра 800строк×1200отсчетов составят: по горизонтали 1200×1 мм=1200 мм по вертикали 800×1 мм=800 мм, по диагонали 1,442 м или 56" /дюймов/. Порядок работы приемной стороны определяет канал формирования управляющих сигналов, содержащий последовательно соединенные блок 113 выделения строчных синхроимпульсов /ССИ/, синтезатор 114 частот, ключ 115, счетчик 116 импульсов и дешифратор 117, и блок 118 выделения синхроимпульсов стереопар /СИС/. Приемная сторона включает, как и в прототипе, идентичные первый 119 и второй 120 каналы воспроизведения звука, каждый из них содержит преобразователь кодов звука в аналоговые сигналы /ЦАП/, усилитель мощности и громкоговоритель. При приеме стереопрограмм изображения правого и левого кадров стереопар воспроизводятся синхронно на правом экране 96 и на левом экране 112. Зритель воспринимает изображение объемным через очки 121 раздельного поля зрения. Очки 121 /фиг.6/ представляют оправу с душками для ушей, окна очков стекол не имеют, между собой соединены подвижно вертикальной осью для поворота их в горизонтальной плоскости относительно друг друга. Разделение поля зрения глаз на правый и левый экраны выполняют конусные бленды на конце прямоугольной формы. Бленда состоит из двух частей: первая вкручивается в очко, вторая подвижная выдвигается или вдвигается в первую, изменяя длину бленды. При просмотре стереопрограммы зритель располагается на своем месте и примерно посреди между экранами, разворотом очков относительно друг друга и выдвижением или вдвижением вторых частей бленд подстраивает поле зрения для каждого глаза на свой для него экран, чтобы каждый глаз видел свой экран, на расстоянии 2,5-3 метра поле зрения настраивается легко. Со сменой места потребуется подстройка. Для людей, пользующихся очками, можно вставить требуемые стекла, обратившись в аптеку "Оптика".

Декодеры 82, 87, 92, 98, 103, 108 идентичны, каждый включает /Фиг.8/ последовательно соединенные первый девятиразрядный регистр 122, накопитель 123 кодов кадра емкостью 120×103 девятиразрядных кодов /150отсч×800строк/, второй девятиразрядный регистр 124, первый блок 125 ключей из восьми ключей и третий восьмиразрядный регистр 126, последовательно соединенные второй блок 127 ключей из восьми ключей, восьмиразрядный вычитающий счетчик 128 импульсов и дешифратор 129, первый 130, второй 131, третий 132 и четвертый 133 ключи. Информационным входом декодера являются первый-девятый входы первого регистра 122, выходом являются первый-восьмой выходы третьего регистра 126. Управляющими входами являются: первым - объединенные управляющий вход регистра 122 и сигнальный вход 6 МГц ключа 132, вторым - объединенные сигнальные входы 24 МГц ключей 130, 131, 133. Выход девятого разряда регистра 124 подключен параллельно к первому управляющему входу второго ключа 131, к вторым управляющим входам ключей 130, 132, 133, к второму управляющему входу первого блока ключей 125, к первому управляющему второго блока ключей 127. Выход ключа 130 подключен к первому управляющему входу Uвыд1 регистра 126, второй управляющий вход Uвыд2 которого подключен к выходу второго ключа 131, к которому подключен и счетный вход вычитающего счетчика 128 импульсов. Выход дешифратора 129 подключен параллельно к первому управляющему входу Uот первого блока 125 ключей, к второму управляющему входу Uз блока 127 ключей, к первым управляющим входам ключей 130, 132, 133 и к второму управляющему входу Uз ключа 131. Выход третьего ключа 132 подключен к управляющему входу Uвыд накопителя 123 кодов кадра, выход ключа 133 подключен к управляющему входу Uвыд второго регистра 124.

Блоки 83, 88, 93, 99, 104, 109 удвоения /обработки/ кодов идентичны этим же блокам в прототипе [1, с. фиг.8], каждый включает /Фиг.9/ триггер 134, вход которого является управляющим входом блока /24 МГц/, первый 135 и второй 136 блоки ключей по восемь ключей в каждом, первый 137, второй 138, третий 139, четвертый 140 регистры, сумматор 141, пятый 142 и шестой 143 регистры и 16 диодов. Информационными входами блока удвоения кодов являются поразрядно объединенные входы блоков 135, 136, на них в параллельном виде поступают с декодера коды видеосигналов. Выходами являются поразрядно объединенные выходы 0-7 сумматора 141 и выходы 1-8 регистров 142, 143, выполняющие хранение кодов 41 нс. Частота следования кодов с блока удвоения кодов 48 МГц через 20,5 нс. Накопители 84, 89, 94, 100, 105, 110 кодов регистров кадра идентичны, каждый включает /фиг.10/ блоки 1441-800 регистров по числу строк в кадре 800 штук. Информационным входом являются поразрядно объединенные первый-восьмой входы блоков 1441-800 регистров. Управляющими входами являются: первым - первый управляющий вход 50 Гц первого блока 1441 регистров, вторым - объединенные вторые управляющие входы Uвыд (40 кГц) блоков регистров, третьим - объединенные третьи управляющие входы Uд /48 МГц/ блоков 144 регистров. Каждый управляющий выход предыдущего блока регистров является первым управляющим входом для каждого последующего блока регистров, управляющий выход последнего блока 144800 регистров подключен параллельно к четвертым управляющим входам всех блоков 144 регистров /фиг.10/. Выходами накопителя кодов кадра являются выходы всех блоков 144 регистров, всего выходов 7,68×106 /1200×8×800/. Блоки регистров 144 идентичны, каждый содержит /Фиг.11, 12/ первый 145, второй 146 ключи, распределитель 147 импульсов и восемь регистров 1481-8, каждый из 1200 разрядов по числу отсчетов в строке. Информационными входами блока 144 регистров являются первый-восьмой поразрядно объединенные третьи входы разрядов восьми регистров 148. Выходами являются параллельные выходы всех разрядов /1200/ восьми регистров, всего выходов 9600 /1200×8/. Выходы 800 блоков регистров являются выходами каждого накопителя кодов кадра, которых 7,68×106. Управляющими входами являются: первым - первый управляющий вход Uот /50 Гц/ первого ключа 145, вторым - сигнальный вход Uвыд /40 кГц/ второго ключа 146, третьим - сигнальный вход Uд /48 МГц/ первого ключа 145, четвертым - первый управляющий вход Uот второго ключа 146. Последний выход распределителя 147 импульсов /1200/ является управляющим выходом блока 144 в следующий блок регистров, подключен к первому управляющему входу его первого ключа 145. Выход первого ключа 145 подключен к входу распределителя 147 импульсов, выходы которого последовательно с первого по 1200-й подключены к первым /тактовым/ входам разрядов параллельно восьми регистров 148. Выход второго ключа 146 подключен параллельно к вторым входам разрядов восьми регистров 148 и к второму управляющему входу Uз своего ключа 146, прошедший один импульс Uвыд закрывает ключ 146. Выходы накопителей кодов кадра /фиг.6/ подключены к информационным входам своих блоков импульсных усилителей соответственно 85, 90, 95, 101, 106, 111, каждый из которых включает импульсных усилителей по числу разрешения кадра и по числу разрядов в коде /800×1200×8/, всего импульсных усилителей в каждом блоке 7,68·106. С окончанием периода стереопары /кадра/ 20 мс в накопителях кодов кадра сосредотачиваются все коды правого и левого кадров стереопары. С приходом сигнала выдачи с последнего блока 144800 регистров все коды обоих кадров стереопары выдаются в блоки 85, 90, 95, 101, 106, 111 импульсных усилителей, с выходов которых сигналы единиц кодов, усиленные до величины срабатывания микропьезоэлементов в излучающих ячейках и длительностью 20 мс, поступают в свои излучающие ячейки элементов матриц правого и левого экранов 96, 112. Каждый элемент матрицы изготавливается отдельно, а экран из них набирается, расположение матриц в экране показано на фиг.16. Идентичность накопителей кодов кадра и блоков импульсных схем позволяет выполнить их попарно в одной микросхеме с размещением на тыльной стороне экрана.

В качестве светодиодов белого свечения могут применяться светодиоды технологии СДТ /или PLED/ [6, c.43], или органические светодиоды ОLЕD [7, с.8]. Блок 113 выделения строчных синхроимпульсов /ССИ/ и блок 118 выделения синхроимпульсов стереопар /СИС/ выполнены идентично, каждый включает /фиг.17/ пятиразрядный счетчик 159 импульсов, дешифратор 160, элемент НЕ 161 и два диода Д1, Д2. Счетчик 159 ведет счет двадцати семи импульсов /код 11011/ кода ССИ /СИС/. Информационным входом блока 113 /118/ является счетный вход счетчика 159 импульсов, подключенный к выходу формирователя 77 /78/ импульсов, управляющим входом является вход диода Д1, подключенный к выходу формирователя 78 /77/ импульсов /Фиг.6/. Выход дешифратора 160 является выходом блока 113 /118/ и через диод Д2 подключен к выходу элемента НЕ 161, вместе они подключены после диода Д1 к управляющему входу UO счетчика 159. Код ССИ /СИС/ двадцатисемиразрядный из одних единиц поступает на счетный вход блока 113/118/ с формирователя 77 /78/ импульсов. С приходом кода ССИ /СИС/ на вход счетчика 159 импульсов он ведет счет 27 импульсов подряд, на выходах счетчика 1, 2, 4, 5 появляются сигналы, дешифрируемые дешифратором 160, с выхода блока 113 /118/ идет строчный синхроимпульс ССИ /СИС/. В момент поступления на вход счетчика 159 кода ССИ с выхода формирователя 78 импульсов нет /фиг.2 вверху/. Начиная со второго кода строки, с блока 78 пойдут на управляющий вход UO блока 159 коды, и с приходом каждого импульса кода счетчик 159 обнуляется и не сможет достичь счета 27 импульсов. Параллельно на счетный вход счетчика 159 идут кода с формирователя 77, в которых кроме импульсов есть и нули, по каждому нулю элемент НЕ 161 выдает импульс на управляющий вход UO, и счетчик 159 тоже обнуляется. В добавление при выходе импульса ССИ /или СИС/ с блока 160 он через диод Д2 поступает на управляющий вход UO и тоже обнуляет его. В результате блоки 113, 118 исключают появление на выходе ложного сигнала ССИ, СИС.

Синтезатор 30 частот /Фиг.1/ выдает: с первого выхода импульсы Uд частотой 24 МГц на управляющие входы АЦП 16-21 и на сигнальные входы третьего 33 и четвертого 34 ключей, со второго - 50 Гц частоты стереопар на сигнальный вход пятого ключа 35, с третьего выхода импульсы 80 кГц на вторые управляющие входы первого 39 и второго 40 АЦП сигнала звука, с четвертого - тактовые синусоидальные колебания 162 МГц на второй управляющий вход формирователя 28 кодов, с пятого выхода импульсы 40 кГц частоты строк на сигнальные входы первого ключа 31, второго ключа 32 и на третьи управляющие входы АЦП сигнала звука 39, 40, с шестого - импульсы 25 Гц на управляющий вход пятого ключа 35 для выдачи в каждой посылке двух стереопар первой ту стереопару, кадры которой формируются матрицами ПЗИ 3 и 8, с седьмого выхода синусоидальные колебания несущей частоты 2430 МГц /162 МГц × 15/ со стабильностью 10-7 и с восьмого - импульсы Uвыд 6 МГц на управляющие входы кодеров 22-27.

Работа передающей стороны, фиг.1

Импульс 25 Гц передним фронтом открывает пятый ключ 35 на длительность двух стереопар 40 мс /20 мс + 20 мс/, ключ 35 в открытом состоянии пропускает два импульса 50 Гц в триггер 36, с первого выхода которого импульс открывает на 20 мс первый ключ 31 и третий ключ 33, которые пропускают на первые входы матриц ПЗИ 3 и 8 импульсы частоты строк 40 кГц и на вторые входы их импульсы 24 МГц для считывания сигналов пикселов изображения [2, с.832], создаваемого на матрице ПЗИ 3 объективом 2, на ПЗИ 8 объективом 7. С матрицы ПЗИ 3 считываются три видеосигнала R, G, B правого кадра, с матрицы ПЗИ 8 считываются три видеосигнала R2, G2, B2 левого кадра первой стереопары. Видеосигналы с ПЗИ 3 и 8 /аналогично с ПЗИ 13 и 15/ поступают на входы предварительных усилителей 4-11, с выходов которых аналоговые видеосигналы поступают соответственно на входы АЦП 16-21, преобразующие их в восьмиразрядные коды с дискретизацией 24 МГц. Коды правого и левого кадров первой стереопары в параллельном виде поступают в кодеры 22-27. Кодеры работают идентично, выполняют сжатие потока кодов каждого цветового сигнала с общим коэффициентом сжатия 4. Частота выдачи кодов с кодера 6 МГц //. С выходов кодеров идут уже девятиразрядные коды, девятый разряд является сигналом опознания кода числа равных кодов по величине.

Работа кодеров 22-27, Фиг.3

Коды поступают на первый-восьмой входы регистра, на первые входы схемы 46 сравнения и на входы блока 49 элементов задержек. Исходное состояние ключей в блоке 50 открытое. Код в блоке 49 задерживается на время сравнения /18 нс/ и поступает через открытые ключи блока 50 на первый-восьмой входы буферного накопителя 51 кодов кадра, емкостью 120×103 девятиразрядных кодов /150 отсч × 800 строк/. Схема сравнения выполняет сравнение по величине каждого предыдущего и последующего кодов для выявления их равенства или неравенства. При следовании неравных кодов они проходят через блок 49, открытые ключи блока 50 и поступают на первый-восьмой входы буферного накопителя 51 кодов. Выдача кодов из буферного накопителя 51 выполняется сигналами Uвыд 6 МГц c выхода 8 блока 30. Поступление кодов в блок 51 при следовании неравных кодов идет с частотой 24 МГц. В общем потоке кодов имеется большое число равных по величине кодов, идущих друг за другом. За счет таких кодов кодер и выполняет сжатие. Коэффициент сжатия, плавающий от 1 до 255, общий коэффициент сжатия потока за кадр 4. При коэффициенте выше 4 частота выдачи 6 МГц будет тем более удовлетворять. Схема 46 сравнения представлена двумя микросхемами 530СП1 с временем сравнения 18 нс [8, с.279]. При неравенстве кодов код А больше кода В появляется сигнал на выходе 2 блока 46 /в микросхеме выход 5 [8, с.27.2 рис.2.190]/, при равенстве кодов А и В сигнал с выхода 1 /в микросхеме выход 1/. При равенстве кодов сигнал с выхода 1 блока 46 закрывает ключи в блоке 50, сигналом Uвыд поступает на первый управляющий вход регистра 45 и счетным импульсом поступает на счетный вход счетчика 47 импульсов, который восьмиразрядный, максимальный код в нем 255 /11111111/, отсюда и максимальный коэффициент сжатия получается 255. Счетчик из микросхем К531ИЕ160 с временем срабатывания 8 нс [8, с.428]. При неравных кодах А и В со схемы 46 следует сигнал с выхода 2 или 3 /А меньше В/, которые объединены, сигнал с них используется для выдачи кода числа равных кодов из счетчика 47 через диоды на входы буферного накопителя 51 кодов и для заполнения в блоке 51 девятого разряда, сигнал с которого используется при декодировании для опознания по нему кода числа равных кодов. Этот же сигнал открывает ключи в блоке 50 и обнуляет регистр 45. А выданный перед этим код с блока 51 является первым кодом последовательности, диаграмма 1 фиг.3, они помечены крестиками. Коды, равные по величине и подсчитанные счетчиком 47, исключаются из потока. Емкость буферного накопителя 51 кодов объемом 120×103 девятиразрядных кодов обеспечивает темп следования кодов с выхода кодера с частотой 6 МГц. При следовании подряд кодов, равных по величине более 255, в работу вступает дешифратор 48. При коде 11111111 дешифратор 48 выдает сигнал, который одновременно открывает Uот ключи в блоке 50, обнуляет Uо регистр 45, сигналом Uвыд выдает код из счетчика 47 /вход 1/ и обнуляет счетчик 47 импульсов, а в девятый разряд буферного накопителя 51 поступает сигнал опознания числа равных кодов. Пропускная способность кодера определяется временем срабатывания схемы 46 сравнения /18 нс/, которая удовлетворяет частоте следования кодов на входе кодера 24 МГц /41 нс/. С выходов кодеров 22-27 девятиразрядные коды в параллельном виде поступают на первый и второй информационные входы формирователя 28 кодов /фиг.1/. На первый информационный вход /Фиг.4/ поступают коды с кодеров 22, 23, 24, на второй информационный вход поступают коды с кодеров 25, 26, 27. Первым кодом в первой строке каждого кадра, т.е. каждой стереопары, идет код СИС /Фиг.2/, который из 27 разрядов и поступает на шестой информационный вход блока 28 с СРИ 38. Начиная со второй строки, первым кодом в каждой строке идет код ССИ тоже из 27 разрядов с СРИ 37. В потоке кодов со 2-го по 148 идут коды цветовых сигналов, затем два 149, 150 кода звука 3 в 1, 3 в 2 /Фиг.2/. По три девятиразрядных кодов правого и левого кадров составляют один 27-разрядный суммарный код. На выходе формирователя 28 кодов импульсы кодов правого кадра стереопары представляются положительными полусинусоидами, импульсы кодов левого кадра этой же стереопары представляются отрицательными полусинусоидами.

Работа формирователя 28 кодов, Фиг.4

Временные диаграммы работы на Фиг.18. Блок 28 преобразует параллельные коды в последовательные и заменяет в них представление единиц с импульсов на положительные и отрицательные полусинусоиды моночастоты 162 МГц. Коды правых кадров /R, G, B/ стереопар принимаются на первый информационный вход блока 28, коды левых кадров /R2, G2, B2/ стереопар принимаются на второй информационный вход, на третий и четвертый информационные входы поступают сигналы звука с АЦП 39, 40, на пятый вход идет код ССИ и на шестой вход код СИС. На вторые входы элементов И блоков 52, 57, 62, 65 поступают импульсы соответственно с СРИ 56, 61, 64, 67, которые запускаются в работу сигналами Uп с ключей 68, 69. С выхода блока 52 элементов И импульсы кодов через элементы ИЛИ 53, 54 поступают сигналами Uот на первый выходной ключ 55, с выходов блока 57 импульсы кодов последовательно через элементы ИЛИ 58, 59 поступают сигналами Uот на второй выходной ключ 60, ключи открываются на длительность сигналов Uот /6,17 нс/. В открытом состоянии выходной ключ 55 пропускает одну положительную полусинусоиду 162 МГц на выход, выходной ключ 60 пропускает одну отрицательную полусинусоиду той же частоты. Выходы ключей 55, 60 объединены и являются первым выходом блока 28, выходной сигнал представляет собой полные и неполные синусоиды 162 МГц со стабильностью 10-7. Очередность следования кодов ССИ /СИС/, R, G, В и сигнала звука в строке определяется счетчиком 71 импульсов и дешифратором 72. Счетчик 71 восьмиразрядный, ведет счет импульсов 6 МГц с 1 по 150-й. При коде 00000001 импульс с первого выхода дешифратора 72 открывает ключ 68, пропускающий импульсы 6 МГц сигналами Uп на входы СРИ 56, 61. Со 2-го по 148 отсчеты строки /фиг.2/ идут суммарные коды сигналов R, G, B. С приходом 148 импульса строки сигнал со второго выхода дешифратора 72 закрывает ключ 68 и открывает ключ 69, при этом на вторые входы элементов ИЛИ 54, 59 приходят импульсы двух кодов звука, с выхода блока 28 идут по два кода звука 3 в 1, 3 в 2. С приходом в счетчик 71 150-го импульса строки с третьего выхода дешифратора 72 импульс закрывает ключ 69 и запускает в работу СРИ 37, который выдает 27-разрядный код ССИ через открытый ключ 70 на третий вход элемента ИЛИ 54. С приходом первого импульса следующей строки в счетчик 71 импульсов процессы повторяются. С началом стереопары на вход СРИ 38 и на управляющий вход Uз ключа 70 приходит импульс 50 Гц: ключ 70 закрывается на длительность кода СИС /167 нс/, а код СИС поступает на третий вход элемента ИЛИ 59. С окончанием длительности кода СИС ключ 70 открывается и пропускает коды ССИ, первые коды каждой строки, начиная со второй строки кадра. Когда идет код СИС, не идет код ССИ и наоборот. Выходные синусоидальные сигналы 162 МГц поступают модулирующими сигналами на второй вход амплитудного модулятора 43 /фиг.1/. Амплитудный модулятор 43 состоит из последовательно соединенных кольцевого модулятора и полосового фильтра [3, c.234]. Несущая частота принимается fн=162 МГц × 15=2430 МГц. Верхняя боковая частота fнв=2430 МГц + 162 МГц=2592 МГц, нижняя боковая частота fнн=2430 МГц - 162 МГц=2268 МГц. Спектр амплитудно-модулированного сигнала /фиг.5/ состоит из несущей частоты и двух боковых частот, причем сама несущая и одна из ее боковых частот являются в информационном смысле избыточными, поэтому несущая частота кольцевым модулятором подавляется, верхняя боковая частота несущей 2592 МГц полосовым фильтром отфильтровывается. Для передачи кодов видеосигналов берется нижняя боковая частота 2268 МГц, которая с информацией кодов поступает в выходной усилитель 44 и излучается в эфир, занимая в эфире всего ±226,8 Гц, т.е. полосу 453,6 Гц. На приемной стороне радиосигналы принимаются блоком 74 /фиг.6/ - блоком приема радиосигналов, являющимся селектором каналов с электронной настройкой с блока 73 управления /выбора каналов/. Блок 74 содержит входную цепь, усилитель радиочастоты и смеситель, на второй вход которого /вход 3/ с синтезатора 114 частот подается частота синусоидальных колебаний, равная несущей частоте передатчика 41 и необходимая для детектирования однополосного сигнала [9, с.146]. Сигнал со смесителя, являющийся выходным сигналом блока 74, поступает на вход усилителя 75 радиочастоты, где усиливается до необходимой величины и поступает на вход двухполярного амплитудного детектора 76, выполненного по схеме на фиг.7. Диод Д1 выделяет положительную огибающую модулирующего сигнала /диагр.9 фиг.18/. Диод Д2 из модулирующей выделяет огибающие положительных полусинусоид /символы единиц кодов правых кадров стереопар/ диагр.10 фиг.18. Диод Д3 из модулирующей выделяет огибающие отрицательных полусинусоид /символы единиц кодов левых кадров стереопар/ диаграмма 11. С первого выхода детектора 76 продетектированные положительные полусинусоиды 162 МГц частотой поступают на вход первого формирователя 77 импульсов, со второго выхода детектора 76 продетектированные отрицательные полусинусоиды поступают на вход второго формирователя 78 импульсов. Формирователи 77, 78 импульсов выполнены по схеме несимметричного триггера с эмиттерной связью [10, с.209], формирующий прямоугольные импульсы из гармонически изменяющихся сигналов /полусинусоид/. Импульсы имеют одну полярность и длительность, равную длительности импульсов на передающей стороне. Единицы кодов вновь представляются импульсами, нули их отсутствием. При включении питания принимающей стороны ключ 115 в закрытом состоянии. Порядок работы приемной стороны задается сигналами канала формирования управляющих сигналов. Задающая роль принадлежит блоку 113 выделения ССИ. При каждом приходе в блок 113 кода ССИ на его выходе появляется строчный синхроимпульс ССИ /40 кГц/, который открывает ключ 115. По сигналам ССИ выполняется и точная подстройка частоты в синтезаторе 114 частот, собственная стабильность частоты которого 10-6. Вторые входы синтезатора 114 частот подключены к второй группе выходов блока 73 управления, сигнал с которого определяет частоту, выдаваемую с синтезатора 114 частот на третий вход блока 74. Синтезатор 114 частот выдает: с первого выхода импульсы 24 МГц дискретизации кодов, с второго - импульсы тактовой частоты 162 МГц, с третьего - импульсы 80 кГц выдачи кодов звука, с четвертого выхода импульсы двойной частоты дискретизации кодов 48 МГц, с пятого - синусоидальные колебания соответствующей несущей частоты, с шестого - импульсы 6 МГц выдачи кодов с приемных регистров 79, 80. С формирователя 77 импульсов коды поступают в первый приемный регистр и три кода правого кадра стереопары заполняют его 27 разрядов, с формирователя 78 коды поступают во второй приемный регистр 80, и три кода левого кадра стереопары заполняют его 27 разрядов. Приемные регистры идентичны, каждый содержит по 27 разрядов. Сигналы 6 МГц Uвыд выдают коды с приемных регистров 79, 80 в регистры 81, 86, 91. коды левых кадров стереопар в регистры 97, 192, 107, с которых они в параллельном виде поступают соответственно в декодеры 82, 87, 92 и 98, 103, 108, восстанавливающие сжатые потоки кодов цветовых сигналов на 100%.

Работа декодеров, фиг.8

Коды в параллельном виде поступают в первый регистр 122, с которого выдаются в накопитель 123 кодов кадра емкостью 120×103 девятиразрядных кодов /150×800стр/. Из накопителя 123 коды выдаются сигналами 6 МГц с ключа 132. При закрытом ключе 132 накопитель 123 кодов сосредотачивает коды в себе. Исходное состояние ключей в блоке 125 открытое, в блоке 127 закрытое, ключей 130, 132, 133 открытое; а ключа 131 закрытое. В первый-восьмой разряды второго регистра 124 поступают первый-восьмой разряды кодов, при наличии в коде сигнала в девятом разряде /сигнала опознавания кода числа равных кодов/ он поступает в девятый разряд регистра 124, с которого код выдается сигналом с ключа 133 уже с частотой 24 МГц. Пока в регистр 124 поступают коды без сигнала в девятом разряде они идут через открытые ключи блока 125 в третий регистр 126, а с него выдаются сигналом Uвыд1 /24 МГц/ с ключа 130 на выход декодера с частотой 24 МГц, и регистр этим сигналом обнуляется. При поступлении в регистр 124 кода с сигналом в девятом разряде, сигнал с девятого разряда регистра 124 закрывает ключи 130, 132, 133, закрывает ключи блока 125 и открывает ключи в блоке 127 и ключ 131. Выдача с накопителя 123 и регистра 124 прерывается, а накопитель 123 ведет накопление кодов, так как в него коды продолжают поступать. Код числа равных кодов через открытые ключи блока 127 поступает в вычитающий счетчик 128 импульсов, на счетный вход которого с ключа 131 идут импульсы 24 МГц. Импульсы с ключа 131 являются сигналами Uвыд2 на второй управляющий вход регистра 126 и выдают содержащийся в нем код, но не обнуляют регистр 126. Поэтому пока идет работа счетчика 128 на вычитание из регистра 126 выдается один и тот же код, это те коды, которые были изъяты при сжатии потока кодов на передающей стороне. С выхода регистра 126 идет восстановленный на 100% поток кодов кадра. С регистра 126 идут восьмиразрядные коды с дискретизацией 24 МГц.

По окончании вычитания в счетчике 128 в дешифратор 129 поступает код из нулей, с выхода дешифратора 129 сигнал синхронно закрывает ключи в блоке 127, открывает ключи в блоке 125, закрывает ключ 131 и открывает ключи 130, 132. 133. С накопителя 123 кодов опять выдаются коды в регистр 124, с него через открытые ключи блока 125 в регистр 126. Далее процессы повторяются. Пропускная способность декодеров определяется временем срабатывания счетчика 128 импульсов 10,5 нс /микросхема 100ИЕ137 [8, с.433]/ плюс время срабатывания дешифратора 129, 6 нс, микросхема 100ИД161 [8, с.433]. Скорость восстановления потока кодов до 50 Мбайт/с. Восстановленный поток кодов с частотой 24 МГц и числом отсчетов в строке 600 с декодеров поступает на входы блоков 83, 88, 93 и 99, 104, 109 для удвоения числа отсчетов в строке с 600 в 1200. Удвоение отсчетов выполняется получением промежуточных /средних/ значений кодов между каждым прошедшим кодом и следующим за ним. Блоки выполняют сложение кодов и деление кода суммы на два, которое выполняется без временных затрат - отбрасыванием младшего разряда кода суммы /как и при делении десятичного числа на десять/. Отбрасывание младшего разряда кода суммы выполняется соответствующим подключением выходов 0-7 сумматора 141 /Фиг.9/ и выходов 1-8 регистров 142, 143:

выходы сумматора 141 0 1 2 3 4 5 6 7 8
выходы регистров 142, 143 1 2 3 4 5 6 7 8

Разряд 0 означает перенос сигнала в старший разряд при сложении кодов в сумматоре 141. Удвоение отсчетов в строке сокращает период следования кодов в два раза, равный 20,5 нс //, частота следования кодов составляет 24 МГц × 2=48 МГц. Время вложения двух 8-разрядных кодов принимается в сумматоре за 20,5 нс [8, с.258], сумматор из микросхем, обеспечивающих такое время /К555ИМ6/. После включения питания в регистрах 137-140 нули /фиг.9/. С приходом первого импульса 24 МГц в триггер 134 с его первого выхода сигнал Uвыд1 одновременно: выдает "код 0" с регистра 138 на первые входы сумматора 141, из регистра 139 "код 0" в регистр 143 и через диоды на вторые входы сумматора 141, сигналы выдачи и обнуляют регистры, открывает ключи в блоке 135 на время прохода кода через ключи, регистры 137, 138 заполняются следующим кодом "код 1". В сумматоре 141 идет сложение "код 0 + код 0", по окончании которого код суммы из сумматора идет на выход блока удвоения кодов при этом делится на два: код №1 . Регистры 142, 143 выполняют хранение кодов 41 нс, причем первая часть времени хранения 20,5 нс приходится на время процесса сложения кодов в сумматоре 141. С приходом второго импульса 24 МГц в триггер 134 он обнуляет сумматор, а сигнал с его второго выхода Uвыд2 одновременно: выдает из регистра 143 код, №2 "код 0", с регистра 137 выдает "код 1" в регистр 142 и через диоды в сумматор 141, с регистра 140 выдает "код 0" в сумматор, открывает ключи в блоке 136, регистры 139 и 140 заполняются кодом "код 2". В сумматоре идет сложение "код 0 + код 1", по окончании которого код суммы идет на выход с делением на два: код №3 . С приходом третьего импульса 24 МГц в триггер 134 он обнуляет сумматор 141, а сигнал Uвыд3 с первого выхода триггера одновременно: выдает из регистра 142 код №4 "код 1", из регистра 138 "код 1" в сумматор 141, из регистра 139 "код 2" в регистр 143 и через диоды в сумматор, открывает ключи в блоке 135, регистры 137, 138 заполняются кодом "код 3". В сумматоре идет сложение "код 1 + код 2", код суммы идет на выход с делением на два: код. №5 .

С приходом четвертого импульса в триггер 134 он обнуляет сумматор, а сигнал Uвыд4 со второго выхода триггера одновременно: выдает код №6 "код 2", из регистра 143 на выход, с регистра 137 "код 3" в регистр 142 и через диоды в сумматор 141, из регистра 140 выдает "код 2" в сумматор, открывает ключи в блоке 136, регистры 139, 140 заполняются кодом "код 4". В сумматоре идет сложение "код 2 + код 3", код суммы с делением на два идет на выход: код №7 .

С приходом пятого импульса 24 МГц в триггер 134 он обнуляет сумматор 141, а сигнал Uвыд5 с первого выхода, триггера выдает из регистра 142 на выход код, №8 "код 3", выдает из регистра 138 "код 3" в сумматор 141, с регистра 139 "код 4" в регистр 143 и через диоды в сумматор, открывает ключи в блоке 135, регистры 137, 138 заполняется кодом "код 5". В сумматоре идет сложение "код 3 + код 4", код суммы с делением на два идет на выход: код, №9 . С приходом шестого и последующих в триггер 134 импульсов 24 МГц процессы повторяются. Выходы 0-7 сумматора 141 и выходы 1-8 регистров 142, 143 поразрядно объединены и являются первым-восьмым выходами блока 83. Коды с частотой 48 МГц поступают на информационные входы своих накопителей 84, 89, 94 и 100, 105, 110 кодов кадра.

Работа накопителей кодов кадра, фиг.10, 11

Сигналы кодов в параллельном виде в накопителе 84 кодов кадра поступают на третьи входы разрядов восьми регистров 148 /фиг.11/ в блоках 144 регистров /фиг.10/. Заполнение регистров кодами строки начинается с открытием сигналом 50 Гц первого ключа 145 в первом блоке 1441 /фиг.11/. Первый ключ 145 пропускает импульсы Uд 48 МГц на вход распределителя 147 импульсов, тактовые импульсы с которого последовательно поступают на первые /тактовые/ входы разрядов параллельно восьми регистров 148 /фиг.11/. По заполнении регистров 148 с последнего /1200/ выхода распределителя 147 импульсов сигнал Uз закрывает ключ 145 и является первым управляющим выходом в следующий блок 1442 регистров, регистры 148 которого заполняются кодами второй строки. За период стереопары 20 мс коды строк заполняют регистры 148 всех блоков 1441-800 /фиг.10/. С последнего блока 144800 выходной сигнал поступает параллельно на четвертые входы всех блоков 1441-800 регистров и открывает в них вторые ключи 146 /фиг.11/, пропускающие по одному сигналу Uвыд /40 кГц/, синхронно и параллельно выдающему из всех блоков 144 регистров коды стереопары /правого и левого кадров/ в блок 85 импульсных усилителей. Каждый накопитель кодов кадра имеет 7,68×106 выходов /1200×8×800/, которые подключены к стольким же входам в блоке 85 импульсных усилителей. В импульсных усилителях сигналы единиц кодов усиливаются до необходимой величины и поступают на управляющие входы своих излучающих ячеек 151, 152, 153 /фиг.13/ элементов матриц в экранах 96, 112, воспроизводящие параллельно правый и левый кадры стереопары.

Работа системы

Матрицы ПЗИ 3 и 8 /фиг.1/ параллельно нормируют аналоговые сигналы пикселов правого и левого кадра первой стереопары, представляющей изображение первого масштаба. Матрицы ПЗИ 13 и 15 формируют сигналы пикселов правого и левого кадров второй стереопары, представляющей изображение второго масштаба. Масштабы изображений определяются предварительно режиссером и выполняются оператором в процессе съемки. АЦП 16-21 преобразуют аналоговые видеосигналы в 8-разрядные коды, кодеры 22-27 выполняют сжатие потоков кодов цветовых сигналов с общим коэффициентом сжатия за кадр 4. С кодеров коды частотой 6 МГц поступают на первый и второй информационные входы формирователя 28 кодов /фиг.4/, преобразующего параллельные коды в последовательные, единицы в которых на выходе блока 28 представляются полусинусоидами, положительными в правых кадрах стереопар, и отрицательными полусинусоидами в левых кадрах стереопар. Нижняя боковая частота несущей 2268 МГц с информацией кодов излучается передатчиком 41 радиосигналов в эфир, занимаемая полоса в эфире ±227 Гц, 454 Гц.

На приемной стороне радиосигналы стереопар принимаются блоком 74 приема радиосигнала, выполняется двухполярное амплитудное детектирование /блок 76/, представление единиц в кодах возвращается с полусинусоид к импульсам, блок 113 выделяет строчные синхроимпульсы /ССИ/, блок 118 выделяет синхроимпульсы стереопар /СИС/. Коды трех цветовых сигналов правого кадра каждой стереопары поступают в первый приемный регистр 79, коды трех цветовых сигналов левого кадра каждой стереопары поступают во второй приемный регистр 80. Коды с приемных регистров проходят обработку каждый в своем канале: декодирование, удвоение отсчетов в строке, накопление кодов кадра в своем накопителе кодов кадра, а по окончании длительности кадра 20 мс поступают в соответствующие блоки импульсных усилителей 85, 90, 95 и 101, 106, 111, где усиливаются до необходимой величины и поступают на управляющие входы излучающих ячеек правого 96 и левого 112 плоскопанельных экранов. Воспроизводимый видеорежим 1200×800×50 Гц. В системе отсутствуют строчная и кадровая развертки. Правый и левый кадры стереопары воспроизводятся параллельно, каждый пиксел экрана излучается постоянно весь период 20 мс кадра. Зритель для получения объемного изображения одевает очки 121 раздельного поля зрения, поворотом очков и выдвижением бленд настраивает их поле зрения на правый и левый экраны так, чтобы правый глаз видел свой экран, а левый глаз свой. При просмотре обычной монопрограммы включает один экран и смотрит его как обычно. В предлагаемой системе увеличено разрешение кадра в два раза, упрощен ФЭП передающей стороны, объемное изображение зритель получает простыми очками раздельного поля зрения, а сама система является универсальной: годна для просмотра как стереопрограмм, так и монопрограмм телевещания.

Использованные источники

1. Патент РФ №2384011, кл. H04N 15/00, бюл. №7 от 10.03.10 г., прототип.

2. Колесниченко О.В., Шишигин И.В. Аппаратные средства PC. 5-е изд-е, СПб. 2004, 558-565, 567 вверху, 832-835.

3. М.С.Шумилин и др. Радиопередающие устройства. М., 1981, с.234, 235.

4. Патент РФ №2315142, кл. H04N 15/00, бюл. №3 от 27.01.08, с.6 фиг.7, аналог.

5. Патент РФ №2326508, кл. H04N 15/00, бюл. №16 от 10.06.08, с.5 фиг.5, аналог, (прототип прототипа).

6. "Домашний компьютер", №12, 2006, с.43.

7. "Радио", №6, 2009, с.8.

8. Цифровые интегральные микросхемы. Справочник. Минск, 1991, с.279, 272, 428, 433, 258.

9. Радиосвязь, вещание и телевидение./ Под ред. А.Д.Фортушенко, М., 1981, с.146.

10. Баркан В.Ф., Жданов В.К. Усилительная и импульсная техника. М., 1981, с.209.

Таблица 2
Параметры Значения
Передающая сторона
Несущая частота 2340 МГц
Передача цифровой видеоинформации нижняя боковая частота несущей 2268 МГц
Занимаемая полоса в эфире при стабильности несущей 10-7 ±227 Гц /454 Гц/
Получение изображения двух стереопар четыре матрицы ПЗИ
Дискретизация кодов видеосигналов 24 МГц
Частота стереопар 50 Гц
Видеорежим 600×800×50 Гц
Коэффициент сжатия видеоинформации 4
Приемная сторона
Воспроизводимый видеорежим 1200×800×50 Гц
Разрешение кадра 960×103 /1200×800/
Воспроизведение стереотелепрограмм двумя экранами
Воспроизведение монотелепрограмм одним или двумя экранами

Система стереотелевидения включает передающую сторону, содержащую фотоэлектрический преобразователь (ФЭП), включающий первый объектив, расположенную в его фокальной плоскости первую матрицу ПЗИ (прибор с зарядовой инжекцией), три предварительных усилителя, второй объектив, расположенный на соответствующем расстоянии от первого объектива и оптическая ось которого параллельна оптической оси первого объектива, в фокальной плоскости второго объектива расположена вторая матрица ПЗИ, передающая сторона включает первый-третий АЦП видеосигнала, формирователь кодов, первый и второй АЦП сигнала звука, на входы которых поданы звуковые сигналы, выход первого АЦП сигнала звука подключен к третьему информационному входу формирователя кодов, к четвертому информационному входу которого подключен выход второго АЦП сигнала звука, включает первый самоходный распределитель импульсов (СРИ), выходы которого объединены и подключены к пятому информационному входу формирователя кодов, второй выход (Uп) которого подключен к входу первого СРИ, второй СРИ, выходы которого объединены и подключены к шестому информационному входу формирователя кодов, последовательно соединенные генератор синусоидальных колебаний и синтезатор частот, с первого по пятый ключи, триггер и передатчик радиосигналов из последовательно соединенных усилителя несущей частоты, вход которого подключен к седьмому выходу синтезатора частот, амплитудный модулятор, второй вход которого подключен к первому выходу формирователя кодов, и выходной усилитель, сигнальные входы первого и второго ключей объединены и подключены к пятому выходу синтезатора частот, выход первого ключа подключен к первому входу первой матрицы ПЗИ, второй вход которой подключен к выходу третьего ключа, сигнальные входы третьего, четвертого ключей и управляющие входы первого-третьего АЦП видеосигнала объединены и подключены к первому выходу синтезатора частот, сигнальный вход пятого ключа подключен к второму выходу синтезатора частот, шестой выход которого подключен к управляющему входу пятого ключа, выход которого подключен к входу триггера, первый выход которого подключен параллельно к управляющим входам (Uот) первого и третьего ключей, второй выход триггера подключен к управляющим входам второго и четвертого ключей, второй управляющий (тактовый) вход формирователя кодов подключен к четвертому выходу синтезатора частот, к пятому выходу которого подключен третий управляющий вход формирователя кодов, первые управляющие входы первого и второго АЦП сигнала звука объединены и подключены к первому выходу синтезатора частот, к третьему выходу которого подключены вторые управляющие входы первого, второго АЦП сигнала звука, третьи управляющие входы которых подключены к пятому выходу синтезатора частот, формирователь кодов включает три канала, первый и второй каналы идентичны, первый канал включает последовательно соединенные первый блок элементов И, первый и второй элементы ИЛИ и первый выходной ключ, и первый самоходный распределитель импульсов (СРИ), второй канал включает последовательно соединенные второй блок элементов И, третий и четвертый элементы ИЛИ и второй выходной ключ, и второй СРИ, третий канал включает третий блок элементов И, пятый элемент ИЛИ, выход которого подключен к второму входу второго элемента ИЛИ, и третий СРИ, включает четвертый блок элементов И, шестой элемент ИЛИ, выход которого подключен к второму входу четвертого элемента ИЛИ, и четвертый СРИ, формирователь кодов включает первый, второй и третий ключи, и последовательно соединенные счетчик импульсов и дешифратор, вторые входы элементов И первого и второго каналов подключены к выходам соответственно первого, второго СРИ, вторые входы третьего и четвертого блоков элементов И подключены к выходам третьего и четвертого СРИ, первым выходом формирователя кодов являются объединенные выходы обоих выходных ключей, выход первого ключа подключен к входам первого и второго СРИ, выход второго ключа подключен к входам третьего и четвертого СРИ, первый выход дешифратора подключен к первому входу (Uот) первого ключа, второй выход дешифратора подключен к второму управляющему входу (Uз) первого ключа и к первому управляющему входу второго ключа, третий выход дешифратора подключен к второму управляющему входу второго ключа и является вторым выходом (Uп) формирователя кодов, подключенный к входу первого СРИ передающей стороны, выход третьего ключа подключен к третьему входу четвертого элемента ИЛИ, управляющими входами формирователя кодов являются: первый - объединенные сигнальные входы первого и второго ключей и счетный вход счетчика импульсов, второй - объединенные сигнальные входы обоих выходных ключей, третьим - управляющий вход (Uo) счетчика импульсов, четвертым - управляющий вход (Uз) третьего ключа, включает приемную сторону, содержащую блок управления (выбор каналов), антенну, тракт приема и обработки кодов видеосигналов, вход которого подключен к антенне, канал формирования управляющих сигналов, плоскопанельный экран и два канала воспроизведения звука, тракт приема и обработки кодов видеосигналов содержит последовательно соединенные блок приема радиосигналов, первый вход которого подключен к антенне, вторая группа входов подключена к первой группе выходов блока управления, усилитель радиочастоты и двухполярный амплитудный детектор, первый и второй формирователи импульсов, входы которых подключены соответственно к первому и второму выходам двухполярного амплитудного детектора, первый приемный регистр, информационный вход которого подключен к выходу первого формирователя импульсов, второй приемный регистр, информационный вход которого подключен к выходу второго формирователя импульсов, и три идентичных канала сигналов R, G, В, каждый из которых включает регистр, блок удвоения (обработки) кодов и накопитель кодов кадра, содержащий блоки регистров по числу строк в кадре, канал формирования управляющих сигналов включает последовательно соединенные блок выделения строчных синхроимпульсов (ССИ), синтезатор частот, ключ, счетчик импульсов и дешифратор, и блок выделения синхроимпульсов стереопар (СИС), первый вход блока выделения ССИ и второй вход блока выделения СИС подключены к выходу первого формирователя импульсов, второй вход блока выделения ССИ и первый вход блока выделения СИС подключены к выходу второго формирователя импульсов, вторая группа входов синтезатора частот подключена к второй группе выходов блока управления, первый выход (24 МГц) синтезатора частот подключен параллельно к управляющим входам блоков удвоения (обработки) кодов, второй выход синтезатора частот (Uт) подключен параллельно к тактовым входам первого и второго приемных регистров и третьим управляющим входам первого и второго каналов воспроизведения звука, к четвертым управляющим входам которых подключен третий выход (80 кГц) синтезатора частот, четвертый выход которого подключен параллельно к третьим управляющим входам накопителей кодов кадра, пятый выход синтезатора частот подключен к третьему входу блока приема радиосигналов, первый выход дешифратора подключен к первым управляющим входам первого и второго каналов воспроизведения звука, к вторым управляющим входам которых, к второму управляющему входу (Uз) ключа и управляющему входу (Uo) счетчика импульсов подключен второй выход дешифратора, информационный вход первого канала воспроизведения звука подключен к выходу первого формирователя импульсов, информационный вход второго канала воспроизведения звука подключен к выходу второго формирователя импульсов, выход блока выделения ССИ подключен к первому управляющему входу ключа и параллельно к вторым управляющим входам накопителей кодов кадра, блок выделения ССИ и блок выделения СИС идентичны, каждый содержит последовательно соединенные пятиразрядный счетчик импульсов и дешифратор, выход которого является выходом блока, элемент НЕ, первый и второй диоды, информационным входом является вход счетчика импульсов, управляющим входом является вход первого диода, выход дешифратора через второй диод подключен к выходу элемента НЕ и вместе они подключены к управляющему входу (Uo) после первого диода, вход элемента НЕ подключен к счетному входу счетчика импульсов, отличающаяся тем, что на передающей стороне в ФЭП введены третий объектив, расположенный рядом с первым объективом, оптическая ось третьего объектива параллельна оптической оси первого объектива, в фокальной плоскости третьего объектива расположена третья матрица ПЗИ, первый-третий выходы которой подключены соответственно к входам первого-третьего предварительных усилителей, введены четвертый-шестой предварительные усилители, к входам которых подключены соответственно первый-третий выходы второй матрицы ПЗИ, введен четвертый объектив, расположенный рядом с вторым объективом, оптические оси их параллельны, в фокальной плоскости четвертого объектива расположена четвертая матрица ПЗИ, первый-третий выходы которой подключены соответственно к входам четвертого-шестого предварительных усилителей, первый вход второй матрицы ПЗИ подключен к выходу первого ключа, второй вход второй матрицы ПЗИ подключен к выходу третьего ключа, первые входы третьей и четвертой матриц ПЗИ подключены к выходу второго ключа, вторые входы третьей и четвертой матриц ПЗИ подключены к выходу четвертого ключа, введены четвертый-шестой АЦП видеосигнала, идентичные первому-третьему АЦП видеосигнала, введены первый-шестой кодеры, информационные первый-восьмой входы каждого из которых подключены к первому-восьмому выходам соответственно первого-шестого АЦП видеосигнала, управляющие входы кодеров объединены и подключены к восьмому выходу (6 МГц) синтезатора частот, к которому подключен и первый управляющий вход формирователя кодов, управляющие входы четвертого-шестого АЦП видеосигнала объединены и подключены к управляющим входам первого-третьего АЦП видеосигнала, выходы первого-третьего кодеров подключены к первому информационному входу формирователя кодов, к второму информационному входу которого подключены выходы четвертого-шестого кодеров, четвертый управляющий вход формирователя кодов и управляющий (Uп) вход второго СРИ подключены к второму выходу (50 Гц) синтезатора частот, первый - шестой кодеры выполнены идентично, каждый включает последовательно соединенные регистр, схему сравнения (компаратор), счетчик импульсов и дешифратор, последовательно соединенные блок элементов задержек, блок ключей и буферный накопитель кодов кадра, информационными входами кодера являются поразрядно объединенные первый-восьмой входы регистра, первые первый-восьмой входы схемы сравнения и первый-восьмой входы блока элементов задержек, выходами являются первый-девятый выходы буферного накопителя кодов кадра, управляющим входом является управляющий вход (6 МГц) буферного накопителя кодов кадра, первый выход схемы сравнения подключен к первому управляющему входу регистра (Uвыд), к второму управляющему входу (Uз) блока ключей, к счетному входу счетчика импульсов, первый-восьмой выходы которого через диоды подключены к первому-восьмому входам буферного накопителя кодов кадра, второй и третий выходы схемы сравнения объединены, объединенный выход подключен параллельно к второму управляющему входу (Uo) регистра, к первому управляющему входу (Uот) блока ключей, к первому управляющему входу (Uвыд) счетчика импульсов и к входу девятого разряда буферного накопителя кодов кадра, входы дешифратора подключены к первому-восьмому выходам счетчика импульсов, выход дешифратора подключен к второму управляющему входу (Uo) счетчика импульсов и через диод к первому управляющему входу (Uот) блока ключей, первый блок элементов И формирователя кодов содержит двадцать семь элементов И, первые входы которых являются первым информационным входом формирователя кодов и подключены к первому-девятому выходам первого-третьего кодеров, второй блок элементов И содержит двадцать семь элементов И, первые входы которых являются вторым информационным входом формирователя кодов и подключены к первому-девятому выходам каждого из четвертого-шестого кодеров, на приемной стороне введены вторые три идентичных канала сигналов R2, G2, В2, каждый из которых включает последовательно соединенные регистр, декодер, блок удвоения (обработки) кодов, накопитель кодов кадра и блок импульсных усилителей, выходы которых подключены к соответствующим входам введенного второго (левого) плоскопанельного экрана, в каждый из первых трех каналов цветовых сигналов R, G, В введены декодер, первый-девятый входы которого подключены к выходам регистра своего канала, а первый-восьмой выходы декодера подключены к первому-восьмому входам блока удвоения (обработки) кодов своего канала, и блок импульсных усилителей, входы каждого из которых подключены к выходам накопителя кодов кадра своего канала, а выходы их подключены к входам первого (правого) плоскопанельного экрана, каждый блок импульсных усилителей содержит импульсных усилителей по числу разрешения кадра и числу разрядов в коде 7,68·106 (1200×800×8), первый и второй приемные регистры каждый содержит по двадцать семь разрядов, в первом приемном регистре выходы первого-девятого разрядов подключены к входам первого-девятого разрядов регистра канала сигнала R, выходы десятого-восемнадцатого разрядов подключены к входам первого-девятого разрядов регистра канала сигнала G, выходы девятнадцатого-двадцать седьмого разрядов подключены к входам первого-девятого разрядов регистра канала сигнала В, во втором приемном регистре выходы первого-девятого разрядов подключены к входам первого-девятого разрядов регистра канала сигнала R2, выходы десятого-восемнадцатого разрядов подключены к входам первого-девятого разрядов регистра канала сигнала G2, выходы девятнадцатого-двадцать седьмого разрядов подключены к входам первого-девятого разрядов регистра канала сигнала В2, вторые управляющие входы (Uвыд) первого и второго приемных регистров объединены и подключены к шестому выходу синтезатора частот, к которому параллельно подключены управляющие входы (Uвыд) регистров каналов сигналов R, G, В и R2, G2, В2, первые и вторые управляющие входы декодеров всех каналов цветовых сигналов подключены параллельно соответственно к шестому и первому выходам синтезатора частот, управляющие входы блоков удвоения кодов всех каналов объединены и подключены к первому выходу (24 МГц) синтезатора частот, одноименные первый, второй и третий управляющие входы накопителей кодов кадра объединены и подключены соответственно к выходу блока выделения СИС (50 Гц), к выходу блока выделения ССИ (40 кГц) и к четвертому выходу (48 МГц) синтезатора частот, декодеры идентичны, каждый содержит последовательно соединенные первый девятиразрядный регистр, накопитель кодов кадра, второй девятиразрядный регистр, первый блок ключей из восьми ключей и третий регистр, последовательно соединенные второй блок ключей из восьми ключей, восьмиразрядный вычитающий счетчик импульсов и дешифратор, с первого по четвертый ключи, информационным входом декодера являются первый-девятый входы первого регистра, выходом являются первый(восьмой выходы третьего регистра, управляющими входами являются: первый - объединенные управляющий вход первого регистра и сигнальный вход (6 МГц) третьего ключа, второй - объединенные сигнальные входы (24 МГц) первого, второго и четвертого ключей, выход девятого разряда второго регистра подключен параллельно к первому управляющему входу (Uот) второго ключа, к вторым управляющим входам (Uз) первого, третьего, четвертого ключей, к второму управляющему входу (U3) первого блока ключей, к первому управляющему входу (Uот) второго блока ключей, выход первого ключа подключен к первому управляющему входу (Uвыд1) третьего регистра, второй управляющий вход (Uвыд2) которого подключен к выходу второго ключа, к которому подключен и счетный вход вычитающего счетчика импульсов, выход дешифратора подключен параллельно к первому управляющему входу (Uот) первого блока ключей, к второму управляющему входу (Uот) второго блока ключей, к первым управляющим входам первого, третьего, четвертого ключей, к второму управляющему входу (Uз) второго ключа, в блоках удвоения (обработки) кодов первые-восьмые выходы пятого и шестого регистров и ноль-седьмой выходы сумматора поразрядно объединены и являются выходами в блоках удвоения (обработки) кодов, первый (правый) и второй (левый) плоскопанельные экраны идентичны, каждый содержит элементы матриц по разрешению кадра (1200х800), элементы матриц идентичны, каждый включает светодиод белого свечения и корпус соответствующей формы, объединяющий в себе три излучающие ячейки, левая нижняя излучает красный цвет, верхняя излучает зеленый цвет, нижняя правая излучает синий цвет, излучающие ячейки идентичны, каждая включает корпус цилиндрической формы, микрообъектив, ирисовую диафрагму, с первого по восьмой биморфные микропьезоэлементы, один торец каждого закреплен жестко в корпусе излучающей ячейки, а свободные концы микропьезоэлементов составляют ирисовую диафрагму и выполняются плоскими тонкими лепестками соответствующей формы каждый, размеры площадей которых соответствуют принципу двоичного кода, каждый из лепестков расположен в прорези корпуса ирисовой диафрагмы, в выходном торце корпуса излучающей ячейки расположен соответствующий цветной светофильтр одного из основных цветов R, G, В, излучающая плоскость светодиода расположена в фокальных плоскостях микрообъективов излучающих ячеек, входы первого-восьмого микропьезоэлементов являются управляющими входами излучающих ячеек, подключенные к выходам соответствующих импульсных усилителей в соответствующих блоках импульсных усилителей, очки раздельного поля зрения содержат оправу с душками для ушей, окна очков без стекол, между собой соединены подвижно относительно друг друга в горизонтальной плоскости, каждое окно очков имеет съемную конусную бленду прямоугольной формы на конце, бленда из двух частей: первая часть вкручивается в окно очков, вторая наружная часть выдвигается или вдвигается в первую, изменяя длину бленды.



 

Похожие патенты:

Изобретение относится к обработке стерео изображений и видео и, в частности, к способам вычисления и улучшения карты диспарантности на основе стерео изображений. .

Изобретение относится к аппаратным средствам персонального компьютера (ПК) и систем стереотелевидения, может использоваться для воспроизведения стереовидеоинформации.

Изобретение относится к пользовательскому интерфейсу коррекции панорамных изображений, захваченных посредством всенаправленной камеры. .

Изобретение относится к стереоскопической видеотехнике и может быть использовано для создания стереоскопических и автостереоскопических (безочковых) телевизоров и мониторов с реализацией максимального пространственного разрешения в каждом ракурсе стереоизображения, равного полному пространственному разрешению оптических структур-формирователей изображения, в том числе для создания плоских автостереоскопических дисплеев на жидкокристаллических матрицах практически любого типа.

Изобретение относится к системам основанным на анализе изображений отслеживания перемещения множества объектов на определенной области. .

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания. .

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания. .

Изобретение относится к стереоскопической видеотехнике и может быть использовано для создания стереоскопических телевизоров и мониторов с наблюдением стереоизображения как без очков с сохранением возможности наблюдения моноскопических изображений.

Изобретение относится к технике связи и может быть использовано для цифрового телевещания. .

Изобретение относится к способу обработки видео данных, в частности к выявлению двумерного экранного меню на стереокадре

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания

Изобретение относится к технике радиосвязи и может быть использовано дли цифрового телевещания

Изобретение относится к технике радиосвязи и может использоватся для цифрового телевещания одного стереоканала иди двух монотелеканалов

Изобретение относится к технике радиосвязи и может быть использовано для стереофонического радиовещания с сопровождением вещания цветовым отображением стереозвуковых сигналов

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания. Технический результат - снижение разрядности передаваемых кодов видеосигналов и звука в 1,6 раза, введение на передающей стороне цифровых микрофонов, на приемной стороне повышение разрешения экранов в два раза, достигаемое получением трех цветовых тонов R.G.B пикселя из одной излучающей ячейки. Сущность изобретения в ведении на передающей стороне в каждый канал обработки кодов видеосигналов преобразователя "код 2n-код 2n-1", в каждый канал обработки кодов звука преобразователя "звук-код", на приемной стороне выполнение каждого элемента матрицы экрана из одной излучающей ячейки. 7 табл., 16 ил.
Наверх