Система стереотелевидения

Авторы патента:


Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения
Система стереотелевидения

 


Владельцы патента RU 2462828:

Волков Борис Иванович (RU)

Изобретение относится к технике радиосвязи и может быть использовано дли цифрового телевещания. Техническим результатом является формирование цифрового видеоизображения с аналого-цифровым преобразованием его в двоичный код 30-битной глубины цвета. Результат достигается тем, что на передающей стороне системы вводится фотоэлектрический преобразователь /ФЭП/, содержащий два приемника изображения, каждый из которых включает матрицу из преобразователей "яркость излучения - код", шесть блоков импульсных усилителей, шесть блоков выделения сигналов старших разрядов в коде, шесть блоков шифраторов и шесть блоков четырехразрядных регистров. 1 табл., 22 ил.

 

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания.

Прототипом принята "Универсальная система телевидения" [1], содержащая на передающей стороне два фотоэлектрических преобразователя, первый формирует сигналы трех цветов правого кадра и сигналы трех цветов левого кадра стереопар, включает шесть АЦП видеосигналов, шесть кодеров, выполняющих сжатие потока кодов кадра с коэффициентом сжатия 4 за кадр, формирователь потока кодов, два триггера, два самоходных распределителя импульсов /СРИ/, два АЦП сигналов звука, синтезатор частот и одноканальный передатчик радиосигналов, на приемной стороне содержащая блок управления, тракт приема кодов видеосигналов, первый канал обработки кодов из трех каналов цветовых сигналов R1, G1, B1, второй канал обработки кодов из трех каналов цветовых сигналов R2, G2, B2, первый и второй плоскопанельные экраны. Кадры стереопар идут параллельно, применяется полярное разделение сигналов. На приемной стороне сжатая видеоинформация восстанавливается декодерами, на правом и левом экранах воспроизводятся правый и левый кадры, которые зритель наблюдает через очки раздельных полей зрения. Недостатками прототипа являются длительный процесс считывания видеосигналов при использовании датчиком изображения матричного прибора с зарядовой инжекцией, заряды, накопленные каждым пикселом датчика ПЗИ [2, с.830], считываются в последовательном порядке по отсчетам в строке и по строкам в кадре. Каждый элемент матрицы преобразует величину светового потока в напряжение пропорционально яркости потока, которое для перевода его в цифровой видеосигнал требует еще и аналого-цифровое преобразование. Чем ниже частота считывания сигналов, тем больше величина напряжения сигнала, с увеличением частоты кадров снижается величина сигнала, снижается и качество изображения, передаваемого на приемную сторону.

Цель изобретения - применение на передающей стороне системы приемников изображения, формирующих цифровой видеосигнал, не зависящий от частоты считывания, и получение на передающей стороне 30-битной глубины цвета: десять разрядов в кодах красного, зеленого и синего цветов, на приемной стороне воспроизведение изображения с 30-битной глубиной цвета.

Техническим результатом является формирование цифрового видеоизображения кадра со скоростью распространения света с одновременным аналого-цифровым преобразованием его в двоичные коды 30-битной глубины цвета. Сущность изобретения в том, что на передающей стороне системы стереотелевидения вводится фотоэлектрический преобразователь /ФЭП/, содержащий два приемника изображения, каждый из которых включает матрицу из соответствующего числа преобразователей "яркость излучения - код", шесть блоков импульсных усилителей, шесть блоков выделения старших разрядов кода, шесть блоков шифраторов и шесть блоков четырехразрядных регистров, на приемной стороне в каждый канал обработки кодов цветового сигнала вводятся последовательно соединенные блок дешифратора и блок восстановления десятиразрядного кода. В заявляемой системе видеорежим 1000 строк × 1100 отсчетов × 25 Гц, где 1000 - число строк в кадре, 1100 - число отсчетов в строке, 25 Гц - частота стереопар. Правый и левый кадры идут параллельно. Частота дискретизации кодов видеосигналов:

fд=25 Гц × 1100 × 1000=27,5 МГц,

частота строк fc=25 Гц × 1000=25 кГц. В системе используются кодеры, выполняющие сжатие потока кодов с коэффициентом 4 за кадр. При коэффициенте сжатия 4 частота выдачи кодов из кодеров составляет: fд=27,5 МГц : 4=6,875 МГц. Частота тактовых синусоидальных колебаний при формировании потоков кодов кадра составляет:

fт=6,875 МГц × 16=110 МГц,

где 6,875 МГц - частота выдачи кодов с кодеров, 16 - число разрядов в кодах звука, в кодах цветовых сигналов по пять разрядов, суммарный код в правом и левом кадрах из 15-ти разрядов /пять разрядов цвета R, пять разрядов цвета G, пять разрядов цвета В, итого в сумме 15 разрядов/. Период следования кодов , период разрядов в коде .

Несущая частота передатчика приемной стороны принимается fн=110 МГц × 16=1760 МГц/λ=17 см дециметровый диапазон/.

Верхняя боковая частота fнв=1760+110=1870 МГц,

нижняя боковая частота fнн=1760-110=1650 МГц /λ=18 см/.

С передатчика радиосигналов параллельно передаются два потока кодов: правого кадра R1, G1, В1 и левого кадра R2,G2,B2 стереопар. На приемной стороне сжатая видеоинформация восстанавливается на 100%, на двух экранах параллельно воспроизводятся два изображения: на правом экране правый кадр, на левом экране - левый. Разрешение экранов 1100 отсч × 1000 строк = 1,1×106 пикселов. Из 1100 отсчетов в каждой строке уходит по три отсчета на передачу трех кодов звука /фиг.2/. Передающая сторона на фиг.1, структура цифрового потока на фиг.2, расположение элементов в матрице приемника изображения на фиг.3, триада одного элемента матрицы на фиг.4, преобразователь "яркость излучения - код" на фиг.5, блок выделения старшего разряда в коде на фиг.6, блок регистров на фиг.7, формирователь потока кодов на фиг.8, спектр амплитудно-модулированного сигнала на фиг.9, двухполярный амплитудный детектор на фиг.10, кодер на фиг.11, приемная сторона на фиг.12, декодер на фиг.13, блок восстановления десятиразрядного кода на фиг.14, накопитель кодов кадра на фиг.15, блоки регистров на фиг.16, 17, блок выделения ССИ, КСИ на фиг.18, один элемент матрицы и вид его внутри сверху на фиг.19, излучающая ячейка на фиг.20, размещение элементов матрицы в строке экрана на фиг.21, временные диаграммы работы системы на фиг.22.

Передающая сторона содержит /фиг.1/ фотоэлектрический преобразователь 1 /ФЭП/, являющийся датчиком сигналов трех цветов правого кадра и трех цветов левого кадра, и включает первый объектив 2 и первый приемник 3 изображения, приемная сторона которого расположена в фокальной плоскости первого объектива 2, оптическое разрешение приемника 3 изображения 1100×1000 /1,1×106/ пикселов, три группы выходов с которого 1 - 1,1×107 /10 разр × 1,1×106/ подключены к входам соответственно 1,1×107 блоков 4, 5, 6 импульсных усилителей, а выходы их 1 - 1,1×107 с каждого из блоков 4-6 подключены соответственно к входам 1 - 1,1×107 блоков 7, 8, 9 выделения сигнала старшего разряда кода, дешифраторов в блоках 7, 8, 9 соответствует разрешению кадра 1,1×106, выходы 1,1×106 блоков 7-9 подключены к стольким же входам блоков 10, 11, 12 шифраторов, каждый из которых включает шифраторы [3, с.207, рис.8.6] по числу разрешения кадра 1,1×106, выходы шифраторов подключены к входам соответствующих четырехразрядных регистров блоков 13, 14, 15 регистров, каждый из этих блоков включает четырехразрядные регистры по числу разрешения 1,1×106 кадра /фиг.7/. ФЭП 1 включает второй объектив 16, второй приемник 17 изображения, приемная сторона его расположена в фокальной плоскости объектива 16, разрешение матрицы 1,1×106 /1100×1000/, три группы выходов с которой 1,1×107 подключены к входам 1,1×107 блоков 18, 19, 20 импульсных усилителей, выходы каждого блока 18, 19, 20 подключены соответственно к входам 1,1×107 блоков 21, 22, 23, содержащие дешифраторы, выделяющие старшие сигналы в кодах, выходы 1,1×106 блоков 21-23 подключены к входам соответственно 1,1×106 блоков 24, 25, 26 шифраторов, каждый из которых содержит шифраторы по числу разрешения кадра 1,1×106, первый - четвертый выходы каждого шифратора подключены к своим четырехразрядным регистрам в блоках 27, 28, 29, каждый из которых содержит регистры по числу разрешения кадра 1,1×106, Первые - четвертые выходы блоков 13-15 и 27-29 являются выходами ФЭП 1. Передающая сторона включает шесть кодеров 30, 31, 32, 33, 34, 35, выполненных аналогично кодерам аналога [4, с.6, фиг.5, 6], включает формирователь 36 потока кодов, синтезатор 37 частот, выдающий с первого выхода импульсы частоты стереопар 25 Гц, со второго выхода импульсы Uвыд 6,875 МГц, с третьего - импульсы дискретизации кодов звука 75 кГц, с четвертого - тактовые синусоидальные колебания 110 МГц, с пятого - импульсы частоты строк 25 кГц, с шестого - импульсы частоты дискретизации кодов 27,5 МГц, с седьмого - синусоидальные колебания несущей частоты 1760 МГц. Все сигналы со стабильностью 10-7 включают первый 38 и второй 39 самоходные распределители импульсов /СРИ/, выполненные идентично [5, с.269, 274, рис.9.7], первый 40 и второй 41 АЦП сигналов звука, выполненные идентично АЦП сигналов звука в аналоге [6, с.5, фиг.7]. АЦП 40, 41 преобразуют звуковые сигналы 3в1 и 3в2 в 16-разрядные коды с частотой 75 кГц. СРИ 38 выдает код строчного синхроимпульса из 16 единиц подряд, СРИ 39 формирует код кадровых синхроимпульсов КСИ из 16 единиц подряд, при передаче коды ССИ и КСИ разделяются по полярному признаку. Передающая сторона содержит передатчик 42 радиосигналов из последовательно соединенных усилителя 43 несущей частоты, амплитудного модулятора 44, включающего последовательно соединенные кольцевой модулятор, подавляющий несущую 1760 МГц [7, с.234, 235], и полосовой фильтр, отфильтровывающий ненужную верхнюю боковую частоту 1870 МГц. Нижняя боковая частота 1650 МГц с видеоинформацией кодов стереопар поступает в выходной усилитель 45 и излучает в эфир со стабильностью 10-7, отсюда занимаемая в эфире полоса ±165 Гц или 330 Гц. Первый 3 и второй 17 приемники изображения дают "начальный продукт" системе стереотелевидения - правый и левый кадры стереопары для передачи и воспроизведения их на приемной стороне. Приемники 3, 17 изображения выполняются идентично и со скоростью распространения света формируют цифровые видеокадры правого и левого кадров, каждый включает матрицу из 1,1×106 /1100×1000/ элементов, расположенных последовательно по 1100 штук в строке, кадр включает 1000 строк. Изображения кадров проецируются объективами 2, 16 на приемные поверхности приемников 3, 17 изображения. Каждый отдельный элемент матрицы представляется триадой /фиг.4/ из трех преобразователей "яркость излучения - код" /фиг.5/. Левый инжний преобразователь принимает красное R излучение, верхний преобразователь принимает зеленое G излучение, правый нижний принимает синее В излучение. Преобразователь "яркость излучения - код" /фиг.4, 5/ включает непрозрачный корпус 46 формой прямоугольного параллелепипеда из изоляционного материала, в переднем торце корпуса 46 расположен цветной светофильтр 47 одного из базовых цветов R, G, В, за цветным светофильтром 47 в непрозрачной перегородке 48 закреплен микрообъектив 49, по оптической оси которого и под углом 45° к ней последовательно друг за другом размещены и жестко закреплены с первого по десятый полупрозрачные микрозеркала 501-10, на стороне корпуса, к которой повернуты микрозеркала, расположены с первого по десятый соответствующие фотоприемники 511-10, принимающие отраженные полупрозрачными микрозеркалами излучение и выдающие электрические импульсы в свой импульсный усилитель блока 4 /5, 6/ или 15 /16, 17/. Световой поток после цветного светофильтра поступает в микрообъектив 49, направляющий его по своей оси на центры полупрозрачных микрозеркал 501-10. Принцип преобразования "яркость излучения - код" основан на том, что каждое впереди расположенное микрозеркало 50 пропускает на следующее за ним поток света, ослабленный в два раза, что соответствует принципу двоичного кода. В микрозеркалах светоделительное покрытие, выполняющее отношение отраженного излучения к пропущенному как 1:0,5 [8, c.223]. Число полупрозрачных микрозеркал 50 соответствует получению десятиразрядных кодов. Электрический сигнал с фотоприемников 51 /фиг.5/ усиливается в импульсных усилителях блоков 4-6 и 18-20, формируется по амплитуде и длительности и поступает на входы блоков 7-9 /21-23/, дешифраторы в которых выделяют в каждом десятиразрядном коде сигнал "1" старшего разряда кода. Коды с преобразователей представляют последовательно следующие единицы, исходя из этого принимается вариант не передавать целиком десятиразрядные коды из единиц, а передать только двоичный код сигнала единицы старшего разряда в коде. В этом случае код содержит не десять разрядов, а только четыре: код единицы старшего разряда будет от 0001 до 1010 /от 1 до 10/. В этом случае уменьшается число передаваемых сигналов в 2,5 раза и можно снизить несущую частоту в 1,875 раза: вместо 30 разрядов в посылке /10×3/ передаются 16 разрядов /сигнал звука/, частота тактовых колебаний при 30 разрядах составляет 6,875 МГц × 30=206,25 МГц, несущая будет 206,25 МГц × 16=3300 МГц. На приемной стороне код восстанавливается в первоначальный вид дешифратором и блоком восстанавления кода.

Таблица 1
Коды с преобразователя "яркость излучения - код" Коды сигналов старших разрядов с шифраторов блоков 10-12, 24-26
0000000001 0001 /1/
0000000011 0010 /2/
0000000111 0011 /3/
0000001111 0100 /4/
0000011111 0101 /5/
0000111111 0110 /6/
0001111111 0111 /7/
0011111111 1000 /8/
0111111111 1001 /9/
1111111111 1010 /10/

Выделение "1" старшего разряда в кодах выполняется параллельно и одновременно во всех кодах блоков 7-9, 21-23 схемами дешифраторов 52 /фиг.6/, включающих 20 элементов НЕ и 10 элементов И по числу разрядов в коде. Десятиразрядные коды в параллельном виде поступают с выходов блоков 4-6 /18-20/ на первый - десятый входы дешифратора 52, который выдает с выхода сигнал с одного разряда - старшего разряда в каждом коде в блоки 10-12 /24-26/ шифраторов, которые, в свою очередь, выдают двоичный код этого старшего разряда в блоки регистров 13-15 /27-29/, число шифраторов в блоках 10-12 /24-26/ по 1,1×106. Блоки регистров 13-15, 27-29 идентичны, каждый включает по 1,1×106 четырехразрядных регистров /фиг.7/ 55 и последовательно соединенные ключ 56 и распределитель 57 импульсов, имеющий с первого по 1,1×106 выходы. Информационными входами блока регистров 13-15 /27-29/ являются первый - четвертый входы всех регистров, подключенные к выходам 4×1,1×106 блоков 10-12, 24-26. Выходами блоков регистров 13-15, 27-29 являются поразрядно объединенные первый-четвертый выходы всех регистров 55. Первым управляющим входом блока регистров 13-15 /27-29/ является сигнальный вход ключа 56 /27,5 МГц/, вторым управляющим входом Uот /25 Гц/ является управляющий вход ключа 56, выход которого подключен к входу распределителя 57 импульсов, выходы которого с первого по 1,1×106 последовательно подключены к управляющим входам регистров 551-1,1×106 и являются сигналами выдачи Uвыд кодов из регистров 55. Ключ 56 открывается передним фронтом импульса частоты кадров 25 Гц на длительность 40 мс, за которое сигналы выдачи с распределителя 57 импульсов выдают с частотой 27,5 МГц коды из регистров 55 последовательно в соответствующий кодер 30-35. Кодеры выполнены идентично кодерам аналога [2, с.6, фиг.5, 6]. Передающая сторона включает шесть кодеров 30-35, формирователь 36 потока кодов, синтезатор 37 частот, первый 38 и второй 39 самоходные распределители импульсов /СРИ/, выполненные идентично [5, с.269, 274], первый 40 и второй 41 АЦП сигналов звука, выполненные идентично АЦП сигнала звука аналога [6, с.5, фиг.7]. Кодеры идентичны, каждый включает /фиг.11/ последовательно соединенные регистр 79, схему сравнения 80, счетчик 81 импульсов и дешифратор 82, последовательно соединенные блок 83 элементов задержек, блок 84 ключей и буферный накопитель 85 кодов кадра. Первым - четвертым информационными входами являются поразрядно объединенные входы регистра 79, первые входы схемы 80 сравнения и входы блока 83 элементов задержек. Выходами являются с первого по пятый выходы буферного накопителя 85 кодов кадра, объем которого 302500 пятиразрядных кодов /275отсч×1100строк/. Поочередная выдача кодов с блоков 13-15, 27-29 в кодеры 30-32, 33-35 выполняется сигналами дискретизации кодов 27,5 МГц. Четырехразрядные коды в параллельном виде поступают на первый - четвертый входы регистра 79, на первые входы схемы 80 сравнения и на входы блока 83 элементов задержек. Исходное состояние ключей в блоке 84 открытое. Код в блоке 83 задерживается на 18 нс на время срабатывания схемы 80 сравнения и поступает через открытые ключи блока 84 на первый - четвертый разряды буферного накопителя 85 кодов кадра емкостью 302500 пятиразрядных кодов. Схема сравнения 79 выполняет сравнение по величине каждого предыдущего с последующим кодов для выявления их равенства или неравенства. При следовании неравных кодов они проходят через блок 83, открытые ключи блока 84 и поступают на первый - четвертые входы первого - четвертого разрядов буферного накопителя 85 кодов. Выдача кодов из блока 85 выполняется сигналами 6,875 МГц с блока 37. Поступление кодов в блок 85 при следовании неравных кодов идет с частотой 27,5 МГц. В общем потоке кодов имеется большое число и равных кодов по величине, чем выше частота дискретизации, тем равных кодов больше. Кодер сжимает поток с плавющим коэффициентом сжатия от 1 до 15. Средний коэффициент сжатия за кадр принимается в 4, поэтому сигналы выдачи с блока 85 осуществляются с частотой 6,875 МГц. При коэффициенте сжатия более 4 эта частота будет тем более удовлетворять. Схема 80 сравнения выполняет сравнение кодов и представляется двумя микросхемами 530СП1 с временем сравнения 18 нс [9, с.279]. При неравенстве кодов А>В появляется сигнал на выходе 2 блока 80, при равенстве кодов А=В появляется сигнал на выходе 1 блока 80, при А<В, сигнал с выхода 3. При равенстве кодов сигнал с выхода 1 закрывает ключи в блоке 84, поступает счетным импульсом Uсч на вход счетчика 81 и на первый управляющий вход Uвыд регистра 79. Счетчик 81 ведет счет импульсов с выхода 1 блока 80 пока идут равные коды. Счетчик 81 четырехразрядный, максимальный код в нем 1111 /15/, отсюда и плавающий коэффициент сжатия от 1 до 15. Счетчик 81 из микросхем К500ИЕ160 с временем срабатывания 8 нс [9, с.428]. При появлении неравных кодов со схемы 80 следует сигнал с выхода 2 или 3, которые объединены, сигнал с них используется для выдачи кода числа равных кодов из счетчика 81 через диоды в 1-4 разряды блока 85 и для заполнения в блоке 85 пятого разряда, который используется при декодировании для опознания по нему кода числа равных кодов, этот же сигнал открывает ключи в блоке 84 /вход 1/ и обнуляет регистр 79 /вход 2/. Выданный перед этим с блока 85 код является первым кодом в последовательности, на диаграмме 1 /фиг.11/ они помечены крестиками. Коды, равные по величине и подсчитанные счетчиком 81, исключаются из потока кодов, диаграмма III. Исключение равных кодов из потока определяет коэффициент сжатия. Емкость буферного накопителя 85 кодов соответствует числу пятиразрядных кодов кадра 302500 и обеспечивает темп прохода кодов с частотой 6,875 МГц. При следовании подряд кодов, равных по величине более 15 штук, в работу вступает дешифратор 82: при коде 1111 со счетчика 81 дешифратор 82 выдает импульс, который одновременно открывает ключи в блоке 84 /вход 1/, обнуляет регистр 79, выдает сигнал Uвыд кода из счетчика 81 /вход 1/ и обнуляет счетчик 81 /вход 2/, а в пятый разряд блока 85 поступает сигнал опознания кода числа равных кодов. Пропускная способность кодера определяется временем срабатывания схемы сравнения 80 /18 нс/ и составляет до 50×106 четырехразрядных кодов. С выходов кодеров 30-32 коды в параллельном виде поступают на первый информационный вход блока 36 /фиг.1/, с кодеров 33-35 коды поступают на второй информационный вход блока 36. Формирователь потока 36 кодов выдает первым код строчного синхроимпульса ССИ /фиг.2/, из сжатого потока кодов формирует и выдает со второго по 272 коды сигналов B1, G1, R1 и B2, G2, R2, и в конце каждой строки три кода 273-275 звука. Формирователь 36 потока кодов /фиг.8/ включает три канала, первый и второй идентичны. Первый канал включает последовательно соединенные первый блок 58 элементов И из 15-ти элементов И, первый 59 и второй 60 элементы ИЛИ, первый выходной ключ 61 и первый СРИ 62, второй канал включает второй блок 63 элементов И из 15-ти элементов И /три кода цветовых сигналов, каждый по пять разрядов/, третий 64 и четвертый 65 элементы ИЛИ, второй выходной ключ 66 и второй СРИ 67. Третий канал включает два блока 68, 71 элементов И по 16 элементов в каждом, пятый элемент 69 ИЛИ, шестой элемент 72 ИЛИ, третий СРИ 70 и четвертый СРИ 73. Формирователь 36 потока кодов включает первый 74, второй 75 и третий 76 ключи, последовательно соединенные 16-разрядный счетчик 77 импульсов и дешифратор 78. Информационными входами блока 36 являются: первым -первые входы элементов И блока 58, вторым - первые входы элементов И блока 63, третьим - первые /с 1 по 16/ входы элементов И блока 68, четвертым - первые /с 1 по 16/ входы элементов И блока 71, пятым - сигнальный вход третьего ключа 76, шестым - третий вход четвертого элемента ИЛИ 65. Первым выходом являются объединенные выходы выходных ключей 61, 66, вторым - третий выход дешифратора 78, подключенный к входу СРИ 38. Управляющими входами являются: первым - объединенные входы ключей 74, 75 и счетный вход счетчика 77 импульсов, вторым - объединенные входы /110 МГц/ выходных ключей 61, 66, третьим - управляющий вход 25 кГц счетчика 77, четвертым - управляющий вход Uо 25 Гц третьего ключа 76. Первый выход дешифратора подключен к первому управляющему входу Uот первого ключа 74, второй выход подключен к второму управляющему входу Uз ключа 74 и к первому управляющему входу Uот второго ключа 75, третий выход подключен к второму управляющему Uз входу второго ключа 75 и является вторым выходом блока 36. Вторые входы элементов И блоков 58, 63, блоков 68, 71 подключены к выходам СРИ соответственно 62, 67 и 70, 73, имеющие по 16 выходов, шестнадцатые выходы в СРИ 62, 67 не используются. Выход первого ключа 74 подключен к входам СРИ 62, 67, выход второго ключа 75 подключен к входам СРИ 70 и 73. Выход третьего ключа 76 подключен к третьему входу второго элемента ИЛИ 60 /фиг.8/.

Приемная сторона содержит /фиг.12/ антенну, блок 86 управления /выбор каналов/, один тракт приема и обработки кодов видеосигналов, канал формирования управляющих сигналов, первый и второй плоскопанельные экраны, два канала воспроизведения звука и очки 140 раздельных полей зрения. Тракт приема и обработки кодов видеосигналов содержит последовательно соединенные блок 87 приема радиосигналов, усилитель 88 радиочастоты и двухполярный амплитудный детектор 89 /фиг.10/, первый и второй каналы обработки кодов видеосигналов: первый канал обработки кодов включает последовательно соединенные первый формирователь 90 импульсов, вход которого подключен к первому выходу двухполярного амплитудного детектора 89, первый приемный регистр 91 из пятнадцати разрядов и три канала цветовых сигналов: канал сигнала R1, канал сигнала G1, канал сигнала В1, второй канал обработки кодов включает последовательно соединенные второй формирователь 111 импульсов, вход которого подключен к второму выходу двухполярного амплитудного детектора 89, второй приемный регистр 112 из 15-ти разрядов и три канала цветовых сигналов: канал сигнала R2, канал сигнала G2, канал сигнала В2. Канал сигнала R1 включает последовательно соединенные пятиразрядный регистр 92, декодер 93, дешифратор 94, блок 95 восстановления десятиразрядного кода, накопитель 96 кодов кадра и блок 97 импульсных усилителей, включающий импульсные усилители по числу выходов накопителя 96 кодов кадра и разрядов в коде 10×1,1×106 /1100×1000/, канал сигнала G1 включает последовательно соединенные регистр 98, декодер 99, дешифратор 100, блок 101 восстановления 10-разрядного кода, накопитель 102 кодов кадра и блок 103 импульсных усилителей из 1,1×107 импульсных усилителей, канал сигнала В1 включает пятиразрядный регистр 104, декодер 105, дешифратор 106, блок 107 восстановления 10-разрядного кода, накопитель 108 кодов кадра и блок 109 импульсных усилителей из 1,1×107 импульсных усилителей. Выходы блоков 97, 103, 109 импульсных усилителей подключены к входам 3×1,1×107 первого плоскопанельного экрана 110. Канал сигнала R2 включает регистр 113, декодер 114, дешифратор 115, блок 116 восстановления 10-разрядного кода, накопитель 117 кодов кадра и блок 118 импульсных усилителей из 1,1×107, канал G2 включает пятиразрядный регистр 119, декодер 120, дешифратор 121, блок 122 восстановления 10-разрядного кода, накопитель 123 кодов кадра и блок 124 импульсных усилителей, канал сигнала B2 включает пятиразрядный регистр 125, декодер 126, дешифратор 127, блок 128 восстановления 10-разрядного кода, накопитель 129 кодов кадра и блок 130 импульсный усилителей из 1,1×107 импульсных усилителей. Выходы блоков 118, 124, 130 подключены к входам 3×1,1×107 второго плоскопанельного экрана 131. Порядок работы приемной стороны задает канал формирования управляющих сигналов, включающий блок 132 выделения строчных синхроимпульсов /ССИ/, синтезатор частот 133, ключ 134, счетчик 135 импульсов и дешифратор 136, и блок 137 выделения кадровых синхроимпульсов /КСИ/. Приемная сторона включает идентичные первый 138 и второй 139 каналы воспроизведения звука, каждый из которых содержит преобразователь 16-разрядных кодов звука в аналоговые сигналы /ЦАП/, усилитель мощности и громкоговоритель. Зритель воспринимает изображение объемным через очки 140 раздельных полей зрения. Очки содержат /Фиг.12/ оправу с дужками для ушей, окна очков без стекол, между собой соединены подвижно вертикальной осью для поворота их относительно друг друга в горизонтальной плоскости, для разделения полей зрения глаз каждое окно очков имеет съемную конусную бленду на конце прямоугольной формы и под форму экрана. Бленда из двух частей: первая часть вкручивается в окно очков, вторая часть подвижная, выдвигается и вдвигается в первую, изменяя длину бленды. При просмотре зритель разворотом окон очков и изменением длин бленд настраивает поля зрений глаз так, чтобы каждый глаз видел только свой экран. Декодеры 93, 99, 105, 114, 120, 126 идентичны, каждый содержит последовательно соединенные первый пятиразрядный регистр 141, накопитель 142 кодов кадра емкостью 299200 /272 отсчета × 1100 строки/ пятиразрядных кодов, второй пятиразрядный регистр 143, первый блок 144 ключей из четырех ключей и третий четырехразрядный регистр 145, последовательно соединенные второй блок 146 ключей из четырех ключей, четырехразрядный вычитающий счетчик 147 импульсов и дешифратор 148, первый 149, второй 150, третий 151 и четвертый 152 ключи. Информационным входом являются первый - пятый входы регистра 141, выходом являются первый - четвертый выходы третьего регистра 145. Управляющими входами являются: первым - объединенные управляющие входы регистра 141 и сигнальный вход 6,875 МГц третьего ключа 151, вторым - объединенные сигнальные входы 27,5 МГц ключей 149, 150, 152. Выход пятого разряда регистра 143 подключен параллельно к первому управляющему входу второго ключа 150, к вторым управляющим входам ключей 151, 152 и 149, к второму управляющему входу Uз блока 144 и к первому управляющему Uот входу второго блока 146 ключей. Выход ключа 149 подключен к первому управляющему входу Uвыд1 регистра 145, второй управляющий вход Uвыд2 которого подключен к выходу второго ключа 150, к которому подключен и счетный вход вычитающего счетчика 147 импульсов. Выход дешифратора 148 подключен параллельно к первому управляющему входу первого блока 144 ключей, к второму управляющему входу Uз блока 146 ключей, к первым управляющим входам Uот ключей 149, 151, 152 и к второму управляющему вxoду Uз ключа 150. Выход третьего ключа 151 подключен к управляющему входу Uвыд накопителя 142 кодов кадра, выход ключа 152 подключен к управляющему входу Uвыд второго регистра 143.

Работа декодера, фиг.13

Коды в параллельном виде поступают в первый регистр 141, с которого выдаются в накопитель 142 кодов кадра емкостью 299200 пятиразрядных кодов, из которого выдаются коды сигналами 6,875 МГц с ключа 151. При закрытом ключе 151 накопитель 142 сосредотачивает коды в себе. Исходное состояние ключей в блоке 144 открытое, в блоке 146 закрытое, ключей 149, 151, 152 открытое, ключа 150 закрытое. В первый - пятый разряды второго регистра 143 поступают сигналы 1-4 разрядов, а при наличии сигнала в пятом разряде кода /сигнал опознания кода числа равных кодов/ он поступает в пятый разряд регистра 143, с которого выдается сигналом Uвыд с ключа 152 с частотой 27,5 МГц. Пока в регистр 143 поступают коды без сигнала опознания, они поступают через открытые ключи в блоке 144 в третий регистр 145, а с него выдаются сигналом Uвыд1 с ключа 149 на выход декодера с частотой 27,5 MГц. Сигнал Uвыд1 при выдаче кода и обнуляет 1-4 разряды регистра 145. При поступлении в регистр 143 кода с сигналом опознания в пятом разряде сигнал с пятого разряда закрывает ключи в блоке 144, открывает ключи в блоке 146, закрывает ключи 149, 151, 152 и открывает ключ 150. Выдача кодов с регистра 143 прерывается, а накопитель 142 производит накопление кодов кадра, так как в него продолжают поступать коды. Код числа равных кодов через открытые ключи блока 146 поступает в вычитающий счетчик 147 импульсов, на счетный вход которого с ключа 150 поступают импульсы 27,5 МГц. Импульсы с ключа 150 поступают сигналом выдачи Uвыд2 на второй управляющий вход регистра 145 и выдают содержащийся в нем код, но при этом не обнуляют его. Поэтому пока идет работа счетчика 147 на вычитание из регистра 145 выдается один и тот же код, эти коды были изъяты при сжатии потока кодов в кодере на передающей стороне. С выхода регистра 145 идет восстановленный на 100% поток кодов. С регистра 145 идут четырехразрядные коды с частотой 27,5 МГц. По окончании вычитания в счетчике 147 в дешифратор 148 поступает код из нулей, с выхода дешифратора 148 сигнал закрывает ключи в блоке 146 /вход 2/, закрывает ключ 150, открывает ключи в блоке 144 и ключи 149, 151, 152. С накопителя 142 кодов опять выдаются коды в регистр 143, с него через открытые ключи блока 144 в регистр 145, далее процессы повторяются. Пропускная способность декодера задается временем срабатывания счетчика 147 /10,5 нс/, микросхема 100ИЕ137 [9, с.428] плюс время срабатывания дешифратора 148 /микросхема 100ИД161 [9, с.433]/, скорость восстановления до 50 Мбайт/с. Восстановленный поток с частотой 27,5 МГц поступает на входы дешифраторов 94, 100, 106, 115, 121, 127. На входы дешифраторов поступают комбинации двоичных кодов от 0001 до 1010 /от 1 до 10/, которым с выходов дешифраторов соответствует один соответствующий выход [3, с.202]. При дешифрировании соответственно двоичному коду на одном из десяти выходов дешифратора появляется сигнал, поступающий на соответствующий вход блока 95 /101, 107, 116, 122, 128/ восстановления десятиразрядного кода. Блоки восстановления десятиразрядных кодов идентичны /фиг.14/, каждый включает десять входов, девять групп диодов, подключенных к соответствующим группам диодов, и десять выходов, на которых появляется восстановленный десятиразрядный код. На фиг.14 приведен пример восстановления кода 0000111111: на вход дешифратора поступил двоичный код 0110, на пятом выходе дешифратора 94 появляется сигнал, который поступает на пятый вход блока 95 /фиг.14/, и на пятом-десятом выходах блока 95 появляются сигналы, представляющие восстановленный код 0000111111, полученный на передающей стороне преобразователем "яркость излучения - код". Первая группа диодов в блоке 95 из одного диода, вход его подключен к первому входу /старшему/ блока 95, а выход диода подключен к второму выходу блока 95. Вторая группа диодов из двух диодов, выходы их объединены и подключены к третьему выходу блока 95, а входы их раздельно подключены к первому и второму входам блока 95. Третья группа диодов из трех диодов, выходы их объединены и подключены к четвертому выходу блока 95, а входы подключены раздельно к первому - третьему входам блока 95, четвертая группа из четырех диодов, выходы их подключены к пятому выходу блока 95, входы их подключены раздельно к первому - четвертому входам блока 95, пятая группа из пяти диодов, выходы их подключены к шестому выходу блока 95, а входы подключены раздельно к первому - пятому входам блока 95, шестая группа диодов из шести диодов, выходы их подключены к седьмому выходу блока 95, а входы раздельно подключены к первому - шестому входам блока 95, седьмая группа диодов из семи диодов, выходы их объединены и подключены к восьмому выходу блока 95, а входы подключены раздельно к первому - седьмому входам блока 95, восьмая группа диодов из восьми диодов, выходы их подключены к девятому выходу блока 95, а входы их подключены раздельно к первому - восьмому входам блока 95, девятая группа из девяти диодов, выходы их объединены и подключены к десятому выходу блока 95, а входы раздельно подключены к первому - девятому входам блока 95. Блоки 95, 101, 107, 116, 122, 128 востановления дестиразрядных кодов восстанавливают коды в первоначальный вид, которыми они были на выходах преобразователей "яркость излучения - код" приемников 3, 17 изображения /фиг.1/. Восстановленные десятиразрядные коды поступают в свои накопители 96, 102, 108, 117, 123, 129 кодов кадра, выполненные идентично, каждый включает (фиг.15) блоки 1531-1000 регистров по числу строк в кадре /1000/. Информационным входом накопителя кодов кадра являются поразрядно объединенные первый - десятый входы блоков 1531-1000 регистров. Выходами являются параллельные выходы всех блоков 153 регистров, которых 10×1,1×106 или 1,1×107. Управляющими входами каждого блока накопителя кодов кадра являются: первым - первый управляющий вход 25 Гц первого блока 1531 регистров, вторым - объединенные вторые управляющие входы 25 кГц Uвыд блоков 153 регистров, третьим - объединенные третьи управляющие входы Uд 27,5 МГц блоков 153 регистров. Каждый управляющий выход предыдущего блока регистров является первым управляющим входом для каждого последующего блока 153 регистров /фиг.15/, управляющий выход последнего блока 1531000 регистров подключен параллельно к четвертым управляющим входам всех блоков 153 регистров, всего выходов с накопителя 96 кодов кадра 1,1×107. Блоки 153 регистров выполнены идентично, каждый включает /фиг.16, 17/ первый 154, второй 155 ключи, распределитель 156 импульсов и десять регистров 1571-10, каждый из 1100 разрядов по числу отсчетов в строке. Информационными входами блока 153 регистров являются поразрядно объединенные первый - десятый третьи входы разрядов десяти регистров 157. Выходами являются параллельные выходы всех 1100 разрядов десяти регистров 157: всего выходов 11000 /10×1100/. Управляющими входами являются: первым - первый управляющий вход Uот 25 Гц первого ключа 154, вторым - сигнальный вход 25 кГц Uвыд второго ключа 155, третьим - сигнальный вход Uд 27,5 МГц первого ключа 154, четвертым - первый управляющий вход Uот ключа 155. Последний выход распределителя 156 импульсов является управляющим выходом блока 1531 в следующий блок 1532 регистров и подключен к его первому управляющему входу первого 154 ключа. Выход ключа 154 подключен к входу распределителя 156 импульсов, выходы которого последовательно с первого по 1100-й подключены параллельно к первым /тактовым/ входам разрядов десяти регистров 157. Выход второго ключа 155 подключен параллельно к вторым входам разрядов десяти регистров 157 и к второму управляющему Uз входу своего ключа 155, прошедший один импульс Uвыд закрывает ключ 155. Выходы накопителей 96, 102, 108, 117, 123, 129 подключены к информационным входам своих блоков 97, 103, 109, 118, 124, 130 импульсных усилителей, каждый из которых включает импульсные усилители по числу разрешения кадра и числу разрядов в коде: 10×1,1×106 или 1,1×107. С приходом сигнала с последнего блока 1531000 регистров на четвертые управляющие входы всех блоков 1531-1000 регистров все коды правого и левого кадров выдаются в блоки импульсных усилителей, с выходов которых сигналы единиц в кодах, усиленные до необходимой величины и длительностью 40 мс, параллельно поступают на входы соответственно экранов 110, 131. Блок 132 выделения строчных синхроимпульсов ССИ и блок 137 выделения кадровых синхроимпульсов КСИ выполнены идентично, каждый включает /фиг.18/ пятиразрядный счетчик 158 импульсов, дешифратор 159, элемент НЕ 160 и два диода Д1, Д2. Счетчик 158 ведет счет 16-ти импульсов /код 10000/. Информационным входом блока 132 является счетный вход счетчика 158, подключенный к выходу формирователя 90 импульсов, управляющим входом является вход диода Д1, подключенный к выходу второго формирователя 111 импульсов /Фиг.12/. В блоке 137 информационный вход подключен к выходу второго формирователя 111 импульсов, а управляющий вход подключен к выходу первого формирователя 90 импульсов. Выход дешифратора 159 является выходом блока 132 /137/ и через диод Д2 соединен с выходом элемента НЕ 160, вместе они подключены к управляющему входу счетчика 158 импульсов после диода Д1. Код ССИ /и код КСИ/ из 16 единиц поступает на счетный вход блока 158, счетчик ведет счет шестнадцати импульсов подряд: на выходах 1 - 4 счетчика нули, на пятом выходе сигнал, дешифрированный блоком 159 он является на выходе блока 132 синхроимпульсом строки ССИ, на выходе блока 137 он является синхроимпульсом кадра КСИ. Когда идет код ССИ, нет сигналов с блока 111 и наоборот /фиг.2/. Начиная со второго кода строки /фиг.2/ с блока 111 пойдут на управляющий вход счетчика 158 коды. С приходом каждого импульса кода счетчик 158 обнуляется и не сможет достичь счета 16. Параллельно на счетный вход будут поступать импульсы кода с блока 90, в которых есть и 1, и 0, и по каждому нулю элемент НЕ 160 выдает импульс, который тоже обнуляет счетчик 158, в добавление при выходе импульса ССИ /КСИ/ с блока 159 он через Д2 поступает на управляющий вход счетчика 158 и тоже обнуляет его. В результате схемы блоков 132, 137 исключают появление на выходе ложных ССИ и КСИ. Блок 137 работает так же, как и блок 132. Плоскопанельные экраны 110, 131 выполнены идентично. Каждый экран содержит матрицу из элементов по числу разрешения экрана 1,1×106, 1100×1000. Один элемент матрицы формирует пиксел тремя излучающими ячейками, излучающие базовые цвета R, G, В. Общий вид одного элемента матрицы и его вид сверху внутри корпуса на фиг.19 и включает непрозрачный корпус 161 соответствующей формы, объединяющий три излучающие ячейки: левая нижняя 162 излучает красный R цвет, верхняя 163 излучает зеленый G цвет, правая нижняя 164 излучает синий В цвет. Каждая излучающая ячейка содержит в переднем торце корпуса 161 микролинзу 165, выполняющую роль микрообъектива, в выходном торце корпуса закреплен цветной светофильтр 166 одного из базовых цветов R, G, В. Между микролинзой 165 и цветным светофильтром 166 расположена диафрагма, имеющая цилиндрический корпус 169 с восемью прорезями, в которых по оптической оси микролинзы 165 друг за другом расположены полупрозрачные и нейтральные микросветофильтры 1671-10 /фиг.20/, прикрепленные к своим микропьезоэлементам 1681-10. Первые концы микропьезоэлементов 168 с двумя управляющими входами жестко закреплены в корпусе 161 элемента матрицы, к свободным концам микропьезоэлементов 168 прикреплены полупрозрачные нейтральные микросветофильтры 167, которые при отсутствии управляющих импульсов с блоков импульсных усилителей полностью перекрывают поток излучения от микролинзы 165. Излучающие ячейки работают одинаково, принцип действия в том, что каждый полупрозрачный нейтральный микросветофильтр 167 ослабляет излучение потока в два раза, что соответствует принципу двоичного кода. Излучение от источников облучения /подсветки/ сверхярких светодиодов белого свечения направляются микролинзой 165 по своей оптической оси сквозь полупрозрачные нейтральные микросветофильтры 167 на цветной светофильтр 166, дающий выходному излучению соответствующий цвет. Входы микропьезоэлементов 1681-10 являются управляющими входами элемента матрицы и подключены к выходам импульсных усилителей в блоках 97, 103, 109, 118, 124, 130. В отсутствии управляющих импульсов /сигналов единиц/ микропьезоэлементы находятся в ненапряженном состоянии, все полупрозрачные микросветофильтры 167 расположены по оптической оси микролинзы 165, поток излучения полностью перекрыт. С поступлением управляющего импульса на вход микропьезоэлемента 168 его свободный конец изгибается и выводит свой полупрозрачный микросветофильтр 167 из потока излучения на длительность кадра 40 мс, чтобы он не перекрывал и не ослаблял поток излучения, что соответствует единице в коде, не выведенный из потока излучения микросветофильтр 167 соответствует в разряде кода нулю. При поступлении кода из одних единиц 1111111111 из потока выводятся все микросветофильтры 1671-10, и из излучающей ячейки идет максимальное излучение. При поступлении разных кодов из потока излучения выводятся микросветофильтры, соответствующие единицам в коде. Микропьезоэлементами 168 применяются трубчатые пьезоэлементы, работающие на изгиб, прочные и надежные при длительной работе [10, с.27]. Излучающие ячейки выполняются максимально миниатюрными с поперечными размерами до 1×1 мм. Излучающие ячейки изготавливаются отдельно и объединяются в корпус 161 элемента матрицы, а из элементов набирается матрица экрана. Излучение трех ячеек формирует яркость и цветовой тон пиксела. Облучение микролинз 165 выполняется сверхяркими светодиодами белого свечения, расположенными в соответствующем количестве и в соответствующем порядке на тыльной стороне внутри корпуса экрана.

При работе системы стереотелевидения объективы 2 и 16 проецируют изображения правого и левого кадров на матрицы приемников 3, 17 изображения, в которых все триады преобразователей "яркость излучения - код" параллельно выдают коды всех видеосигналов цветов R1, G1, В1 правого кадра в блоки 4, 5, 6 импульсных усилителей и коды всех видеосигналов R2, G2, B2 левого кадра в блоки 18, 19, 20 импульсных усилителей, с них импульсы кодов в параллельном виде поступают в блоки 7-9 и 21-23 выделения старшего разряда кода, сигналы выделенных разрядов кодов поступают параллельно на входы блоков 10-12, 24-26 шифраторов, в которых сигналы выделенных старших разрядов шифруются двоичным четырехразрядным кодом от 0001 до 1010 и поступают в свои блоки 13-15, 27-29 регистров. С приходом следующего импульса Uк 25 Гц на управляющий вход Uот ключа 56 /фиг.7/ ключ 56 открывается, пропускает на вход распределителя 57 импульсов тактовые импульсы 27,5 МГц, которые последовательно выдают из регистров 551-1,1x106 четырехразрядные коды в кодеры 30-35. Кодеры выполняют сжатие потока кодов с коэффициентом 4 за кадр, частота выдачи кодов с кодеров 30-35 6,875 МГц. С выходов кодеров коды идут пятиразрядными, пятый разряд, служебный, является сигналом опознания кода числа равных кодов по величине.

С кодеров 30-32 коды поступают на первый информационный вход формирователя 36 потока кодов /фиг.1/, с кодеров 33-35 коды поступают на второй информационный вход блока 36 /фиг.8/. временные диаграммы работы формирователя 36 потока кодов на фиг.22. Формирователь 36 потока кодов преобразует параллельные коды в последовательные и заменяет в них представление единиц с импульсов на положительные в кодах R1, G1, B1 и отрицательные в кодах R2, G2, B2 полусинусоиды моночастоты 110 МГц со стабильностью 10-7. На третий и четвертый информационные входы поступают 16-разрядные коды звуков с АЦП 40, 41, на информационные 5 и 6 входы поступают 16-разрядные коды ССИ и КСИ с самоходных распределителей кодов 38, 39. Код КСИ является первым кодом в первой строке кадра стереопары /фиг.2/, код ССИ является первым кодом в каждой строке, начиная со второй. Единицы в кодах правого кадра представляются на выходе формирователя 36 потока кодов положительными полусинусоидами, единицы в кодах левого кадра стереопары представляются на выходе блока 36 отрицательными полусинусоидами той же частоты 110 МГц.

Работа формирователя 36 потока кодов, фиг.8.

На первые входы пятнадцати элементов И блока 58 поступают три пятиразрядных кода с кодеров 30, 31, 32, на первые входы пятнадцати элементов И блока 63 поступают три кода с кодеров 33, 34, 35. На вторые входы элементов И блоков 58, 63 поступают по пятнадцать импульсов с выходов СРИ 62, 67. С выходов блоков 58, 63 импульсы кодов последовательно через элементы ИЛИ 59, 60 и 64, 65 поступают на управляющие входы выходных ключей 61, 66 и открывают их на время своей длительности 9 нс Выходной ключ 61 в открытом состоянии пропускает одну положитльную полусинусоиду на выход, выходной ключ 66 в открытом состоянии пропускает на выход одну отрицательную полусинусоиду той же моночастоты 110 МГц. Выходы ключей 61, 66 объединены и являются первым информационным выходом блока 36, выходные сигналы с которого являются полными или неполными синусоидами частоты 110 МГц со стабильностью 10-7. Порядок следования в строке кодов КСИ, ССИ, кодов звука задают сигналы с выходов дешифратора 78. Счетчик 77 импульсов девятиразрядный ведет счет 275 импульсов с частотой 6,875 МГц с первого по 275 /фиг.2/. При коде 000000001 импульс с первого выхода дешифратора 78 открывает ключ 74, пропускающий импульсы 6,875 МГц, являющиеся сигналами пуска Uп для СРИ 62, 67, и идет формирование кодов строки с №2 по №272. С приходом на вход счетчика 78 импульса 272 строки с второго выхода блока 78 импульс Uз закрывает ключ 74 и открывает Uот ключ 75: формируются три кода звука 3в1 и три кода звука 3в2, это 273, 274 и 275 отсчеты строки /фиг.2/. Импульсы кодов 3в1 с блока И 68 через элементы ИЛИ 69 поступают на второй вход элемента ИЛИ 60 и открывают на время своей длительности 9 нс выходной ключ 61, импульсы кодов звука 3в2 с элемента ИЛИ 72 поступают на второй вход элемента ИЛИ 65 и открывают выходной ключ 66, формируются три кода 3в1 и 3в2, коды 3в1 представляются положительными полусинусоидами тактовой частоты 110 МГц, коды 3в2 представляются отрицательными полусинусоидами той же частоты. С приходом в счетчик 77 275-го импульса строки с третьего выхода блока 78 импульс Uз закрывает ключ 75 и как сигнал пуска Uп запускает СРИ 38, выдающий код из 16-ти единиц - код ССИ, который проходит открытый ключ 76 и поступает на третий вход второго элемента ИЛИ 60. По окончании периода кадра импульс следующего кадра 25 Гц передним фронтом закрывает ключ 76 на длительность 16-ти разрядов кода КСИ 144 нс /9 нс × 16/ и передним же фронтом запускается СРИ 39, выдающий 16-разрядный код КСИ, поступающий на третий вход элемента ИЛИ 65. Сигналы КСИ представляются на выходе выходного ключа 66 отрицательными полусинусоидами. Когда идет код КСИ, нет импульсов кода ССИ, ключ 76 закрыт, когда идет код ССИ, нет импульсов кода КСИ. Полные и неполные синусоиды с выхода 1 блока 36 являются модулирующими сигналами для несущей частоты в амплитудном модуляторе 44 /фиг.1/. Нижняя боковая частота 1650 МГц с информацией кодов излучается в эфир. На приемной стороне радиосигналы принимаются блоком 87 /фиг.12/, являющимся селектором каналов с электронной настройкой, блок 87 включает входную цепь, усилитель радиочастоты и смеситель, на второй вход которого с синтезатора 133 частот /вход 3 блока 87/ подается частота, равная несущей частоте передатчика 42, необходимая для детектирования однополосного сигнала [11, с.146]. Сигнал со смесителя, являющийся выходным сигналом блока 87, поступает на вход усилителя 88 радиочастоты, где усиливается до необходимой величины и поступает на вход двухполярного амплитудного детектора 89, выполненного по принципиальной схеме на фиг.10. Диод Д1 выделяет положительную огибающую модулирующего сигнала /диаграмма 9, фиг.22/. Диод Д2 из модулирующей выделяет огибающие положительных полусинусоид - символы единиц кодов правого кадра R1, G1, B1 /диаграмма 10, фиг.22/. Диод Д3 из модулирующей выделяет огибающие отрицательных полусинусоид - символы единиц кодов левого кадра R2, G2, В2 /диаграмма 11, фиг.22/. С первого выхода блока 89 продетектированные положительные полусинусоиды 110 МГц поступают на вход первого формирователя 90 импульсов, со второго выхода блока 89 продетектированные отрицательные полусинусоиды той же частоты поступают на вход второго формирователя 111 импульсов. Формирователи 90, 111 импульсов выполнены по схеме несимметричного триггера с эмиттерной связью [12, с.209], формирующий прямоугольные импульсы из гармонически изменяющихся сигналов. Импульсы имеют одну полярность и длительность, равную длительности импульсов на передающей стороне. Единицы в кодах вновь представляются импульсами, нули их отсутствием. При включении питания ключ 134 в закрытом состоянии. Порядок работы приемной стороны задается сигналами с канала формирования управляющих сигналов, задающая роль принадлежит блоку 132 выделения ССИ. При каждом приходе на вход блока 132 кода ССИ на его выходе появляется строчный синхроимпульс ССИ 25 кГЦ, который открывает ключ 134. По сигналам ССИ выполняется и точная подстройка частоты в блоке 133, собственная частота которого имеет стабильность 10-6. Вторые входы блока 133 подключены к второй группе выходов блока 86 /выбора каналов/, сигнал с которого определяет частоту, выдаваемую с блока 133 на третий вход блока 87. Синтезатор 133 частот выдает: с первого выхода импульсы 6,875 МГц, со второго выхода - тактовые импульсы 110 МГц, с третьего - импульсы 75 кГЦ для выдачи кодов звука, с четвертого - импульсы дискретизации кодов 27,5 МГц, с пятого выхода - синусоидальные колебания соответствующей несущей частоты на третий вход блока 87. С первого формирователя 90 импульсов коды поступают на информационный вход первого приемного регистра 91, со второго формирователя 111 импульсов импульсы кодов поступают на входы второго приемного регистра 112. Приемный регистр 91 имеет пятнадцать разрядов и принимает три пятиразрядных кода цветовых сигналов R1, G1, B1 правого кадра. Приемный регистр 112 имеет тоже пятнадцать разрядов и принимает три пятиразрядных кода левого кадра R2, G2, B2. С приемных регистров сигналы Uвыд 6,875 МГц синхронно выдают коды сигналов R1, G1, B1 в регистры 92, 98, 104 и коды сигналов R2, G2, B2 в регистры 113, 119, 125. С этих регистров коды в параллельном виде с частотой 6,875 МГц поступают в декодеры соответственно 93, 99, 105, 114, 120, 126, которые восстанавливают сжатые потоки кодов цветовых сигналов. Восстановленные потоки кодов с частотой 27,5 МГц поступают на информационные входы дешифраторов 94, 100, 106, 115, 121, 127. Дешифраторы соответственно комбинации двоичного кода старшего разряда выдают сигналы на одном из первого - десятого выходов в блоки 95, 101, 107, 116, 122, 128 восстановления десятиразрядных кодов, с первого - десятого выходов которых коды поступают на информационные входы своих накопиелей 96, 102, 108, 117, 123, 129 кодов кадра.

Работа накопителей кодов кадра, фиг.15, 16, 17.

Сигналы кодов в блок 96 поступают на третьи входы разрядов десяти регистров 157 /Фиг.16/. Заполнение регистров кодами строк начинается с открытием сигналом Uк 25 Гц первого ключа 154 в первом блоке 1531 регистров. Ключ 154 пропускает импульсы Uд 27,5 МГц на вход распределителя 156 импульсов, тактовые импульсы с которого последовательно поступают на первые /тактовые/ входы разрядов параллельно десяти регистров 1571-10. По заполнении регистров 157 с последнего 1100-го выхода блока 156 сигнал Uз закрывает ключ 154 и является управляющим сигналом в следующий блок 1532 регистров, регистры 1571-10 заполняются кодами второй строки. За период 40 мс кадра кодами строк заполняются регистры 1571-10 всех блоков 1531-1000 регистров /фиг.15/. С последнего блока 1531000 выходной сигнал поступает параллельно на четвертые управляющие входы всех блоков 153 регистров и открывает в них вторые ключи 155 /фиг.16/, пропускающие по одному сигналу Uвыд, синхронно выдающему из всех разрядов всех регистров 157 и во всех блоках 153 коды в блок 97 импульсных усилителей. Каждый накопитель 96, 102, 108, 117, 123, 129 имеет по 1,1×107 выходов, которые подключены к стольким же входам в соответствующих им блоках 97, 103, 109, 118, 124, 130 импульсных усилителей. Выходы трех блоков 97, 103, 109 импульсных усилителей подключены к входам в первом экране 110, выходы трех блоков 118, 124, 130 импульсных усилителей подключены к входам во втором экране 131. Сигналы единиц кодов, усиленные в импульсных усилителях и длительностью 40 мс, поступают параллельно и синхронно на соответствующие входы своих экранов 110, 131.

Работа стереосистемы.

Приемники 3 и 17 изображения /фиг.1/ синхронно формируют коды видеосигналов правого и левого кадров стереопар. Импульсы разрядов кодов параллельно усиливаются в блоках 4-6 и 18-20 импульсных усилителей и в параллельном виде поступают в блоки 7-9, 21-23 выделения сигнала старшего разряда кодов, коды с одним знчащим разрядом в коде поступают в блоки 10-12, 24-26 шифраторов, в которых сигнал старшего разряда кода получает двоичный код, эти коды поступают в параллельном виде в блоки 13-15 и 27-29 регистров. С блоков регистров четырехразрядные коды с частотой дискретизации 27,5 МГц выдаются в свои кодеры 30-35, выполняющие сжатие потоков кодов с коэффициентом 4 за кадр, частота выдачи кодов с кодеров 30-35 6,875 МГц. Сжатые потоки кодов поступают соответственно на первый и второй информационные входы формирователя 36 потоков кодов, преобразующего параллельные коды в последовательные с заменой в них символов единиц с импульсов на положительные и отрицательные полусинусоиды моночастоты 110 МГц. На третий и четвертый входы блока 36 поступают 16-разрядные коды звуков с АЦП 40 и 41. Поток кодов с первого выхода блока 36 является модулирующим сигналом в амплитудном модуляторе 44. Нижняя боковая частота 1650 МГц модулируется полусинусоидами сигналов кодов, усиливается и излучается в эфир, занимая в нем полосу 330 Гц. На приемной стороне радиосигналы принимаются блоком 87, детектируются двухполярным амплитудным детектором 89 /фиг.12/, с выходов которого полусинусоиды формируются формирователями 90 и 111 импульсов в положительные импульсы и длительностью, равной длительности импульсов на передающей стороне. С выходов формирователей 90, 111 импульсов импульсы кодов поступают в соответствующие первый 91 и второй 112 приемные регистры, с которых коды распределяются по своим каналам цветовых сигналов R1, G1, B1 и R2, G2, B2, в которых декодеры восстанавливают сжатые потоки, блоки 95, 101, 107, 116, 122, 128 восстанавливают первоначальные десятичные коды, а накопители кодов кадра сосредотачивают за время первого кадра 40 мс все коды кадра, с приходом переднего фронта импульса 25 Гц кадра все коды кадра трех цветов синхронно выдаются в блоки импульсных усилителей, в которых импульсы разрядов кодов усиливаются, формируются по длительности 40 мс и выдаются в свои экраны 110, 131. Воспроизводимый видеорежим 1100×1000×25 Гц. Зритель воспринимает с двух экранов изображения объемным через очки 140 раздельных полей зрения. Если в ФЭП применить приемники 3, 17 изображения с форматом кадра 40×40 мм и разрешением кадра 1100×1000, то размеры одного элемента /триады/ матрицы составят 36×36 мкм а поперечные размеры корпуса преобразователя "яркость излучения - код" должны соответствовать 18×18 мкм /фиг.4/. Реализация таких размеров в приемниках 3, 17 изображения возможна при участии нанотехнологий. В заявляемой системе формирование цифровых видеокадров осуществляется приемниками изображения на основе преобразователей "яркость излучения - код" при 30-битной глубине цветов правого и левого кадров стереопар, на приемной стороне воспроизведение кадров на двух экранах выполняется без использования строчной и кадровой разверток и приемом зрителя изображения объемным через очки раздельных полей зрения.

Источники информации

1. Патент РФ №2410846 С1, кл. H04N 7/00, бюл.3 от 27.01.11, прототип.

2. Патент РФ №2356179 C1, кл. H04N 15/00, бюл.14 от 20.05.09, аналог, с.6, фиг.5, 6, с.7 фиг.10.

3. Колесниченко О.В., Шишигин И.В. Аппаратные средства PC. 5-е изд, СПб, 2004, с.830-832.

4. В.Н.Тутевич. Телемеханика. М., 1985, изд-е 2-е, с.202, рис.8.1.

5. В.И.Ильин. Телеуправление и телеизмерение. М., 1982, с.269, 274, рис.9.7.

6. Патент №2298297 С1, кл. H04N 5/00, бюл. 2 от 27.04.07, аналог., с.5, фиг.7.

7. Радиопередающие устройства. М.С.Шумилин, М, 1981. с.234-235.

8. Б.H.Бегунов, Н.П.Заказнов. Теории оптических систем. М., 1973, с.223.

9. Цифровые интегральные микросхемы. Справочник. Минск, 1991, с.279, 428, 433.

10. А.Ф.Полонский, В.И.Теаро. Пьезоэлектроника. М., 1979, с.27.

11. Радиосвязь, вещание и телевидение. Под ред. А.Д.Фортушенко. М., 1981, с.146.

12. В.Ф.Баркан, В.К.Жданов. Усилительная и импульсная техника. М., 1981, с.209.

Система стереотелевидения, содержащая передающую сторону в составе фотоэлектрического преобразователя (ФЭП), включающего первый и второй объективы, первого-шестого кодеров, формирователя потока кодов, первого и второго самоходных распределителей импульсов (СРИ), первый и второй АЦП сигналов звука, на информационные входы которых поданы звуковые сигналы, последовательно соединенных синтезатора частот и передатчика радиосигналов из последовательно соединенных усилителя несущей частоты, амплитудного модулятора, второй вход которого подключен к первому выходу формирователя потока кодов, и выходной усилитель, информационные входы формирователя потока кодов подключены: первый - к выходам первого-третьего кодеров, второй - к выходам четвертого-шестого кодеров, третий и четвертый подключены к выходам соответственно первого и второго АЦП сигналов звука, пятый и шестой - к выходам соответственно первого и второго СРИ, второй выход формирователя потока кодов подключен к входу первого СРИ, выходы синтезатора частот подключены: первый (25 ГЦ) к соответствующему входу ФЭП, к четвертому управляющему входу формирователя потока кодов и к управляющему входу второго СРИ, второй - к объединенным управляющим входам кодеров, к первому управляющему входу формирователя потока кодов и к объединенным первым управляющим входам первого и второго АЦП сигналов звука, третий - к объединенным третьим управляющим входам первого и второго АЦП сигналов звука, четвертый - к второму управляющему входу формирователя потока кодов, пятый к третьему управляющему входу формирователя потока кодов и к объединенным вторым управляющим входам первого и второго АЦП сигналов звука, шестой - к соответствующему входу ФЭП, седьмой - к входу усилителя несущей частоты передатчика радиосигналов, содержащая приемную сторону в составе блока управления (выбор каналов), тракта приема и обработки кодов видеосигналов, включающего последовательно соединенные антенну, блок приема радиосигналов, группа вторых управляющих входов которого подключена к первой группе выходов блока управления, усилитель радиочастоты и двухполярный амплитудный детектор, первый канал обработки кодов видеосигналов, включающий последовательно соединенные первый формирователь импульсов, вход которого подключен к первому выходу двухполярного амплитудного детектора, первый приемный регистр и три канала цветовых сигналов: канал сигнала R1, канал сигнала G1, канал сигнала В1, каждый из которых включает последовательно соединенные регистр и декодер, последовательно соединенные накопитель кодов кадра и блок импульсных усилителей, содержащий импульсных усилителей по числу выходов с накопителя кодов кадра, второй канал обработки кодов видеосигналов, включающий последовательно соединенные второй формирователь импульсов, вход которого подключен к второму выходу двухполярного амплитудного детектора, второй приемный регистр и три канала цветовых сигналов: канал сигнала R2, канал сигнала G2, канал сигнала В2, каждый из которых включает последовательно соединенные регистр и декодер, последовательно соединенные накопитель кодов кадра и блок импульсных усилителей, содержащий импульсных усилителей по числу выходов с накопителя кодов кадра, приемная сторона содержит первый и второй плоскопанельные экраны, очки раздельных полей зрения, канал формирования управляющих сигналов, первый и второй каналы воспроизведения звука, канал формирования управляющих сигналов включает последовательно соединенные блок выделения строчных синхроимпульсов (ССИ), информационный вход которого подключен к выходу первого формирователя импульсов, синтезатор частот, вторые управляющие входы которого подключены к второй группе выходов блока управления, ключ, счетчик импульсов и дешифратор, и блок выделения кадровых синхроимпульсов (КСИ), вход которого подключен к выходу второго формирователя импульсов, сигнальный вход ключа подключен к первому выходу синтезатора частот, первый управляющий вход Uот ключа подключен к выходу блока выделения ССИ, второй управляющий вход Uз ключа и управляющий Uо вход счетчика импульсов объединены и подключены к второму выходу дешифратора, информационный вход первого канала воспроизведения звука подключен к выходу первого формирователя импульсов, информационный вход второго канала воспроизведения звука подключен к выходу второго формирователя импульсов, одноименные первый-четвертый управляющие входы обоих каналов воспроизведения звука попарно объединены и подключены: первые к первому выходу дешифратора, вторые к второму выходу дешифратора, третьи к второму выходу синтезатора частот, четвертые к третьему выходу синтезатора частот, к первому выходу которого подключены объединенные вторые управляющие входы первого и второго приемных регистров, объединенные первые управляющие входы которых подключены к второму выходу синтезатора частот, управляющие входы регистров трех каналов сигналов R1, G1, В1, трех каналов сигналов R2, G2, В2 и первые управляющие входы декодеров трех каналов R1, G1, B1 и трех каналов сигналов R2, G2, B2 подключены к первому выходу синтезатора частот, четвертый выход которого подключен к объединенным вторым управляющим входам декодеров трех каналов сигналов R1, G1, В1 и трех каналов сигналов R2, G2, B2 и к объединенным третьим управляющим входам накопителей кодов кадра трех каналов R1, G1, В1 и трех каналов сигналов R2, G2, B2, объединенные первые и вторые управляющие входы накопителей кодов кадра этих же каналов подключены в выходам соответственно блока выделения ССИ и блока выделения КСИ, пятый выход синтезатора частот подключен к третьему входу блока приема радиосигналов, накопители кодов кадра идентичны, каждый содержит блоки регистров по числу строк (1000) в кадре, информационными входами являются поразрядно объединенные входы всех блоков регистров, управляющими входами являются: первым - первый управляющий вход первого блока регистров, вторым - объединенные вторые управляющие входы блоков регистров, третьим - объединенные третьи управляющие входы всех блоков регистров, каждый управляющий выход предыдущего блока регистров является первым управляющим входом для каждого последующего блока регистров, управляющий выход последнего блока регистров подключен параллельно к четвертым управляющим входам всех блоков регистров, выходами накопителя кодов кадра являются параллельные выходы всех блоков регистров, блоки регистров идентичны, каждый включает первый и второй ключи, распределитель импульсов и регистры по числу разрядов в коде, информационным входом являются поразрядно объединенные третьи входы разрядов всех регистров, выходами являются параллельные выходы всех разрядов регистров, управляющими входами являются: первым - первый управляющий вход первого ключа, вторым - сигнальный вход второго ключа, третьим - сигнальный вход первого ключа, четвертым - первый управляющий Uот вход второго ключа, выход первого ключа подключен к входу распределителя импульсов, выходы которого последовательно, начиная с первого, подключены к первым (тактовым) входам разрядов параллельно всех регистров, последний выход подключен к второму управляющему входу первого ключа и является управляющим выходом блока регистров, выход второго ключа подключен параллельно к вторым входам разрядов всех регистров и к второму управляющему Uз, входу второго ключа, первый и второй плоскопанельные экраны идентичны, каждый содержит матрицу из элементов по числу разрешения экрана, элемент матрицы включает соответствующий формы непрозрачный корпус, в котором расположены три излучающие ячейки, верхняя излучает зеленый G цвет, левая нижняя излучает красный R цвет, нижняя правая излучает синий В цвет, каждая излучающая ячейка содержит во входном торце микролинзу, последовательно расположенные по ее оптической оси друг за другом соответственно числу разрядов в коде нейтральные микросветофильтры и содержит микропьезоэлементы по числу разрядов в коде, один конец с двумя управляющими входами микропьезоэлемента закреплен жестко в стенке корпуса элемента матрицы, второй свободный торец микропьезоэлемента соответствующим образом прикреплен к своему микросветофильтру, в выходном торце корпуса размещен цветной светофильтр одного из основных цветов (R, G, В), управляющими входами излучающей ячейки являются управляющие входы микропьезоэлементов, подключенные к выходам соответствующих импульсных усилителей в соответствующих блоках импульсных усилителей, очки раздельных полей зрения представляют оправу с дужками для ушей, окна очков без стекол, между собой соединены подвижно для поворота относительно друг друга в горизонтальной плоскости, каждое окно очков имеет съемную конусную бленду на конце выполненную под форму экрана, бленда из двух частей: первая часть вкручивается в окно очков, вторая часть наружная выдвигается и вдвигается в первую, изменяя длину бленды, блок выделения строчных синхроимпульсов (ССИ) и блок выделения кадровых синхроимпульсов (КСИ) идентичны, каждый включает последовательно соединенные пятиразрядный счетчик импульсов и дешифратор, выход которого является выходом блока, включает элемент НЕ, первый и второй диоды, информационным входом блока является счетный вход счетчика импульсов, управляющим входом является вход первого диода, выход которого подключен к управляющему входу Uо счетчика импульсов, выход дешифратора через второй диод подключен к выходу элемента НЕ, вместе они подключены после первого диода к управляющему входу счетчика импульсов, вход элемента НЕ подключен к счетному входу счетчика импульсов, информационный вход блока выделения ССИ подключен к выходу первого формирователя импульсов, его управляющий вход подключен к выходу второго формирователя импульсов, информационный вход блока выделения КСИ подключен к выходу второго формирователя импульсов, управляющий вход которого подключен к выходу первого формирователя импульсов, отличающаяся тем, что на передающей стороне фотоэлектрический преобразователь выполняется в составе последовательно соединенных первого приемника изображения, приемная сторона которого расположена в фокальной плоскости первого объектива, и три группы выходов трех цветовых сигналов R1, G1, B1, в каждой из которых выходов по числу разрешения приемника изображения и числу разрядов в коде 1,1·107 (1100·1000·10) параллельно подключены к стольким же входам соответственно трех цветовых сигналов в первом-третьем блоках импульсных усилителей, выходы с каждого из которых подключены к соответствующим стольким же входам первого-третьего блоков выделения сигнала старшего разряда кода, выходы (1,1·106) с каждого из которых подключены к стольким же входам соответствующих первого-третьего блоков шифраторов, выходы с каждого из которых 4·1,1·106 подключены к стольким же входам соответствующих первого-третьего блоков регистров, первый-четвертый выходы с каждого из которых являются первым-третьим информационными выходами ФЭП, которые подключены к первому-четвертому входам соответствующих первого-третьего кодеров, и в составе последовательно соединенных второго приемника изображения, приемная сторона которого расположена в фокальной плоскости второго объектива, и три группы выходов трех цветовых сигналов R2, G2, B2 в каждой из которых выходов по разрешению приемника изображения и числу разрядов в коде 1,1·107(1100·1000·10 разрядов) параллельно подключены к стольким же входам соответственно в четвертом-шестом блоках импульсных усилителей, выходы с каждого из которых 1,1·107 подключены к стольким же входам четвертого-шестого блоков выделения сигнала старшего разряда кода, выходы 1,1·106 с каждого из которых подключены к стольким же входам соответствующих четвертого-шестого блоков шифраторов, выходы с каждого из которых 4·1,1·106 подключены к стольким же входам соответствующих четвертого-шестого блоков регистров, первый-четвертый выходы с каждого из которых являются четвертым-шестым информационными выходами ФЭП, которые подключены к первому-четвертому входам соответственно четвертого-шестого кодеров, первые управляющие входы (25 ГЦ) первого-шестого блоков регистров объединены и подключены к первому выходу синтезатора частот, шестой выход (27,5 МГц) которого подключен параллельно к вторым управляющим входам первого-шестого блоков регистров, первый и второй приемники изображения идентичны, каждый содержит матрицу из 1,1·106 элементов, каждый элемент матрицы представляется триадой из трех преобразователей "яркость излучения - код", левый нижний преобразователь принимает красное R излучение, верхний преобразователь принимает зеленое G излучение, нижний правый принимает синее В излучение, преобразователи "яркость излучение - код" идентичны, каждый включает непрозрачный корпус соответствующей формы из изоляционного материала, в переднем торце корпуса расположен цветной светофильтр одного из основных цветов (R, G, В), за цветным светофильтром в непрозрачной перегородке закреплен микрообъектив, по оптической оси которого и под углом 45° к ней последовательно друг за другом размещены и жестко закреплены с первого по десятый полупрозрачные микрозеркала, на стороне корпуса, к которой повернуты микрозеркала по числу разрядов в коде расположены десять соответствующих фотоприемников, принимающие отраженные от микрозеркал излучения, выходы фотоприемников являются первым-десятым выходами преобразователя "яркость излучения - код", принцип преобразования: каждое впереди расположенное полупрозрачное микрозеркало пропускает на следующее за ним поток излучения, ослабленный в два раза, полупрозрачное микрозеркало содержит в себе светоделительное покрытие, выполняющее отношение отраженного излучения к пропущенному как 1:0,5, число полупрозрачных микрозеркал соответствует получению десятиразрядных кодов, первый-шестой блоки импульсных усилителей идентичны, каждый включает импульсных усилителей по числу разрешения приемника изображения и числу разрядов в коде, всего выходов с блока импульсных усилителей 1,1·107, первый-шестой блоки выделения сигнала старшего разряда кода идентичны, каждый содержит дешифраторы по числу разрешения приемника изображения 1,1·107, дешифратор включает одиннадцатиразрядный регистр, первый разряд которого нулевой, сигналы на него не поступают, десятиразрядные коды в параллельном виде поступают на первый-десятый разряды регистра, первый разряд старший, десятый - младший, выход нулевого разряда регистра подключен к входу первого элемента НЕ, выход которого подключен к первому входу первого элемента И1, выход первого разряда регистра подключен к входу второго элемента НЕ, выход которого подключен к первому входу второго элемента И2 и к входу третьего элемента НЕ, выход которого подключен к второму входу первого элемента И1, выход второго разряда регистра подключен к входу четвертого элемента НЕ, выход которого подключен к первому входу третьего элемента И3 и к входу пятого элемента НЕ, вход которого подключен к второму входу второго элемента И2, выход третьего разряда подключен к входу шестого элемента НЕ, выход которого подключен к первому входу четвертого элемента И4 и к входу седьмого элемента НЕ, выход которого подключен к второму входу третьего элемента И3, выход четвертого разряда регистра подключен к входу восьмого элемента НЕ, выход которого подключен к первому входу пятого элемента И5 и к входу девятого элемента НЕ, выход которого подключен к второму входу четвертого элемента И4, выход пятого разряда подключен к входу десятого элемента НЕ, выход которого подключен к первому входу шестого элемента И6 и к входу одиннадцатого элемента НЕ, выход которого подключен к второму входу пятого элемента И5, выход шестого разряда регистра подключен к входу двенадцатого элемента НЕ, выход которого подключен к первому входу седьмого элемента И7 и к входу тринадцатого элемента НЕ, выход которого подключен к второму входу шестого элемента И6, выход седьмого разряда подключен к входу четырнадцатого элемента НЕ, выход которого подключен к первому входу восьмого элемента И8 и к входу пятнадцатого элемента НЕ, выход которого подключен к второму входу седьмого элемента И7, выход восьмого разряда подключен к входу шестнадцатого элемента НЕ, выход которого подключен к первому входу девятого элемента И9 и к входу семнадцатого элемента НЕ, выход которого подключен к второму входу восьмого элемента И8, выход девятого разряда подключен к входу восемнадцатого элемента НЕ, выход которого подключен к первому входу десятого элемента И10 и к входу девятнадцатого элемента НЕ, выход которого подключен к второму входу девятого элемента И9, выход десятого разряда подключен к входу двадцатого элемента НЕ, выход которого подключен к входу двадцать первого элемента НЕ, выход которого подключен к второму входу десятого элемента И10, первый-шестой блоки шифраторов идентичны, каждый шифратор в блоке выполняет шифрацию десятичных чисел от нуля до десяти, шифраторов в блоке по числу разрешения приемника изображения 1,1·106, первый-шестой блоки регистров идентичны, каждый блок регистров содержит 1,1·106 четырехразрядные регистры и последовательно соединенные ключ и распределитель импульсов, имеющий по 1,1·106 выходов, информационными входами блока регистров являются первый-четвертый входы каждого регистра, всего входов 4·1,1·106, выходы всех регистров поразрядно объединены, первый-четвертый выходы являются выходами блока регистров, первым управляющим входом является управляющий вход 25 Гц ключа, подключенный к первому выходу синтезатора частот, вторым управляющим входом является сигнальный вход (27,5 МГц) ключа, подключенный к шестому выходу синтезатора частот, на приемной стороне первый и второй приемные регистры выполнены пятнадцатиразрядными, регистры в каналах цветовых сигналов R1, G1, В1 и R2, G2, B2 выполнены пятиразрядными и подключены в каналах сигналов R1, G1, B1 к выходам соответственно 1-5, 6-10, 11-15 первого приемного регистра, в каналах сигналов R2, G2, B2 к входам соответственно 1-5, 6-10, 11-15 второго приемного регистра, в каждый канал цветовых сигналов введены последовательно соединенные дешифратор и блок восстановления десятиразрядных кодов, первый-четвертый входы дешифратора в каждом канале подключены к первому-четвертому выходам своего декодера, первый-десятый выходы дешифратора подключены к первому-десятому входам блока восстановления десятиразрядных кодов, первый-десятый выходы которого подключены к первому-десятому информационным входам накопителя кодов кадра своего канала, блоки восстановления десятиразрядных кодов идентичны; каждый включает десять входов, девять групп диодов и десять выходов, первая группа из одного диода, вход которого подключен к первому (старшему) входу блока, выход диода подключен к второму выходу блока, вторая группа диодов из двух диодов, выходы их объединены и подключены к третьему выходу блока, а входы их подключены раздельно к первому и второму входам блока, третья группа из трех диодов, объединенные выходы их подключены к четвертому выходу блока, а входы раздельно подключены к первому-третьему входам блока, четвертая группа из четырех диодов, выходы их подключены к пятому выходу блока, а входы диодов подключены раздельно к первому-четвертому входам блока, пятая группа из пяти диодов, объединенные выходы их подключены к шестому выходу блока, входы диодов подключены раздельно к первому-пятому входам блока, шестая группа из шести диодов, объединенные их выходы подключены к седьмому выходу блока, входы подключены раздельно к первому-шестому входам блока, седьмая группа диодов из семи диодов, объединенные выходы их подключены к восьмому выходу блока, а входы раздельно подключены к первому-восьмому входам блока, девятая группа из девяти диодов, объединенные выходы их подключены к десятому выходу блока, а входы раздельно подключены к первому-девятому входам блока восстановления десятиразрядного кода, первый-десятый выходы каждого блока восстановления десятиразрядного кода подключены к первому-десятому информационным входам накопителя кодов кадра своего канала, в каждый элемент матрицы первого и второго плоскопанельных экранов между микролинзой и цветным светофильтром введена диафрагма, имеющая цилиндрический корпус с прорезями по числу разрядов в коде, в которых по оптической оси микролинзы расположены исполняющие элементы, представленные полупрозрачными нейтральными микросветофильтрами, которых по числу разрядов в коде, прикрепленные соответствующим образом к свободным концам своих микропьезоэлементов, каждый полупрозрачный нейтральный микросветофильтр ослабляет поток излучения от микролинзы соответственно принципа двоичного кода в два раза, облучение микролинз всех излучающих ячеек выполняется сверхяркими светодиодами белого свечения, расположенными в соответствующем количестве и в соответствующем порядке на тыльной стороне внутри корпуса плоскопанельного экрана.



 

Похожие патенты:

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания. .

Изобретение относится к способу обработки видео данных, в частности к выявлению двумерного экранного меню на стереокадре. .

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания стереопрограмм. .

Изобретение относится к обработке стерео изображений и видео и, в частности, к способам вычисления и улучшения карты диспарантности на основе стерео изображений. .

Изобретение относится к аппаратным средствам персонального компьютера (ПК) и систем стереотелевидения, может использоваться для воспроизведения стереовидеоинформации.

Изобретение относится к пользовательскому интерфейсу коррекции панорамных изображений, захваченных посредством всенаправленной камеры. .

Изобретение относится к стереоскопической видеотехнике и может быть использовано для создания стереоскопических и автостереоскопических (безочковых) телевизоров и мониторов с реализацией максимального пространственного разрешения в каждом ракурсе стереоизображения, равного полному пространственному разрешению оптических структур-формирователей изображения, в том числе для создания плоских автостереоскопических дисплеев на жидкокристаллических матрицах практически любого типа.

Изобретение относится к системам основанным на анализе изображений отслеживания перемещения множества объектов на определенной области. .

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания. .

Изобретение относится к технике радиосвязи и может использоватся для цифрового телевещания одного стереоканала иди двух монотелеканалов

Изобретение относится к технике радиосвязи и может быть использовано для стереофонического радиовещания с сопровождением вещания цветовым отображением стереозвуковых сигналов

Изобретение относится к технике радиосвязи и может быть использовано для цифрового телевещания. Технический результат - снижение разрядности передаваемых кодов видеосигналов и звука в 1,6 раза, введение на передающей стороне цифровых микрофонов, на приемной стороне повышение разрешения экранов в два раза, достигаемое получением трех цветовых тонов R.G.B пикселя из одной излучающей ячейки. Сущность изобретения в ведении на передающей стороне в каждый канал обработки кодов видеосигналов преобразователя "код 2n-код 2n-1", в каждый канал обработки кодов звука преобразователя "звук-код", на приемной стороне выполнение каждого элемента матрицы экрана из одной излучающей ячейки. 7 табл., 16 ил.
Наверх