Универсальный логический элемент

 

3094б2

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

CDNN Советских

Ввциалистичвских

Рввиуйлик

Зависимое от авт. свидетельства ¹

Заявлено ОЗ.XII.1969 (№ 1383187/18-24) с присоединением заявки ¹

Приоритет

Опубликовано 09.VII.1971. Бюллетень № 22

Дата опубликования описания 07.Х.1971

МПК Н 03k 19/00

Комитет ио делам ивобрвтоний и открытий ври Сввете Министров

СССР

УДК 681.055(088.8) Авторы изобретения

Ю. Н, Артюх, А. К. Баумс и В. Я. Загурский

Институт электроники и вычислительной техники

АН Латвийской ССР

Заявитель

УНИВЕРСАЛЬНЫИ ЛОГИЧЕСКИИ ЭЛЕМЕНТ

Предлагаемая схема предназначена для использования в узлах и устройствах дискретной автоматики и вычислительной техники высокого быстродействия.

Известны схемы логических элементов, обладающие относительной универсальностью применения и содержащие туннельные диоды и транзисторы.

При сравнительно |высоком быстродействии эти схемы обладают тем недостатком, что на их основе можно строить только синхронные устройства. Это объясняется тем, что известные схемы реализуют функцию статического запоминания двоичной информации и ее считывание стробирующим сигналом с представлением выходного сигнала по форме импульса. При этом выход схемы может быть нагружен только на кодовые входы установки состояния аналогичного элемента и не могут быть источником стробирующих сигналов.

Поскольку стробирующий импульс для известной схемы не является логической переменной, а лишь определяет такты работы устройства, то построение асинхронных устройств на его основе исключено. В известном элементе параметры импульсного сигнала на выходе зависят от параметров стробирующего сигнала.

Поскольку для сравнительно сложных систем с значительным числом элементов обеспечить стабильность стробирующих импульсов сложно, то надежность работы таких систем снижается.

В известном элементе затруднено его согласование с другими элементами устройств, поскольку кодовый вход установки «1» не содержит элементов развязки и может управляться только источниками тока.

В предлагаемой схеме эти недостатки устра10 нены. Это достигается использованием в логическом элементе усилительной формирующей схемы, представляющей собой транзисторный каскад с включенным в эмиттер туннельным диодом и формирующим транзистором обрат15 ной связи, усилительная формирующая схема подключена через токозадающий резистор к бистабильному элементу памяти и через переключающий диод к источнику импульсного сигнала. Входы установки единичного состоя20 ния в предлагаемом элементе содержат диоды развязки. На основе предлагаемой схемы можно построить ряд синхронных (тактируемых) и асинхронных устройств высокого быстродействия, поскольку его выход может

25 быть нагружен на любой из входов (или совокупность входов) логического элемента, в том числе и на стробирующий вход. Введение диодов развязки входа установки единичного состояния позволяет осуществлять управляюЗО щее воздействие произвольным источником

309462

Составитель Л. В. Скобелева

Редактор Л. А. Утехина

Техред 3. Н. Тараиеико

Заказ 2631/6 Изд. № 1047 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Универсальный логический элемент Универсальный логический элемент Универсальный логический элемент 

 

Наверх