Всесоюзная iтйё tft . ^>&^" - i-=----

 

365701

Ссаа Соеетскив

Социалистические

Ресоу4лии

ОП ИКАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

Заявлено 19.VI.1970 (№ 1451728/18-24) М.Кл. 6 06f 5, 02 с присоединением заявки №вЂ”

Комитет оо делам иао4ретений и открытий при Совете Министров

СССР

Приоритет—

Опубликовано 08.!.1973. Бюллетень № 6

Дата опубликования описания 18.V.1973

УДК 681.325.53(088.8) 1

И. Я. Акушский, В. М. Амербаев, В, С. Кокорин, В, С. Седов и

Д. И. Юдицкий

Авторы изобретения

Заявитель

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ПОЗИЦИОННЪ|Х

ПРИЗНАКОВ НЕПОЗИЦИОННОГО КОДА

Изобретение относится к области вычислительной техники и предназначено для преобразования кодов системы остаточных классов (СОК) в двоичный код.

Известно устройство для преобразования кодов СОК в полиадический код, содержащее входной и выходной регистры, блок хранения констант, модульные cyMiMаторы, формировател и переносов.

Предложенное устройство отличается тем, что содержит блок последовательно соединенных двоичных сумматоров, входы которого соеpiHtH8HbI с первой группой выходов блока хранения констант, и дополнительный двоичный сумматор, входы которого соединены со второй группой выходов блока хранения констант; выходы дополнительного двоичного сумматора соединены со входами блока сумматоров, выходы переносов сумматоров блока и дополнительного сумматора соединены со входами сумматора ранга ч исла; другие выходы блока последовательно соединенных двоичных сумматоров соединены со входами выходного сумматора и через схему переноса — со входом сумматора ранга числа.

Это позволяет упростить устройство и повысить его быстродействие.

Схема предлагаемого устройства изображена на чертеже.

Оно содержит входной регистр 1, предна2 значенный для временного запоминания остатков числа /1 по соответствующим модулям отдельно; блок 2 хранения констант, содержащий односторонние долговременные запоминающие устройства 8 для каждого модуля, дополнительный двоичный сумматор 4 и блок последовательно соединенных двоичных сумматоров 5 — 7, предназначенных для суммирования констант; выходной двоичный сумматор 8

Ip для окончательного суммирования суммы и переносов, поступающих с выходов блока сумматров; сумматор 9 ранга числа для суммирования переносов, поступающих .из ста рших разрядов сумматоров 4 — 7 и пз схемы перено15 са 10 (на выходе сумматора 9 вырабатывается двоичный код ранга входного числа); схему 11 анализа содержимого старших разрядов результата, предназначенную для выработки признаков знака и переполнения вход2р ного числа; выходной регистр 12 для временного запоминания преобразованного числа.

Устройство работает следующим образом.

Код числа .- 1, для которого необходимо выработать позиционные признаки, по входным шинам принимается íà входной регистр 1. Выходные сигналы входного регистра подаются на входы блока 2 хранения констант. Адресом для обращения в соответствующую таблицу констант служит двоичный код остатка, запиЗО санный на входном регистре по соответствую3G5701

9ucno A

Г!

Составитель В. Игнатущенко

Техред T. Миронова

Корректор Е. Сапунова

Редактор Б. Нанкина

Заказ 1043 Изд. № 1105 Тираж 547 Подпис <)е

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Загорская типография

3 щему модулю. Двоичные коды констант с выходов таблицы констант поступают на входы сумматоров 4 и 5; с выходов этих сумматоров сигналы суммы и переноса поступают на входы сумматоров б и 7. Вырабатываемые в каж- 5 дом разряде каждого из этих сумматоров сумма и перенос поступают в качестве одного из слагаемых одноименного или соответственно следующего разряда последующих сумматоров. С выходов сумматора 7 сигналы поступа- 10 ют на вход выходного сумматора 8 для получения окончательной суммы переведенного числа.

Переносы, вырабатываемые в старших разрядах сумматоров 4 — 7, поступают для сум- 15-. мирования на вход сумматора ранга 9. На вход последнего поступает и сигнал с выхода схемы переноса 10, которая представляет собой схему организации ускоренного переноса из старшего разряда при суммировании выход- 20 ных суммы и переноса сумматора 7. С выходoia старших разрядов выходного сумматора 8 сигналы поступают на вход схемы 11 анализа содержимого старших разрядов, которая представляет собой логическую схему, вырабаты- 25 вающую сигналы признаков знака и переполнения для входного числа А.

С выходов сумматора 8 сигналы поступают на входы выходного регистра 12 для временного запоминания двоичного кода переведенного числа А.

Предмет изобретения

Устройство для Формирования позиционных признаков непозиционного кода, содержащее входной регистр, выходы которого соединены со входами блока хранения констант, выходной сумматор, выход которого. соединен со входами выходного регистра и схемой анализа содержимого старших разрядов результата, и сумматор ранга числа, отличи ощееся тем, что, с целью упрощения устройства и повышения его быстродействия, устройство содержит блок последовательно соединенных двоичных сумматоров, входы которого соединены с первой группой выходов блока хранения констант, и дополнительный двоичный сумматор, входы которого соединены со второй группой выходов блока храпения констант, выходы дополнительного двоичного сумматора соединены со входами блока сумматоров, выходы переносов сумматоров блока 14 дополн11 i-e 1r Hollo двоичного сумматора соединены со входами сумматора ранга числа, другие выходы блока последовательно соединенных двоичных сумматоров соединены со входами выходного сумматора и через схему переноса — со входом сумматора ранга числа.

Всесоюзная iтйё tft . ^>&^ - i-=---- Всесоюзная iтйё tft . ^>&^ - i-=---- 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах для перевода чисел из кода системы остаточных классов (СОК) в код полиадической системы счисления (ПСС)

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к автоматике и вычислительной технике и может быть использовано при проектировании устройств преобразования цифрового кода числа А в системе остаточных классов (СОК) в напряжение в блоках сопряжения разнотипных элементов вычислительных и информационно-измерительных систем

Изобретение относится к вычислительной технике и предназначено для использования в вычислительных устройствах, функционирующих в системе остаточных классов (СОК), а также технике связи для передачи информации кодами СОК

Изобретение относится к вычислительной технике, предназначено для деления числа в модулярной системе счисления (МСС) на одно из ее оснований и может быть использовано в цифровых вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к области вычислительной техники и может быть использовано в модулярных нейрокомпьютерах
Наверх