Библко|г;:а

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

373880

Союз Саввтскит

Сецивлистическиз

Республик

Зависимое от авт. свидетельства №

Заявлено 18.1.1971 (№ 1615715/26-9) с присоединением заявки №

Приоритет

Опубликовано 1.2.111.1973. Бюллетень № 14

Дата опубликования описания 22Х.1973

М. Кл. Н 03k 19/42

Комитет по делам изобретений и открытий ари Совете Министров

СССР

УДК 681.325.65(088.8) Авторы изобретения

С. О. Мкртчян, С. Б. Шагоян и К. А. Петросян

Заявитель

ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ «ТРИ ИЗ и»

Изобретение может быть использовано в логических устройствах дискретной автоматик и и вычислительной техники.

Известен пороговый логический элемент

«Т ри из и», содержащий переключатели тока и эмиттерный по вторитель.

С целью упрощения схемы, по вышения быстродействия и надежности, предлагаемый элемент дополнительно содержит пу1 многоэмитте рных транзысторов, и из которых являются информационными транзисторами, /n — 2 каждый с М =(:) — и + 1 эмиттерами, а и один многоэмиттерный транзистор является

/n — 2 опорным и имеет N = ) эмиттеров, п ри(n чем первые эмиттеры 1, 2...и (и — 2) -го информац ионных транзисторов соединены между собой и подключены .к первому эмиттеру опорного транзистора,,вторые эмитторы 1,2... ... (и — 3) -ro и (и — 1) -,го информационных транзисто ров соединены между собой и подключены ко второму эмиттеру опорного. тра|нзистора, последствие эмиттеры 3, 4...ни-го информационных транзисторов соединены между собой и подключенык последнему N-му эмиттеру опорного транзистора, коллектор которого соединен со входом эмиттерного повторителя и через резистор, зашунтированный диодом в прямом направлении, со вторым источником питания, база опорного транз истора подключена к источнику опорного .напряжения, эмиттеры через резисторы подключены к первому источнику питания.

На фиг. 1 показана схема предлагаемого порогового элемента «Т ри из и»; на фиг. 2 приведе и пример построения порогового элемента «Три из 4».

Информационные транзисторы 1, 1, 1, 10 би — 2

1" — 1" имеет каждый по М = ) — и+ 1 и эмиттеров, а опорный транзистор 2 имеет бn — 21

N = ) эмиттеров, которые через резистои

15 ры У Р 33, .Зп — 3и подключены к первому источнику питания 4. Каждый эмиттер информацатонного транзистора соединении с соот ветствующим эмиттером опорного транзистора и таким об разом об разует токовый пе.реключатель или схему с объединенными эмиттерами. База опорного транзистора 2 подключена к источнику опорного напряже ния 5, а его коллектор через, резистор б, зашунтированный диодом 7 в прямом направлен ии, подключен ко второму источнику питания 8. Диод 7 фиксирует нижний уровень выходного сигнала независимо от числа проводящих эмиттеров опорного транзистора.

Выход ной сипнал порогового эле мента снпЗО мается с коллектора опорного транзистора 2

373880 через эмитте рный повторитель, собранный на тра нзасторе 9 и .резисторе 10. Входами элемента являются базы информационных транзисторов, коллекторы которых подключены к источнику питания 8.

Правило соединения эмиттеров информационных и опорных транзисторов следующее.

/n — 2

Всего число сочетаний равно N = —, fl т. е. числу эммттеров опорного транзистора.

Берется первое сочетание, в котором каж дое число обозначает определенный информационный транзистор 1. У соответствующих информационных транзисторов берется по одному эмиттеру, кото рые соединяются между собой и подключаются к первому эмиттеру опорного транзистора 2.

Берется второе сочетание. Аналогичным образом у соответствующих информационных транзисторов 1 берется по одному эмиттеру, последние соединяются между собой и подключаются ко второму эмиттеру опорного транзистора и т. д. до последнего сочетания.

В качестве примера, рассмотрим ра боту порого вого логического элемента «Три из 4», :цриведенного на фиг. 2. Согласно определению, этот элемент должен реализовать функцию F =Õ ÕðÕç1 Õ Õ Õ41 ÐÕ ÕçÕ 1 ХгХзХ4. Это означает, что если высокий уро|вень потен циала (логическая «1») присутствует на базах любых трех или всех четырех информационных транзисторов, то,на выходе элементы должны иметь высокий уровень потенциала, а есл|и высокий уровень потенциала при сутствует на базе любых двух или .на базе одного информационного транзистора, то на выходе элементы должны иметь низкий уро,вен ь потенциала, т. е. логический нуль «О».

Пусть Х1=Хз=О, X3=XQ — — 1, тогда третий и четвертый информационные транзисторы открыты, а первый и второй закрыты. Следовательно, опорный транзистор открыт по первому эм иттеру и íà его коллекторе, т. е. «а выходе элемента будем иметь низкий потенциал («О»). Пусть теперь; Х =Х =Х,=1, X4=0; тогда поскольку первые три информационные транзистора открыты, все эмиттерные переходы опорного транзистора смещены:в обратном направлении, поэтому он заперт и на его коллекторе, т. е..на,выходе элемента имеет высокий потенциал («1»).

Предлагаемая схема является од нокаскадной и незавиоимо от величины и задержка всегда равна задержке одного элемента.

Предмет изобретения

Пороговый логический элемент «Три из и», содержащий пе рекл ючатели тока и эмиттер.ный повторитель, отличающийся тем, что, с целью упрощения схемы, повышения быстродействия и надежности, он доп олн ительно содержит и+ 1 многоэмиттерных транзисторов, и из которых являются информационными

/n — 2 транзисторами, каждый с М = 1 — 1 — и+1 и эмиттерами, а оди н многоэмиттерный тран25 и — 2 зистор является опорным m имеет N =— и эмиттеров, причем первые эмиттеры 1, 2... и (и — 2)-го информационных транзисторов соединены между собой и подключены к первому эмиттеру опорного транзистора, вторые эмиттеры 1, 2... (n — 3) -го и (n — 1) -го информационных транзисторов соединены между собой и подключены ко второму эмиттеру опорного транзистора, последние эмиттеры 3, 4... и n-ro информационных транзисторов соединены между собой и подключены к последнему

N-му эмиттеру опорного транзистора, коллектор которого соединен со входом эмиттерного повторителя и через резистор, зашунтирован40 ный диодом в прямом направлении, со вторым источником питания, база опорного транзистора подключена к источнику опорного напряжения, эмиттеры через резисторы подключены к первому источнику питания, 37388О

Фиг

Фиг, 2

Редактор Э. Квочкина

Заказ 1431/18 Изд, № 1321 Тира>к 780 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров ССС»

Москва, Я-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель А. Белов

Техред Е. Борисова

Корректор Г. Агаян и Н. Аук

Библко|г;:а Библко|г;:а Библко|г;:а 

 

Похожие патенты:

В. и. ладес // 330546

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к импульсной технике для использования в бесконтактных коммутационных устройствах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к железнодорожной автоматике и телемеханике, а именно к устройствам управления железнодорожной автоматики, и может быть использовано в различных системах электрической централизации, в том числе, в управляющем вычислительном комплексе системы микропроцессорной централизации стрелок и сигналов, предназначенных для малых, средних и крупных железнодорожных станций

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области вычислительной техники и может использоваться для повышения надежности вычислительных и управляющих систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации
Наверх