Патент ссср 401953
Союз Советских
Социалистических
Республик
401953
ОП ИСАН И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №
Заявлено 06Х11.1972 (№ 1806876/18-24) М. Кл. G 05b 5/О1 с присоединением заявки ¹
Государственный комитет
Совета Министров СССР ло делам изобретений и открытий
Приоритет
Опубликовано 12.Х.1973. Бюллетень № 41
Дата опубликования описания 19.II.1974
УДК 621-523.8(088.8) Авторы изобретения
М. М. Кижин и В. И. Левашов
Заявитель
УСТРОЙСТВО МНОГОКАНАЛЬНОЙ СЕЛЕКЦИИ
Изобретение относится к области автоматики и может быть использовано в многоотсчетных и высокоточных следящих системах.
В известных устройствах многоканальной селекции функции селекции и подавления квадратурной помехи выполняются раздельно при помощи различных схем; селекция сигнала по уровню осуществляется селекторами для ограниченного количества входных сигналов, а квад|ратурная составляющая в выделенном сигнале подавляется путем демодуляции с последующей фильтрацией и мод уляцией.
Это усложняет устройство и ухудшает качество его работы.
Целью изобретения является упрощение устройства путем совмещения порцессов селекции и подавления квадратурной помехи в выделенном сигнале.
Для достижения этой цели предложенное устройство содержит многоканальный коммутатор, к и-1 входам которого подключены источники входных сигналов, а выходе его соединены параллельно, подключены к интегрирующему конденсатору и через свободный канал коммутатора соединены с нагрузкой.
Управляющие входы коммутатора соединены с выходами логической схемы, входы которой подключены к источникам входных сигналов.
Блок-схема устройства показана на чертеже.
Устройство состоит из многоканального коммутатора 1, выполненного на транзисторах с МОП-структурой, и-1 входов которого соединены параллельно со входами логической схемы 2 и присоединены к источникам входных сигналов 3. Затворы транзисторов коммутатора 1 подключены к выходам схемы 2, 10 п-1 выходов коммутатора 1 соединены между собой и подключены к интегрирующему конденсатору 4 и одновременно соединены со входом и канала коммутатора, выход которого соединен с нагрузочным резистором 5.
1s Источник опорного напряжения 6 присоединен ко входу схемы 2.
При уровнях входных сигналов, меньших порога срабатывания схемы 2, один из источников входных сигналов 3 через соответству20 ющий канал коммутатора 1 подключен к конденсатору 4, так как в это время на затвор его транзистора с выхода схемы 2 выдается сигнал, синфазный с опорным напряжением, чем осуществляется демодуляция входного
25 сигнала и подавление в нем квадратурной помехи.
Остальные каналы коммутатора 1, подключенные к источникам входных сигналов 3, в это время закрыты, так как на затворы тран30 зисторов и-2 каналов коммутатора с выхо401953
Составитель В. Быков
Техред Л. Грачева
Корректор Л. Орлова
Редактор Л. Утехина
Заказ 311/13 Изд. М 99 Тираж 780 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, K-35, Раугпская наб., д. 4/5
Типография, пр. Сапунова, 2 дов схемы 2 выдается потенциал, запирающий эти каналы.
На затвор транзистора канала, соединяющего все выходы коммутатора и конденсатор
4 с нагрузкой 5, с выхода схемы 2 постоянно (независимо от уровней входных сигналов) подается сигнал, сдвинутый по фазе на 180 по отношению к опорному сигналу. За счет этого осуществляется модуляция сигнала, снимаемого с конденсатора 4. Выходной сигнал выделяется на нагрузке 5.
При уровне входного сигнала, превышающем пороговое напряжение схемы 2 на любом ее входе, соответствующий источник входного сигнала 3 подключается к конденсатору
4, так как на затвор транзистора канала, ко входу которого он подключен, с выхода схемы 2 выдается сигнал, синфазный с опорным напряжением, а на затворы транзисторов других канало в выдается запирающий потенциал.
Предмет изобретения
Устройство многоканальной селекции, содержащее источник опорного напряжения, п-канальный коммутатор, п-1 входов которого соединены с соответствующими входами ло10 гической схемы, а также интегрирующий конденсатор и нагрузочный элемент, отличающееся тем, что, с целью упрощения устройства и повышения точности его работы, и-1 выходоь коммутатора соед инеHbI параллельно с инте15 грирующи м конденсатором и через и вход коммутатора присоединены к нагрузочному элементу, а управляющие входы коммутатора подключены к соответствующим выходам логической схемы,