Дешифратор двоичных кодов

 

О Л -C А Н И Е

ИЗОБРЕТЕНИЯ

R АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

l и 463II2

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 21.09.71 (21) 1699329, 18-24 с присоединением заявки М

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (32) Приоритет

Опубликовано 05.03.75. Вюллетсь > Х<2 9

Дата опубликования описания 16.06.75 (53) УДК 681.398:654, .93 (088.8) (72) Авторы изобретения

Е. И. Жуков и Г. В. Никулин (71) Заявитель (54) ДЕШИФРАТОР ДВОИЧНЫХ КОДОВ

pbIx соединена входами с А; выходами одной из групп логически. . схем формирования выходных сигналов, m триггеров, одни из входов которых связаны с выходами схем «ИЛИ», а другие — с шиной сброса, т ключей коммутации питания, вход каждого из которых подключен к выходу соответствующего триггера, а выход — к шине питания логических схем формирования выходных сигналов той же группы.

Структурная схема дешифратора двоичных кодов представлена на чертеже.

Входные кодовые шины 11 — 1„соединены со входами логических схем формирования выходных сигналов 21 — 2, Этп схемы объединены в m групп по k; схем в каждой. Значение величины m и й; определяется требуемой экономией мощности, причем необходимо выгп полнение соотношения Х/гт = 2". В частном

i= l случае, когда число логических схем формирования выходных сигналов во всех т группах равно, имеет место соотношение

mk = 2è

Питание каждой группы логических схем формирования выходных сигналов осуществляется через ключи коммутации питания

3,— 3„,. Выходы логических схем формирования выходных сигналов (4 — 4 „) в группе

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при реализации технических средств дискретной автоматики и ЦВМ.

Известны прямоугольные дешифраторы, содержащие входные кодовые шины, логические схемы формирования выходных сигналов на транзисторных элементах «ИЛИ вЂ” HE» и выходные шины. Питание подобных дешифрато- 10 ров осуществляется от источника питания через общую шину.

Недостатком этих дешифраторов является относительно большая мощность рассеивания, вызванная тем, что при работе дешифратора 15 выбирается только одна выходная шина и при этом у связанной с этой выходной шиной логичес|кой схемы формирования выходных сигналов все элементы закрыты, а мощность рассеивается на (и — 1) логических схемах фор- 20 мировання выходных сигналов, элементы которых в это время открыты. Надежность работы таких дешифраторов невысока, так как именно открытые элементы «ИЛИ вЂ” НЕ» на„более подвержены отказам. 25

Целью изобретения являются уменьшение рассеиваемой мощности и повышение надежности работы дешифраторов.

Эта цель достигается тем, что в дешифратор введены т схем «ИЛИ», каждая из кото- 30

I ! (51) М. Кл. G 06f 5/00

463112

92 йФ

1+1

Составитель И. Малкис

Редактор Л. Утехина

Корректор Л. Брахнина

Типография, пр, Сапунова, 2 через схемы «ИЛИ» 51 — 5„, соединены со входами соответствующих триггеров 61 — 6„, выходы которых связаны с управляющими входами ключей коммутации питания 31 — Зьь соединенных с источником питания 7. На шину 8 подается сигнал сброса триггеров 6, — 6ьз в исходное состояние.

При обращении к дешифратору двоичных кодов на вход 8 поступает сигнал сброса, который приводит все триггеры в исходное состояние, при этом питание подается на все логические схемы формирования выходных сигналов всех групп. Через некоторое время выхода схем «ИЛИ» 5 — 5„, поступают сигналы сброса на все триггеры, в группах у которых нет выходного сигнала.

Таким образом, достигается подключение питания только к той группе логических схем формирования выходных сигналов, в которой возбуждена выходная шина.

Предмет изобретения

Дешифратор двоичных кодов, содержащий

m групп из k; одноступенчатых логических схем формирования выходных сигналов, соединенных по схеме прямоугоabHor дешифраm тора на 2" выходов, причем Х4 = 2", о тл ui =-1 ч а ю шийся тем, что, с целью снижения

10 потребляемой мощности и увеличения надежности, в него введены m схем «ИЛИ», каждая из которых соединена входами с А; выходами одной из групп логических схем формирования выходных сигналов, m триггеров, одни из

15 входов которых связаны с выходами схем

«ИЛИ», а другие — с шиной сброса, т ключей коммутации питания, вход каждого из которых подключен к выходу соответствующего триггера, а выход — к шине питания логи20 ческих схем формирования выходных сигналов топ ке группы.

Заказ 1385/12 Изд. № 551

Тираж 579 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб., д. 4/5

Дешифратор двоичных кодов Дешифратор двоичных кодов 

 

Похожие патенты:

Изобретение относится к построению сетей связи для передачи информации по вычислительным сетям

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики

Изобретение относится к портативным электронным устройствам и может быть использовано, в частности, для увеличения продолжительности работы аккумуляторных батарей, используемых в портативных электронных устройствах

Изобретение относится к устройствам автоматики и вычислительной техники, и может быть использовано, например, в преобразователях “перемещение-код” приводов контрольно-измерительных систем

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области кодирования и декодирования контента, в частности к извлечению данных из буфера и загрузки их в буфер

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др
Наверх