Устройство для контроля блоков памяти

 

:УЯ 1

О П И С А Н И Е (ii1 5I0754

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 08.04.74 (21) 2013573/24 с присоединением заявки № (23) Приоритет

Опубликовано 15.04.76. Бюллетень № 14

Дата опубликования описания 22.06.76! (51)»!. Кл."- G 11 С 29/00 !

I ! !

l ! (53) УДК, 681.327.17 (088.8) Государственный комитет

Совета азинистров СССР ло делам изобретений и открытиц (72) Авторы изобретения

А. И. Вичес, В. А. Смирнов, И. 3. Шакуров и М. И. Чурилов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПАМЯТИ

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам, с помощью которых осуществляется контроль информационной надежности (помехоустойчивости) блоков памяти на магнитном носителе.

Известно устройство для контроля блоков памяти, содержащее генератор, два счетчика, один из выходов первого из которых подключен ко входу преобразователя код †анал, блок управления и переключатель. Однако структура сигналов обычно не связана со статическими характеристиками реальных сигналов, накапливаемых в блоках памяти, в связи с чем получаемые оценки информационной надежности значительно отличаются от существующих ia реальных условиях.

Целью изобретения является повышение точности работы устройства. В предложенном устройстве это достигается тем, что оно снабжено двумя логическими элементами «И», одни из входов которых подключены к генератору, а другие входы соединены с первым и вторым выходами блока управления соответственно, выход одного из логических элементов «И» соединен с одним из входов первого счетчика, второй вход которого соединен с третьим выходом блока управления, выход преобразователя код — аналог соединен через переключатель с выходом устройства, другой выход первого счетчика соединен с первым входом блока управления, второй и третий входы которого соединены с соот ветствующими выходами второго счетчика, вход которого

5 подключен к выходу другого логического элемента «И». Кроме того, блок управления устройства содержит управляющий триггер, два логических элемента «ИЛИ» и три формирователя, причем выходы управляющего триг10 гера соответственно подключены к первому и второму выходам блока управления, первый вход которого через первый логический элемент «ИЛИ» и первый формирователь соединен с одним из входов управ15 ляющего триггера, другой вход управляющего триггера через второй формирователь соединен со вторым входом блока управления, третий вход которого через второй логический элемент «ИЛИ» и третий формирователь сое20 динен с третьим выходом блока у.правления.

На чертеже приведена блок-схема предложенного устройства.

Генератор тактовых сигналов 1, синхронизированный с тактовой частотой измеритель25 ных сигналов, через логические элементы «И»

2 и 3 подключается к,счетчикам 4 и 5, которые считают тактовые сигналы так, что, когда сигналы .поступают на счетчик 4, логический элемент 3 закрыт, а

30 когда сигнал поступает на счетчик 5, то за510754 крыт элемент 2. Управление логическими элементами «И» осуществляется блоком управления 6. Выходные сигналы устройства снимаются со счетчика 5 — цифровые — непосредственно со счетчика, а аналоговые — через преобразователь код — аналог 7 и записываются на магнитный носитель исследуемого блока памяти 8 через логические элементы

«ИЛИ» 9 и 10, формирователи 11, 12 и 13, управляющий триггер 14.

При поступлении тактовых сигналов на счетчик 5 (логический элемент «И» 3 открыт) величина выходного сигнала устройства липейно возрастает. По достижении ею заданного максимального уровня, определяемого логическим элементом «ИЛИ» 9, с помощью формирователя 11 управляющий триггер 14 переключается, закрывая логический элемент

2, после чего тактовые импульсы поступают на счетчик 4. С ним связан другой логический элемент «ИЛИ» 10, параметры которого определяют длительность максимального уровня выходного сигнала. 1 огда объем счетчика 4 достигает заданного значения, формирователь

12 вырабатывает управляющий сигнал, который сбрасывает счетчик 5 в начальное положение. После переключения счетчика 5 счетчик 4 продолжает работать, выдавая на выход сигнал постоянного уровня, соответствующий минимальпой величине испытательного сигнала. Г1ри переполнении счетчика 4 формирователь 13 переводит управляющий триггер 14 в исходное состояние, и тактовые сигналы вновь поступают на счетчик 5.

Оценка информационной надежности исследуемого блока памяти 8 осуществляется путем сравнения сигналов, считанных из исследуемого блока памяти, с исходными, сформированными с помощью устройства.

Формула изобретения

1. Устройство для,контроля блоков памяти, содержащее генератор, два счетчика, один из выходов первого из которых подключен ко входу преобразователя код †анал, блок упразления и переключатель, о т л и ч а ющ е е с я тем, что, с целью повышения точности работы устройства, оно содержит два логиче10 ских элементов «И», одни из входов которых подключены к генератору, другие входы соединены с первым и вторым выходами блока управления соответственно, выход одного из логических элементов «И» соединен с одним

15 из входов первого счетчика, второй вход которого соединен с третьим выходом блока управления, выход преобразователя код — аналог соединен через переключатель с выходом устройства, другой выход первого счетчика

20 соединен с первым входом блока управления, второй и третий входы которого соединены с соответствующими выходами второго счетчика, вход которого подключен к выходу другого логического элемента «И».

25 2. Устройство по и, 1, отл и ч а ющееся тем, что блок управления содержит управляющий триггер, два логических элемента

«ИЛИ» и три формирователя, причем выходы управляющего триггера соответственно под30 ключены к первому и второму выходам блока управления, первый вход которого через первый логический элемент «ИЛИ» и первый формирователь соединен с одним из входов управляющего триггера, другой вход которо35 го через второй формирователь соединен со вторым входом блока управления, третий вход которого через второй логический элемент

«ИЛИ» и третий формирователь соединен с третьим его выходом.

510754

Составитель А. Воронин

Текред А. Камышникова

Редактор Л. Тюрина

Корректор 3. Тарасова

,Типография, пр. Сапунова, 2

Заказ 1270, 3 Изд. ¹ 1299 Тираж 723 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4I5

Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх