Время-импульсное вычислительное устройство

 

О П И -" C"А Н и Е

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистическими

Республик (11) Д Д ЭЭвсф (61) Дополнительное к авт. свид-ву (22) Заявлено 27. 04.72 (21) 1779177 18-24 с присоединени м заявки № (23) Приоритет (43) Опубликовано 05.05.76Бголлетень ¹ 17 (45) Дата опубликования описания12.05.76

2 (51) М, Кл.

806 ) 1/00

Гооудврственный намвтет

Саввтв Миннотров СССР по делам нзооретеннй и открытий (53) УДК

681 ° 14(088.8) (72) Авторы изобретения

Я. Г. Гольдин, С. В. Демидов, B. A. Казанский, А. 10. Мальчик, И. Б. Рубашкин и В. В. Сокол (71) Заявитель (54) ВРЕМЯ-ИМПУЛЬСНОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОИСТВО

Изобретение относится к области вычислительной техники и может быть использовано при создании вычислительных устройств для выполнения арифметических операций над временными интервалами. 5

Известны время — импульсные вычислительные устройства, содержашие генератор импульсов, двоичный счетчик, логические элементы "И, сумматор, триггеры, коммутатор и другие элементы. !О

Однако в таких устройствах два операнда, над которыми выполняется математическая операция, представляются соответственно один в виде временного интервала, а другой в виде напряжения. Это обстоя- 15 тельство ставит известные время — импульсные устройства по точности вычислений близко к аналоговым.

В предлагаемом время — импульсном вычислительном устройстве этот недостаток 20 устранен за счет того, что и нем выход генератора соединен со счетным входом младшего разряда счетчика; входы первого и второго двухвходовых элементов И через коммутатор соединены с нулевыми и М единичными выходами двух младипгх разрядов счетчика. Нулевые выходы всех триг геров счетчика соединены соответственно с и входами п. -входового элемента И, выход которого соединен со входами установки в "1" двух триггеров управления: входы каждой из двух (П-2) — входовых элементов И" через коммутатор соединены с выходами (72- «) старших разрядов счетчика, выходы (n -2) — входовых элементов cqeдинены со входами установки в "0" соответствующих им двух триггеров управления.

Выход первого QByxBxoaoBoro элемента "И" и единичный выход первого триггера управления соединены соответственно с первым и вторым входом сумматора, а выходы второго двухвходового элемента "И и второго триггера управления — с третьим и ;етвертым входами сумматора. Выход сумматора соединен с выходом устройства. Кроме того, сумматор содержит два двухвходовых элемента "И", причем входы первого нз них соединены с первым и вторым входами сумматора, а входы второго — с третьим и четвертым входами сумматора. Выходы

F133< 1

3 лементов "И через элемент "ИДИ" подключены к выходу сумматора, Схема устройства представлен» и» «ертеже, где обозначено: 1 -генератор импульсов, 2 — и — разрядный двоичный счетчик, 3 — K младших разрядов счетчика, 4 — (ПК) старших разрядов счетчика, 5 — распределитель импульсов, 6, 7 — триггеры управления, 8 — сумматор временных интервалов, 9, 10 — элементы "И, 11 — коммутатор, 12, -13 — (и -2) — входовые элементы "И», 14 - г — входовые элементы "И", 15, 16 - элементы "И", 17 — элементы "ИДИ".

Устройство работает следующим образом.

Импульсы с генератора 1 постоянно поступают на вход счетчика 2. Длительность импульсов на выходах распределителя импульсов 5 равна периоду следования импульсов на выходе генератора 1, импульсы на выходах распределителя 5 сдвинуты один относительно другого во времени, но имеют одинаковую частоту следоваК ния, которая в 2 раз меньше частоты генератора.

На выходе элемента "И" 14 сигнал стандартной длительности, т. е. равной периоду следования импульсов иа выходе генератора, появляется с частотой в 2 мень В шей, чем на выходе генератора. 3а время между двумя такими импульсами происходит сложение двух чисел, величина которых задается с помощью коммутатора 11, в качестве которого могут быть использованы обычные переключатели.

Величина первого и второго операндов задается с помощью коммутатора путем соответствующего подключения входов первого и второго триггеров управления 6 и

7 к выходам старших (П -2) разрядов счетчика. На чертеже, для примера, показано, что набраны числа 27 и 24.

При установлении всех г разрядов счетчика в "0 сигнал с выхода элемента "И

14 устанавливает в состояние " 1" триггеры в обоих преобразователях. На входы элементов "H" 15 и 16 сумматора в соответствии с этим поступают разрешающие потенциалы. На другие входы этих элементов поступают импульсы с выходов элементов И 9 и 10. Поскольку частота этих импульсов и импульсов на входе группы из (П -К) старших разрядов одинакова, то на каждую пару сдвинутых импульсов с выходов элементов "И" 9 и 10 одновременно посылается один импульс на вход младшего из указанных (т1 -К) разрядов счетчика. В результате через эле."лент "И" 15 проходит

27 импульсов, а через элемент "И 16

24 импульса. После 2 1-го импульса сбрасывается в 0 триггер управления 7, а после 27-го триггер управления 6. Це выход элемента "ИЛИ" 17 при этом проходит (27+24) импульсов, длительность каждого из которых равна периоду импульсов на выходе генератора, В этом смысле суммарная длительность полученных на выходе сигналов пропорциональна сумме чисел, коды которых были набраны с помощью коммутатора 11. формула изобретения

1.,Время-ifìпульсное вычислительное устройство, содержащее генератор импульсоа„ вЂ” разрядный двоичный счетчик, логические элементы "И". сумматор, триггеры управления, коммутатор, о т л и ч аю ш е е с я тем, что, с целью повышения точности работы при одновременном сокращении количества оборудования, в нем выход генератора соединен со счетным входом младшего разряда счетчика; входы нервого и второго двухвходовых элементов И" через коммутатор соединены с нулевыми и единичными выходами двух младших разрядов счетчика; нулевые выходы всех триггеров счетчика соединены соответственно с П входами — входового элемента "И", выход которого соединен со входами установки в

" 1 двух триггеров управления; входы каждого из двух (n-2) — входовых элементов

"И" через коммутатор соединены с выходами (д -,) старших разрядов счетчика, выходы (s2-2) — входовых элементов соединены со входами установки в 0 соответствующих им двух триггеров управления; выход первого двухвходового элемента "И и единичный выход первого триггера управления соединены соответственно с первым и вторым входом сумматора, а выходы второго двухвходового элемента "И и второго триггера управления — с третьим и четвертым входами сумматора; выход сумматора соединен с выходом устройства, 2. Устройство по п. 1, о т л и ч а ющ е е с я тем, что сумматор содержит два двухвходовых элемента "И". причем входы первого из них соединены с первым и вторым входами сумматора, а второго - с третьим и четвертым входами сумматора; выходы элементов "И" через элемент ИЛИ подключены к выходу сумматора.

Составитель А. Лебедев

Редактор Л. Утехина Техред М. Ликович КОРРектоР П. Гоксич

3аказ 606/29 Тираж 864 Ц О дл и с и 0 е

ЦПЦИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

11 3035, Москва, Ж-Э5, Раушская иаб., д. -j /5

Филиал ППП Патент", г. Ужгород, ул. Проектная, 4

Время-импульсное вычислительное устройство Время-импульсное вычислительное устройство Время-импульсное вычислительное устройство 

 

Похожие патенты:

Изобретение относится к области вичислительной техники и может быть использовано в гибридных вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано в вычислительных системах с параллельной обработкой информации смешанной формы представления

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц
Наверх