Устройство для контроля статической помехоустойчивости логических устройств

 

Союз Соеетеикх

Соцееапиетюесиих

РСХ Т $5ffNK

1 () 52%QQQ

Г

К АВТОРСКОМУ СВИДЙПЛЬ ЛВУ

3 ъ»

Гщдаратеевный вамате1

6Овета Мннпстраа СЮ

ОО делаи иеебретенвй

il OTKPbiTii8

;23) Приоритет (43) Опубликовано 25 gf,, В.Яюллете; ръ,-.:(45) Дата опубликования -;Tzc -,= "о;р - -.

N» C. Валитэв, И.. « естся -:Ов="., И,.=:. Хис . -:Ов, 5 Г,, Жидков, С. .. Вязни ".» в 1 --» ::»- - ада .ов r; .- 1 "-»1,зэм -т й. оь (72) Автори изобретения

Московский институт радиотехники, ."-.;.: ктрошп",;»:==.u:,ëтнки (54) УСТРОИСТВО ДЛЯ КОНТРОЛЯ С,АТИ -. :ЕСКОИ Г ОМЕХОУСТОИ ЫВОСТИ

ЛОГИЧЕСКИХ УСТРОЙСТВ

Для этого в устройство введены компараторы входных н вььходных сигналов, Фор; ирователи и триггер - ., причем Генератор входньж сиГналов подключен K вхОдам компараторов входньк сигналов, выход ка;кдсГо нз кото" ьл. чепез фэрмнроыате»п» ссоеди— нен с входом СООтветству»ощ» "О ко:.Нырато ра BbIxoñ!Áü ê -.„×ãíàëîü, дру» ой axo котороГэ пэдключеБ к выхэду кэнтрэлируемогэ

СИГНаЛОВ Ч РЕЗ Cоэтв XX» :.ЕЪ:="» . ;»:: ЕЗЬ подключен ь к входа эле»ен Limb с Оь;ладэ ъия3 другие вхадь: триггеров:-ое,:лен..:-.: с управляющим блоком.

На чертеже приведена структурная электрическая схема у стройства

Устройство для конт х ля с-тати-=еской помехоустои гивости ногин стих устройств содержит генератор входных сиги" »;»ов 1 через ь»иь-. 2, подь;,.- чек; --й .:-.роверяамому устройству 3 к --.. -.: =---:. э:,=-.арагюров входньис сигна»»м 4- <, на д-ругне вхоЯ1; которь ».,0да»=.тг; От»»орное жение,, а вь=-.адь: .:э-."-эр .-.-: со" ллены с входамк фэрмнрэк;=:=-.:=- и 2-15. Выходы

Изобретение относится к области автоматики и вычислительной техники.

Известнс устройство для многодопускового контроля параметров логических устройств„ в котором осуществляется разбиение зоны значений выходных сигналов объекта контроля на подзоны, с каждой из которых осуществляется сопоставление измеряемого параметра (Ц .

Известно также устройство для конт роля статической помехоустойчивости логическихх устройств,. содержащее генератор вхо=ных сигналов, соединенный с входом проверяемэгэ устройства,. управляющий блок, выходы которого подключены к входам гене- } ратора входных сигналов и элемента совпадения, соединенного своим выходом с входом регистриоующего блока (21 .

Однакэ известные устройства не пэзвэляют контролировать статическую помехоустойчивость логических устройств с достаточной тэчнэстью.

Белью изобретения является пэвышение т чнэсти контроля.

0» (el) М. Кл.

G Ol R 31/28

С 05 В 23/02

53» У. 921.327..53 ((188.8) 1 формирователей 12-15 через шины 16-19 подсоединены к управляющим входам компараторов выходного сигнала 20-23, к другим входам 24-27 которых подведено опорное напряжение. Ь

Выход проверяемого устройства 3 через шину 28 подсоединен k входам компараторов сигнала 20-23, выходы которых подключены к входам соответствующих триггеров 29-32, к другим входам кото- 1О рых через шину 33 подключен управляющий блок 34, связанный через шину 35 с управляюшим входом генератора входных сигналов 1.

Выходы триггеров 29-32 подключены к входам элемента совпадения 36. Блок 34 через шину 37 связан с управляющим входом элемента совпадения 36, выход которого подсоединен к блоку 38, регистрирующему результаты пр оверки.

Устройство работает следующим образом.

Перед началом проверки логического устройства производят установку значений опор-25 ных напряжений на входах 8 11 компараторов входного сигнала 4-7 и входах 24-27 компараторов выходного сигнала 20- 23.

По сигналу из блока 34, поступающему у> по шине 33, производится установка триггеров 29-32 в начальное положение. По сигналу из блока 34, поступающему через шину

35, генератор входных сигналов 1 подает сигнал на вход проверяемого логического устройства 3 и на входы компараторов входного сигнала 4-7. При достижении уровня входного сигнала значений, установленных на входах 8-11 комн входного сигнала 4-7, последние срабатывают и запус- 4О кают формирователи 12-15. С выходов формирователей 12-15 через шины 16-19 подаются сигналы, которые включают на заданное время компараторы выходного сигнала 20-23. Сигнал с проверяемого логичес- 45 кого устройства 3 через шину 28 поступает на вход компараторов выходного сигнала

20-23 и сравнивается с установленными на входах 24-27 значениями опорного напряжения. 5Î

В случае достижения или превышения выходным сигналом логического устройства заданного значения опорного напряжения, компараторы выходного сигнала 20-23 выдают сигналы, которые переводят соответ ствуюшие им триггеры 29-32 в другое состояние. При определенной комбинации состояний триггеров 29-32 элемент совпадения 36 по сигналу, поступающему от бло. ка 34 по шине 37, вырабатывает сигнал, ооответствуюший благоприятному результату проверки, который поступает в блок 38.

Анализ возможного испошзовалия изобретения выявил целесообразность его применения в условиях массового производства интегральных узлов; эффективность предложенного устройства заключается в обеспечении автоматической проверки статической помехоустойчивости логических узлов и снижении требований, предъявляемых к генератору входных сигналов.

Формула изобретеHHB

Устройство для контроля статической пс мехоустойчивости логических устройств, содержащее генератор входных сигналов, соединенный с входом контролируемого устройства, управляющий блок, выходы которого подключены к входам генератора входных сигналов и элемента совпадения, соединенна го своим выходом с входом регистрирутощего блока, о т л и ч а ю ш е е с я тем, что, с целью повышения точности контроля, в него введены компараторы входных и вы- ° ходных сигналов, формирователи и триггеры, причем генератор входных сигналов подключен к входам компараторов входных сигналов, выход каждого из которых через формирователь соединен с входом соответствующего компаратора выходных сигналов, другой вход которого подключен к выходу контролируемого устройства, выходы компараторов выходных сигналов через соответствующие триггеры подключены к входам элемента совпадения, другие входы триггеров соединены с управляюшим блоком.

Источники информации, принятые во внимание при экспертизе:

1, Авторское свидетельство СССР № 276522, М кл. G 04 f 1О/04 1969.

2 Авторское свидетельство СССР № 266943 N кл G 04 Г 31/28 1970 (прототип) .

Составитель В. Халчев

Редактор А. Зиньковский Техред Г- Родак Корректор H. Ковалева

Заказ 5131 491 Т ираж 1029 Подписное

БНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Устройство для контроля статической помехоустойчивости логических устройств Устройство для контроля статической помехоустойчивости логических устройств Устройство для контроля статической помехоустойчивости логических устройств 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники
Наверх