Устройство для управления разрядным блоком полноточной памяти

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

5286) 0

Ьк1з советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 22.10.74 (21) 2070448/24

1. Кл. G 11С 7/60 с присоединением заявки №

Государственный комитет

Совета Министров СССР, (23) Приоритет

Опубли

Дата оп бл1.ковация описания 12.10.76 (72) Авторы изобретения (71) Заявитель

Ш. К. Кадышев, Б. Ф. Лаврентьев, А. О. Тимофеев и Л. А. Шумилов

Ленинградский ордена Ленина электротехнический институт им. В. И. Ульянова (Ленина) (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РАЗРЯДНЫМ БЛОКОМ

ПОЛНОТОЧHOЙ ПАМЯТИ

Изобретение относится к запоминающим устройствам.

Известно устройство для управления разрядным блоком полноточной памяти, содержащее блок управления, формирователи токов и логические элементы (1), которое требуе1 больших аппаратурных затрат. Наиболее близким к изобретению является известное устройство для управления разрядным блоком полноточной памяти, содержащее формирователи токов, входы которых соединены с выходами соответствующих элементов «И», блок управления, вход которого подключен куправляющей шине «Обращение» (2). Нагрузкой формирователей являются разрядные шины блока памяти. Это устройство для управления разрядным блоком полноточной памяти функционирует одинаково как при приеме числа в память, так и при выдаче числа из памяти.

Из-за этого в устройстве имеют место непроизводительные затраты времени, так как при записи числа в блок памяти первый такт в цикле обращения — такт считывания — является холостым. При выдаче числа из блока памяти во втором такте обращения — такте записи — выполняется регенерация обратного кода числа, ранее хранившегося в памяти.

Длительность переходных процессов при peIeнерации всегда меньше, чем время, отводимое для записи.

Целью изобретения является повышение быстродействия. Б предложенном устройстве это достигается тем, что оно содержит дополнительные элементы «И», одни входы которых подключены к гыходам блока управления, другие соединены соответственно с управляю1цимп шинами «Прием» и «Выдача», а выходы подключены ко входам элементов «И».

На чертеже изображена блок-схема предложенного устройства.

Оно содержит формирователи токов 1, входы которых соединены с выходами элементов

«И» обратного кода 2 и элементов «И» прямого кода 3, блок управления 4, вход которого подключен к управляющей шине «Обращение» 5, дополнительные элементы «И» 6 и 7, выходы KQTophIx подключены ко Входам элементов «И» 2. Один вход дополнительного элемента «И» 6 подключен к выходу 8 блока управления 4, другой вход — к управляющей шине «Прием» 9. Один вход дополнительного элемента «И» 7 подключен к выходу 10 блока управления 4, другой вход к управляющей

25 шине «Выдача» 11. Входы элементов «И» прямого кода 3 подключены к выходу 12 блока управления 4. Устройство содержит также кодовые шины прямого кода 13, которые подключены ко входам элементов «И» прямого

ЗО кода 3, 3 также 1 .Одовые IIIIIHbI 06p3THQI Q 1.О528610 да 14, которые подключены ко входам элементов «И» обратного кода 2.

Работает устройство в двух режимах — в режиме «Обращение» к блоку памяти с «Приемом» нового числа и,в режиме «Обращение» с «Выдачей» числа из блока памяти. При работе устройства в режиме «Обращение» с

«Приемом» в блок управления 4 по шине 5 подают команду «Обращение» и по шине 9— команду «Прием». Физически команды могут быть либо импульсами, либо потенциалами соответствующей полярности. Одновременно с командами на кодовых шинах 13 и 14 всех разрядов устанавливается код числа, записываемого в блок памяти. В том случае, когда код данного разряда числа равен «1», на шине

13 устанавливают потенциал или импульс, открывающий элемент «И» 3, а на шине 14— потенциал или импульс, закрывающий элемент «И» 2. В противном случае, когда код данного разряда числа равен «О», на шине 13 устанавливают потенциал или импульс, закрывающий элемент «И» 3, а на шине 14 — потенциал или импульс, открывающий элемент

«И» 2. Далее блок управления 4 вырабатывает импульс на выходе 8, который проходит через элемент «И» 6 и через элементы «И» 2, запускает формирователи токов 1 в соответствии с обратным кодом записываемого числа.

Через интервал времени, достаточный для записи в блок памяти обратного кода числа, блок управления 4 вырабатывает импульс на выходе 12, который через элементы «И» 3 запускает формирователи токов 1 в соответствии с прямым кодом записываемого числа. При работе устройства в режиме «Обращение» с

«Выдачей» числа из блока памяти в блок управления 4 по шине 5 подают команду «Обращение» и по шине 11 — команду «Выдача»:

После промежутка времени, равного длительности такта считывания, на кодовых шинах 13 и 14 устанавливается код регенерируемого

5 числа. Далее блок управления вырабатывает импульс на выходе 10, который проходит через элемент «И» 7 и через элементы «И» 2 запускает формирователи токов 1 в соответствии с обратным кодом записываемого числа. Че10 рез интервал времени, достаточный для регеперации в блоке памяти обратного кода числа, блок управления 4 вырабатывает импульс на выходе 12, который через элементы «И» 3 запускает формирователи токов 1 в соответст15 вии с прямым кодом записываемого числа.

Формула изобретения

Устройство для управления разрядным бло20 ком полноточной памяти, содержащее формирователи токов, входы которых соединены с выходами соответствующих элементов «И, блок управления, вход которого подключен к управляющей шине «Обращение», от л и ч а ю25 щ е е с я тем, что, с целью увеличения быстродействия устройства, оно содержит дополнительные элементы «И», одни входы которых подключены к выходам блока управления, другие соединены соответственно с управляю30 щими шинами «Прием» и «Выдача», а выходы подключены ко входам элементов «И».

Источники информации, принятые во внимание при экспертизе:

1. Авт. св. № 180856, М. Кл. G 11С 11/00, З5 1965.

2. Хранение информации в кибернетических устройствах. Сб. под ред. Л. П. Крайзмера.

М., Советское радио, 1969, с. 36.

528610

Корректор Е. Хмелева

Редактор Л. Тюрина

Заказ 2063(13 Изд. ¹ 1609 Тираж 723 Подписное

ЦНИИПИ Го"ударственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель В. Рудаков

Техред М. Семенов

77

Устройство для управления разрядным блоком полноточной памяти Устройство для управления разрядным блоком полноточной памяти Устройство для управления разрядным блоком полноточной памяти 

 

Похожие патенты:

Фонд // 408308

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования
Наверх