Устройство для контроля блоков памяти

 

; „;„ „;,"„„ :,"„"„ „ О П И C А Н И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (66) Дополнительное к авт. авнд-ву— (51) М. Кл.

611 С 29/001 (22) аивлено191ОБ (21) 21918 3/18-zy е присоединением заявки _#_6— (23) Ирнорнтет—

1666Д666т6666М6 66вбпп

Ь66 6 М6666т666 М5Р

66 6666н 66йрбл666

6 6 (66нт6(( (5а} УЙК681. 326 (088. 8) (43) Опубликовано 053.1,77„6þëëåòåâü 34 41 (45) Дата опубликовании описании (О. П.77 (72) Автори изобретении A. A, Джавадов, Ф. Д. ДжаФаров и Г.Р. исаев

Научно-исследовательский и проектный институт по комплексной автоматизации нефтяной и химической промышленности (84) устРойстВО для контРоля Влоков плияти

Изобретение относит я к запоминаю

@чм устройствам и может быть использовано, а частности, для диагностики неисправностей блоков памятию построенных в виде регистра сдвигао 5

Известно устройство для контроля блоков памяти, содержащее блок для формирования сигнала и неисправности, блок управления и логические элементы 11) . 10

Однако на это устройство требуютсф большие аппарат . рны» затраты.

Наиболее близким по технической сути к изобретению является устройство для контроля блокОв памяти, со- (5 держащее блок управления, входы кото рого подключены к выходам счетчика и. элемента И, первый вход которого сое:динен со входом устройства, и управляющие шины г ).

Однако в этом устройстве отсутствует возможность диагностирования неисправностей блоков памяти, собранных на базе триггеров, не имеющих сбросНых и перекчщхся входов, что су 25 щественно сужает область применения устройства.

Современный уровень развития техннки позволяет при разработке приборов и устройств проьышленного назначения применять элементы с большой степень( интеграции. В качестве таких элементов можно использовать, например, ин тегральную микросхему серии К1ИР144, которая при построении блока памяти в виде регистра сдвига позволяет сок ратит число корпусов в 21 раз (в одном корпусе элемента этой серии

К1ИР441 имеется 21 разряд) .

Несмотря на экономическую выгоду, применение таких элементов, из-за от" сутствия выбрасывающих и параллельных входов, а также ограниченного количества выходов (в одном корпусе элемента К1ИР441 — 3 выхода), затрудня ет диагностику неисправностей аппаратуры и не позволяет применять для ниХ известные диагностирующие устройства.

Целью изобретения является расширение области применения устройства за счет воэможности обнаружения неиспраВных разрядов блоков памяти, построен ных на базе триггеров, не имеющих сбросных и переключающих входов, например, многоразрядных регистров сдвига К1ИР144.

Для этого в устройстве введены трйгpep элементы ИЛИ и дополнительный: элемент И, выход которого подключен ко входу счетчика, один вход — в выхо у триггера и второму входу элемента. а другой вход дополнительного элеента И и один из входов триггера coh,цинены с соответствующими управляющи,ми шинами, другой вход триггера подключен к выходу элемента И, входы элементов ИЛИ соединены с соответствующими управляющими шинами, а их выходы - с выходами устройства.

На чертеже изображена функциональp,О яая схема предложенного устройства.

Устройство содержит счетчик 1, блок 2 управления, элемент И 3, триг- . гер 4, дополнительный элемент H 5, элементы ИЛИ 6-8, выходы которых сое» динены с выходами 9-11 устройства.

6(o входу 12 и выходам 9-11 устройства подключается диагностируемый блок 13 памяти. Ко входу 12 подключен один иэ ходов элемента И 3. Устройство также

Ьодержит управляющие:шины 14-17. 2Î

Выход дополнительного элемента И $ подключен ко входу счетчика 1, один ход — к выходу триггера 4 и второму коду элемента И 3, а другой вход доолнительного элемента И 5 и один из х5 .иодов триггера 4 соединены с управяющищи шинами 16,15, другой вход трйг° °

:.ера 4 Подключен к выходу элемента

3, входы элементов ИЛИ 6-8 соедине», ы с управляющими шинами 14-17. ЗО

Устройство работает следующим об)разом.

При неисправности блока памяти в одном из разрядов постоянно должен

1 быть или минусовой потенциал, или ну- 35 левой. Для обнаружения неисправного азряда блока памяти в первую очередь еобходимо в остальные (исправные) разряды записать потенциалы, противоположные потенциалу, установившемуся в 4О неисправном разряде.

В этом случае, если на выходе неисПравного разряда минусовой потенциал, bo при отсутствии сигнала на шинах 16, 17 с появлением сигнала на шине 15 оп- 46 ределенной длительности (сигналы на щинах 14 и 16 являются сдвигающими це пями блока памяти) на выходе всех разядов блока памяти появляется Йинусой потенциал, а после снятия сигнала на шине 15 на выходе всех разрядов, ВО

Кроме неисправного, устанавливается йулевой потенциал.

Если же на выходе неисправного разряда нулевой потенциал, то при отсут- М ствии сигнала на шинах 14 и 15 с появлением на шине 17 сигнала той же длительности во все разряды блока памяти, с первого до неисправного,,записывается минусовой потенциал. 6О

Длительность сигнала при реализации блока памяти на многоразрядных регистрах сдвига серии К1ИР144 должна быть не менее 0,5 сек.

Определение неисправного разряда блока памяти осуществляется следующю . Фбраэом, Пусть на выходе неисправного разряда диагностируемого блока 13 памяти имеется минусовой потенциал.При проверке в исходном состоянии на шинах

14-17 имеется минусовой потенциал.

При .проверке в исходном состоянии на шинах 14-17 имеется нулевой потенциал. После поступления по шине 15 сиг нала через элемент ИЛИ 6 все триггеры блока 13 памяти переключаются. По1ле снятия сигнала с шины 15 во всех разрядах диагностируемого блока памяTH кроме неисправного, устанавливается нулевой потенциал, переключается триггер 4 для разрешения записи импульсов .в счетчик 1, и от внешнего устройства (на чертеже не показано) по шинам 16 и 14 поступает сдвигающий импульс. Начинается сдвиг регистра блока памяти. Одновременно с каждым сдвигом происходит запись импульсов в счетчик 1. С появлением на выходе блока памяти минусового потенциала (записанного в неисправном разряде) с инверсного выхода 18 элемента И 3 на внешнее устройство выдается сигнаЛ для прекращения сдвига, à с прямого выхода 19 сбрасывается триггер 4 и выдается разрешение на блок 2 управления для Выдачи информации с выходоф счетчика 1 на индикацию.

В результате в зависимости от записанного в счетчике 1 числа импульсов можно определить, какой разряд в регистре блока памяти неисправен.

Пусть на выходе неисправного разряда диагностируемого блока памяти имеется нулевой потенциал. В этом случае после поступления по шине 17 сигнала через элементы ИЛИ 7 и 8 во все разряды регистра блока памяти, кроме неисправного, записывается минусовой потенциал. С помощью прибора 1 (осциллографа, тестера) можно проверить, до какого элемента записывается минусовой потенциал. Первый элемент, на выходе которого окажется нулевой потенциал, считается неисправным.

Формула изобретения

Устройство для коитроля блоков памяти, содержащее блок управления, входы которого подключены к выходам счетчика и элемента И, первый вход которого соединен со входом устройства, и управляющие шины, .о т л и ч а ю щ е е с я тем, что, с целью расШирения области применения устройства, оно содержит триггер, элементы ИЛИ и дополнительный элемент И, выход кото ого подключен ко входу счетчика, один вход — к выходу триггера и второмУ входу элемента И, а другой вход

579658

Составитель В.Рудаков

Техред,Э.Фанта Корректор:,С.Шекмар

Редактор И.Марховская

Эакаэ 4401/47 Тираж 729 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г.Ужгород, ул.Проектная, 4

Иополнительного элемента И и один из

Входов триггера соединены с соответствующими управляющ."ми шинами, другой вход триггера подключен к выходу зле мента И, входы элементов ИЛИ соединен ны с. соответствующими управляющими впвдами, а их выходы — с выходами устройства.

Источники информации, принятые во

Внимание при экспертизе:

1.Путинцев Н.Д,, Аппаратный конт юль управляющих цифровых вычислительных машин. И., Советское радио, 3966, с.91 ° 2.Авторское свидетельство

9 354414r i кл. Ь ll С 29/00,1972 °

Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх