Усилитель считывания

 

Союз Советск и к

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii) 750557 (61) Дополнительное к ввт. свид-ву (22) Занвлено 16.02.78(21) 26З3716/18 24 с присоединением заявки Ж (51 ) М. Кл.

G 11 С 7/02

Гасударственный кем итет (23) Приоритет

Опубликовано 23.07.80. Бюллетень №27

4 (53) УДК 681.3 27. 6(088.8) по делам изобретеиий и аткрытий

Дата опубликования описания 26.07.80 (72) Автор изобретения

10. С. Хенкин

Киевский ордена Трудового Красного Знамени завод вычислительных и управляющих машин (71) Заявитель (54) УСИЛИТЕЛЬ СЧИ ГЫБАНИЯ

Изобретение относится к импульсной технике и касается запоминающих устройств.

Известны усилители считывания выходных сигналов запоминающих устройств с

A -секционной обмоткой считывания.

Недостатки устройств — сложность и громоздкость схемы компенсации пьедестала, нетехнологичность, так как для каждой ттары транзисторов необходимо

10 подбирать величину и место подключения резисторов (1 .

Наиболее близким к предлагаемому по технической сущности и достигаемому эффекту является усилитель, в котором

15 при коммутации на выходе образуются пьедесталы случайной, амплитуды и полярности, существенно ухудшающие точность работы усилителя $2j, Цель настоящего изобретения — по20 вышение точности работы усилителя.

Укаэанная цель достигается обеспечением не соответствующих выходах дифференциал -ного каскада с помощью ком2 мутатора, включенного между выходами входного усилительного каскада на транзисторных парах и входами дифференциального каскада, одной и той же полярности пьедесталов при выборе любой входной транзисторной пары с последующей частичной компенсацией пьедесталов путем подключения дискриминаторов с разными порогами срабатывании к соответствующим выходам дифференциаль ного каскада.

На чертеже приведена электрическая схема усилителя., Усилитель считывания для запоминающего устройства содержит дифференциальный каскад 1, входной усилительный каскад, например с тремя транзисторными парами 2, выходы (коллекторы) которых через коммутатор 3 подклеены к соо1ветствуюшим входам дифференциального каскада 1, выходы 4, 5 которого подключены соответственно ко входам дискриминаторов с повышенным 6 и пониженным 7 порогами срабатывания, вы750557

55 ходы которых подключены к выходу усилителя.

При коммутировании входных транзисторных пар на выходе 4,5 дифференциального каскада 1 формируются пьедесталы, полярность которых зависит в основном от знака разности напряжений база-эмиттер транзисторов пары, а также от схемы подключения выходов (коллекторов) транзисторных пар ко входам дифференциального " .каскада .1. При изменении знака разности напряжений базаэмиттер или переключении выходов транзисторной пары 2 иа входах дифференциального каскада 1 полярность пьедесталов меняется на противоположную.

С помошью коммутатора 3 выходы каждой транзисторной пары 2 подключаются к соответствуюшим входам дифференциального каскада 1 таким образом, чтобы на его выходах были пьедесталы одной и той же полярности при выборе любой транзисторной пары, например на выходе 4 — положительной, и следовательно, на выходе 5 — отрицательной. Таким образом, учитывая, что дискриминаторы осушествляют прием сигналов одной (например положительной) полярности, на выходе 4 сигнал всегда увеличивается, а на выходе 5 — .всегда уменьшается на величину пьедестала Ut„

Поэтому если к выходу 4 подключить дискриминатор с повышенным на величину Ц макс/2 порогом, а к выходу

5 — дискриминатор с пониженным на

ry же величину порогом относительно номинального,,то влияние пьедестала на точность работы усилителя уменьшается в два раза относительно устройства с произвольной полярностью пьедестала и номинальным порогом дискриминатора.

Рассмотрим разброс порогов срабатывания в известнбм и предлагаемом устройстве.

Пусть коэффициент усиления усилите.ля равен единице, и на его выходах формируются пьедестальr амплитудой от

0 до 4мВ и полезные сигналы амплитудой 0 мВ. Полярность пьедесталов и сигналов произвольная. В этом случае на обоих выходах усилителя суммарный сигнал (полезный сигнал + +пьедестал) положительной полярности лежит в пределах 6-14 мВ и для равновероятного приема входных сигналов разной полярности порсг дискриминатора должен устанавливаться равным 10 мВ.

Тогда порог срабатывания усилителя по входу составит 10 + 4 мВ. Действительно, при поступлении на вход усилителя сигналов 6 мВ и совпадении его с максимальным положительным пьедесталом суммарная величина становится равной 10 мВ и,дискриминатор срабатывает.

При действии же отрицательного максимального пьедестала величина входного сигнала должна быть 14 мВ, чтобы суммарный сигнал достиг порога срабатывания дискримина гора, Ф

В предлагаемом устройстве при тех же условиях на выходе 4 сигнал изменяется от 10 до 14 мВ, а на выходе

5 — от 6 до 10 мВ, так как на выходе

4 действует только положительный пьедестал, а на выходе 5 — только отрицательный.

Если, как указано в описании, порог дискриминатора 6 установить равным 12 мВ, а порог дискриминатора 7 установить

8 мВ, то порог усилителя по входу лежит в пределах 10 + +2 мВ.

При подаче на вход усилителя сигнала одной полярности, обеспечиваюшей положительную полярность сигнала на выходе

4 (и, следовательно, отрицательную на выходе 5), и при отсутствии пьедестала для срабатывания дискриминатора нужно подать не менее 12 мВ, а при максимальном пьедестале достаточно 8мВ.

При другой полярности входного сигнала для срабатывания дискриминатора 7 при отсутствии пьедестала достаточна амплитуда входного сигнала 8 мВ, а при . наличии максимального пьедестала долж.на быть не менее 12 мВ.

Таким образом, известное устройство имеет порог срабатывания по входу в пределах 10 + 4 мВ, а предлагаемое

10 + 2 мВ, т.е. разброс порога срабатывания предлагаемого усилителя в два раза меньше, чем у известного.

Формула изобретения о

Усилитель считывания, содержаший входной усилительный и дифференциальный каскады, о т л и ч а ю ш и и с я, тем, что, с целью повышения точности усилителя, в него введены дискриминато:ры с разными ловы ценным и понижен ным порогами срабатывания, входы которых подключены к соответствуюшим выходам дифференциального каскада, а выходы — к выходу усилителя, и комму5 750557 6 татор, выходы которого подключены ко 2. Авторское с видетельство СССР входам дифференциального какскада, а No 284027, кл. G 11 С 7/02, 1972 входы — к соответствующим входам вход- (прототип) . ного усилителя каскада.

Источники информации, 1. Авторское свидетельство СССР принятые во внимание при экспертизе И 447752, кл. 5 11 С 7/02, 1975.

Составитель Б. Гордонова

Редактор М. Ликович Техред M. Рейвес Корректор H. Степ

Заказ 5222 Тираж 662 Подписное

БНИИПИ Государственного комитете СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Усилитель считывания Усилитель считывания Усилитель считывания 

 

Похожие патенты:

Изобретение относится к аналоговой вычислительной технике и может быть использовано для считывания выходных сигналов в приборах с зарядовой связью
Наверх