Устройство для защиты памяти

 

1 т а есбю:Рнл5о

Союз Советских

Социапистииеских

Республик

: (11) 6199В7

К ЬВТОРСКОМЮ СВИДЕтВЛЬСта (61) Дополнительное к авт. свид-ву (22) Заявлено 05.01.77 (21) 2441309у1ц 24 (51) М. Кл.

Я 11 С 29/00 с присоединением заявки № (23) Приоритет(43) Опубликовано 15,08.78.бюллетень Ь30

1 осудврстоонный комктот

Совото Мннкотров СССР оо делам кэобротонно н открмтнй (53) УЙК 681 327 (088.8) (46) дата опубликования описания 10.07.78

Б. А. Горбачев, В. П. Бутюрин, H. Б. Ибрагимов, Ю. В. Йвоеглазов, Л. Я. Оыченко и Л. С. Коробков (72) Авторы изобретения

Специальное проектно-конструкторское бюро средств автоматизации нефтедобычи и нефтехимии СПКБ

"Нефтехимпрок автоматика (71) Заявитель (54) YCTPOACTBO ДЛЯ ЗАШИТЫ ПАМЯТИ

Изобретение относится к запоминающим устройствам и может быть использовано в различных системах обработ ки данных, которые критичны к потерям информации в эапоминаюших устройствах при возмущениях в питающей сети. В частности изобретение может быть использовано для зашиты полупроводниковых блоков памяти от сбоев при выходе из строя одного из источников питания или при возмущениях в сети переменного тока.

Известно устройство для зашиты памяти, предназначенное для полного резервирования одного питающего напряжения (if.

Однако его невозможно применять для защиты памяти при нескольких питающих напряжениях, а применение для каждого питающего напряжения отдельного устройства связано с большими аппаратур- щ ными и энергетическими затратами.

Наиболее близким техническим решением к данному изобретению является устройство для за|циты памяти, содержащее основные источйики питания, резервный 25

1 источник питания, подключенный к одному из выходов устройства, ключ и элемент И 21.

Это устройство имеет следующие недостатки: нет возможности в качестве резервного источника напряжения использовать импульсный источник (это увеличивает энергетические затраты); за счет гистерезисной характеристики реле отклю. чение от нагрузки и подключение к нагрузке основного источника питания происходит при разных уровнях напряжения (это снижает надежность зашиты памяти); не обеспечивается также надежная зашита памяти ввиду того, что отключение основного источника питания и подключение резервного источника происходит в одно и то же время и нет возможности осушест вить предварительную блокировку шины обращение . Указанные недостатки снижа» ют быстродействие и не обеспечивают необходимой надежности устройства.

Белью изобретения является повышение быстродействия и надежности устройства.

619967

Поставленная цель достигается тем, что устройство содержит пороговый блок, блоки суммирования напряжений и блок контропя фазы переменного напряжения, входы которого подключены к одним из входов устройства, а выход к управпяющему входу ключа и первому входу sne.мента .И; второй вход которого соединен с шиной обращение 1входы блоков суммирования напряжений подключены K вы ходам основных источников питания, выходы через ключ и непосредственно - к первому и второму входам порогового блока соответственно, третий вход кото. рого соединен с выходом элемента И,; а выход порогового блока соединен с другим выходом устройства, входы резервного источника питания подключены соответственно к выходам блоков суммирования напряжений.

На чертеже изображена схема предпа- 2о гаемого устройства.

Устройство содержит основные источники отрицательного питания 1-1 — 1 -И и положительного питания 2-1-2-М,блоки суммирования отрицательны 3 и поло- 25 жительных 4 напряжений, блок 5 контра пя фазы переменного напряжения, элемент И 6, кшоч, выполненный в виде рене 7, с нормально разомкнутым контактом 8, батарею 9 и мупьтивибратор 10, 30 образующие резервный источник питания

11, пороговый блок 12. Блок 12 содер жит транзистор 13 стабилитрон 14, ре- зистор 15, транзйстор 16, резисторы 1720.Устройства имеет выходы 21,22,23-1-23-Й, 24»1-24-М, 25 и входы 26-28.

К выходам устройства подключен накопитель 29.

Входы блока 5 подключены ко входам

26 и 28 устройства, а выход - к обмотке40 иепе 7 и первому входуэлементаЙ,вта= рой вход которого соединен с шиной

«обращение 27, явпяющейся одним из входов устройства. Входы блоков 3 и 4 подключены к выходам основных источникоф5 питания 1-1-1- Я и 2-1-2-М, а выходы через контакты 8 реле 7 и непосредствен но - к первому и второму входам блока

12 соответственно, третий вход которого соединен с выходом эпемента И 6, а выход блока 12 соединен с выходом

25 устройства. Входы резервного источника питания

11 подкпючены соответственно к выходам бпоков 3 и 4.- 55

Устройство работает спедующим образом.

При нормальной работе устройства основные источники питания питают накопитепь 29., реле 7 включено, нормально разомкнутые контакты 8 его замкнуты и на пороговый блок 12 с блоков

3 и 4 поступают реэупьтирукяцие напряжения. С помошью резисторов 19, 20 и стабипитрона 14 задается такой режим транзистора 13, чтобы при нормальных напряжениях основных источников питания транзистор 13 был открыт. Следовательно, транзистор 16 также открыт, и через подготовленный элемент И 6 и транзистор 16 сигнап управления обращением со входа 27 поступает на накопитель 29.

Резервный источник питания выключен, f поскольку при выполнении условия

Е батареиi< Ясуммарное положит/Ф/

+/ суммарное отриц/ мупьтивибратор 1 заторможен и генерация импульсов не возникает.

При неисправности любого иэ основных источников питания транзистор 13 закрывается, закрывается транзистор 16 и тем самым, блокируется прохождение сигналов управления обращением к накопитешо со входа 27. Одновременно включается резервный источник питания

11 и с выхода 22 на шину аварийнога питания накопителя,29 поступают импульсы напряжения с частотой следова» ния, определяемой параметрами мультивибратора 10.

Режим рабаты мультивибратора 10 задается таким образом, чтобы его срабатывание происходило при более низких напряжениях, чем напряжение включения порогового бпока 12. Тогда при неисправности шобого из основных источников питания сначала блокируется обращение к накопитепю 29, а потом включается аварийное импульсное питание, что повышает надежность устройства.

На чертеже изображено подключение резервного источника питания накопителя с отрицательным напряжением. В случае необходимости наличия аварийного источника с положительным напряжением необходимо произвести переплюсовку батареи 9 точек. подУ кшочения батареи и мультивибратара 10 к блокам суммирования 3 и 4 и изменить полярности транзисторов мультивибратора 10 на обратные. В случае, если полярности напряжения резервного источника (выход 22) и напряжения накопителя (выход 21) совпадают, необходимо выбрать соответствующие полярности батареи 9 и транзисторов мультивибратора, а также напряжение батареи, исходя из условия

/ Е батареи/< tQ суммарное положит.//О суммарное отриц./

619967

При воэмушениях в сети переменного тока (например провалах сетевого напряжения) блок 5 запрешает прохождение сигналов управления обращением со входа 27 к накопителю 29 через элемент

И 6 и отключает реле 7. Отключение . реле 7 приводит к запиранию транзисто ров 13 и 16, и выход 25 оказывается подключенным к выходу 21 через низкоомный резистор 15. Одновременно включается резервный импульсный источ- 1О иик питания 11 и работа устройства проМсходит аналогично вышеизложенному (как при неисправности одного или нескольких основных источников).

При повторном появлении фазы сетево- 1 го напряжения отключается резервный источник питания, включаются основные источники питания и срабатывает реле 7.

Напряжения с блоков суммирования 3 и 4 подаются на вход порогового блока 12, открывается транзистор 16 и еигналы управления проходят на выход 25. Поскольку реле является инерционным элементом, то вначале подключаются основные источники питания, а затем включается обра25 шение к накопителю.

Описанное устройство для зашиты памяти при наружных питающих память напряжениях позволяет сохранять накопленную (записанную) в памяти информацию

30 с меньшими энергетическими затратами и более высокой надежностью, чем извесь ные устройства.

Формула изобретения

Устройство для зашиты памяти, содержашее основные источники питания, резервный источник питания, подключенный к одному из выходов устройства, ключ и элемент И, о т л и ч а ю щ е ес я тем, что, с целью повышения бысто- действия и надежности устройства, оно содержит пороговый блок, блоки суммирования напряжений и блок контроля фазы переменного напряжения, входы которого подключены к одним иэ входов устройства, а выход - к управляюшему входу ключа и первому входу элемент И, второй вход которого соединен с шиной обрашение», входы блоков суммирования напряжений подключены к выходам основных источников питания, а выходы через ключ и непосредственно — к первому и второму входам порогового блока соответственно, третий вход которого соединен с выходом элемента И, а выход порогового блока соединен с другим выходом устройства, входы резервного источника питания подключены соответственно к выходам блоков суммирования напряжений.

Источники информации, принятые во внимание при экспертизе:

l. Авторское свидетельство № 445036, кл. Q 11 С 29/00, 1972.

2. Авторское свидетельство № 402988, кл. Я ll С 29/00, 1972.

Составитель B. Рудаков

Редактор Н. Каменская Техред С. Бена Корректор С. Ямалова

Заказ 45 16/47 Тираж 717 Подписное

UHHHHH Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Филиал ППП Патент", r. Ужгород, уп. Проектная, 4

Устройство для защиты памяти Устройство для защиты памяти Устройство для защиты памяти Устройство для защиты памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх