Матричный накопитель для постояного запоминающего устройства

 

.с, - " . я па еч

Союз Советских

Соцкалмстическик

Республик

ОП ИС

ИЗОБРЕТЕН

К АВТОРСКОМУ СВИДЕ ТЕ

84616 (6l ) Дополнительное к авт. свид-ву (22) Заявлено 19.09.77 (21) 2527266 с присоединением заявки Ж (23 } П риоритет

Опубликовано 05.09.79. Белл

Дата опубликования описания

Кл.

11 С 17/02

Гесударстеенаюй юатет

СССР ев делам нзебретеннй в етн!петей

УД К 681327. (088.8) (72) Авторы изобретения

Н. Н. Журавский, К. Г. Самофалов, А. М. Селнгей и !0. С. Хенкин

Киевский ордена Трудового Красного Знамени завод вычислительных и управляющих машин (7!) Заявитель (54) МАТРИЧНЫЙ НАКОПИТЕЛЬ ДЛЯ ПОСТОЯННОГО

ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изобретение относится к вычислительной технике, в частности к постоянным запоминающим устройствам трансформаторного типа.

Известен матричный накопитель для постоянных запоминающих устройств, содержащий запоминающие трансформаторы, прошитые обмотками опроса, включенными последовательно с двумя разделительными диодами в местах пересечения координатных шин Х и У (1);

Наиболее близок к предлагаемому матричный . накопитель для постоянного запоминающего устройства, содержащий запоминающие трансформаторы с обмотками опроса, расположенными в местах пересечения координатных шин Х и У, причем одни концы обмоток опроса подключены к катодам соответствующих первых разделительных диодов, а другие — к анодам соответствующих вторых разделительных диодов, аноды первых разделительных дмодов и катоды вторых разделительных диодов соответственно подключены к координатным шинам Х и У, и щнну нулевого потенцила f Х).

K недостаткам этих матричных накопителей следует отнести сравнительно небольшое быстродействие и малую надежность.

Цель изобретения — повышение былродействия и надежности накопителя..

Эта цель достигается тем, что в накопитель введен блок резисторов, одни выходы которого подключены к анодам соответствующих вторых разделительных диодов, а другие — к шине нулевого потенциала.

На чертеже представлена схема матричного накопителя для постоянного запоминакнцего устройства.

Накопитель содержит запоминающие трансформаюры 1 с обмотками опроса 2, первые 3 н вторые 4 разделительные диоды, координатные шины Х 5 и У 6, блок резисторов 7, шину нулевого потенциала 8.

Работает накопитель следующим образом, При поступлении на координатную шину Х 5 положительного, а на координатную шину У 6 отрицательного импульсов по выбранной обмотке опроса 2 протекает импульс тока опроса, считывающий информацию из накопителя, В

684616

ЦИНИИПИ Заказ 5298/47

Тираж 681 Подписное

Филиал ППП Патент г. Ужгород,УЛ. Проектная, 4 паузах между опросом накопителя на координатную шину Х 5 поступает уровень нулевого потенциала, а на координатную шину У 6 — высокий уровень напряжения, Накопитель заряжается по цепи, включающей блок резисторов 7 и разделительный диод 4. Уровень напряжения, до которого заряжается накопитель, определяется соотношением сопротивлений делителясмещенного в обратном направлении второго разделительного диода 4 и соответствующего резистора блока резисторов 7.

3а счет того, что сопротивление резисторов блока резисторов 7 значительно меньше сопротивления вторых разделительных диодов 4, накопитель находится практически в разряженном состоянии, и в процессе опроса при поступлении на координатную шину У 6 отрицательного импульса ток разряда межпроводных емкостей отсутствует. Это позволяет подавать положительный импульс напряжения в соответствующую координатную шину Х 5 намного раньше и, следовательно, значительно сократить время выборки иэ накопителя, т.е. повысить его быстродействие и надежность. Практически в предложенном накопителе импульсы выборки можно подавать на координатные шины Х 5 и У 6 одновременно, в то время как в известных накопителях сигналы выборки необходимо подавать на координатные шины с временным сдвигом, определяемым временем разряда межобмоточных емкостей накопителя.

Технико. экономический эффект предложенного технического решения определяется повышением быстродействия и надежности конкретных накопителей для постоянных запоминающих устройств.

Формула изобретения

Матричный накопитель для постоянного запоминающего устройства, содержащий запоминающие трансформаторы с обмотками опроса, расположенными в местах пересечения координатных шин Х и У, одни концы обмоток опроса подключены к катодам соответствующих первых разделительных диодов, а другие — к анодам соответствующих вторых разделитель45 m диодов, при этом аноды первых разделительных диодов и катоды вторых разделительных диодов соответственно подключены к координатным шинам Х и У, и шину нулевого потенциала, отличающийся тем, зв что, с целью повышения его быстродействия и надежности, в него введен блок резисторов, одни выходы которого подключены к анодам соответствующих вторых разделительных диодов, а другие — к шине нулевого потенциала.

Источники информации, принятые во внимаwe при экспертизе

1. Брик Е. А. Техника ПЗУ, М„"Сов.. радио", 1973.

2. Авторское свидетельство СССР 11 474852, G ll С 17/00, 1974.

Матричный накопитель для постояного запоминающего устройства Матричный накопитель для постояного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано при построении долговременных запоминающих устройств на биаксах
Наверх