Устройство для контроля интегральных схем

 

1 ййеае®ФЬЮ ! 7l88I4 о и и с Д -и е,1

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (б1) Дополнительное к авт. свид-ву (21) Заявлено 18.08.78 (21) 2658373/18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано 28.02.80. Бюллетень № 8 (45) Дата опубликования описания 28.02.80 (51) М. Кл.

6 018 31/28

Государственный комитет (53) УДК 621.317.799 (088.8) по делам изобретений и открытий (72) Автор изобретения

Ю. С. Рябус (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ

Изобретение относится к области электроизмерительной техники и может быть использовано для функционального контроля интегральных схем.

Известны устройства, содержащие гене- 5 ратор псевдослучайных тестов, коммутатор, блок управления, логические элементы сложения по модулю 2, регистр результата проверки и блок индикации (1). Эти устройства непригодны для функционального 10 контроля интегральных схем с высоким уровнем интеграции.

Наиболее близкое к изобретению техническое решение — устройство для контроля интегральных схем, содержащее преоб- 15 разователь код — напряжение, блок управления, согласующий усилитель, измерительный блок, элементы запоминания и коммутатор (2). Недостатком этого устройства является то, что его функциональные 20 возможности ограничены.

Цель изобретения — расширение функциональных возможностей.

Эта цель достигается тем, что в устройство, содержащее согласующий усилитель, 25 выход которого соединен с первым входом коммутатора, второй вход — с первым выходом блока управления, а выходы через соответствующие элементы запоминания соединены с соответствующими входами ЗО контролируемой интегральной схемы, введены счетчик импульсов, блок допускового контроля и преобразователь код †вероятность, причем выход контролируемой интегральной схемы соединен с входом счетчика импульсов, выходы разрядов которого соединены с соответствующими информ ационными входами блока допускового контроля, у-правляющий вход которого соединен с вторым выходом блока управления, третий выход которого соединен с входом преобразователя код †вероятнос, выход которого соединен с входом согласующего усилителя.

На чертеже приведена блок-схема устройства.

Устройство содержит преобразователь 1 код — вероятность, согласующий усилитель

2, коммутатор 3, блок 4 управления, элементы запоминания 5ь 52, ..., 5, счетчик б импульсов и блок 7 допускового контроля.

Устройство работает следующим образом.

Блок 4 управления вырабатывает код числа, который поступает на вход преобразователя код †вероятнос. Преобразователь 1 код †вероятнос преобразует поступивший код в случайную последовательность двоичных символов с вероятностью появления символа, например единицы, в р "Ж r

Составитель Иванова

Редактор E. Караулова

Корректор 3. Тарасова

Подписное

Тираж 1033

Изд. ¹ 173

Заказ 2918/16

Типография, пр. Сапунова, 2

;.1 . +4, ьФ -. .. - ъ --,в,,„ ч ф ф д,, @ а Ф а; 7188 "Ф 3е

Ф случайной последовательности, равной пре образуемому числу. Выходная последовательность преобразователя код — вероятность через согласующий усилитель 2 поступает на вход коммутатора 3. Последний по сигналу, поступившему из блока 4 управления, подключает выход согласующего усилителя 2 к входу соответствующего элемента запоминания 5ь 5>, ..., 5 . При последовательном подключении выхода согласующего усилителя 2 через коммутатор 3 к входам соответствующих элементов запоминания 5ь 5>, ..., 5 последних формируется набор случайных последовательностей двоичных символов с вероятностью появления символов в каждой последовательности, равной заданному числу. Этот набор используется для организации функциопального контроля контролируемой интегральной схемы 8.

Счетчик 6 импульсов, подключаемый и выходу контролируемой интегральной схемы 8, подсчитывает число символов, например единиц, в течение всей длительности входного теста. Полученное в счетчике 25 импульсов число сравнивается в блоке 7 допускового контроля с заранее известным числом, характеризующим поле допуска, заносимым в блок 7 допускового контроля из блока 4 управления. 30

Введение в устройство преобразователя код — вероятность, а также счетчика импульсов, подключенного к блоку допускового контроля, значительно расширяет ооласть его применения и упрощает процесс 35 контроля интегральных схем.

Устройство целесообразно использовать для функционального контроля интегральных схем с высоким уровнем интеграции.

Формула изобретения

Устройство для контроля интегральных схем, содержащее согласующий усилитель, выход которого соединен с первым входом коммутатора, второй вход которого соединен с первым выходом блока управления, а выходы через соответствующие элементы запоминания соединены с соответствующими входами контролируемой интегральной схемы, отл ич а ющеес я тем, что, с целью расширения функциональных возможностей, в него введены счетчик импульсов, блок допускового контроля и преобразователь код — вероятность, причем выход контролируемой интегральной схемы соединен с входом счетчика импульсов, выходы разрядов которого соединены с соответствующими информационными входами блока допускового контроля; управляющий вход которого соединен с вторым выходом блока управления, третий выход которого соединен с входом преобразователя код — вероятность, выход которого соединен с входом согласующего усилителя.

Источники информации, принятые во внимание при экспертизе

1. «Приборы и системы управления» № 2, 1975, с. 43 — 50 (аналог).

2. Авторское свидетельство СССР

¹ 549924, кл. G 01R 31/28, 1975 (прототип).

Устройство для контроля интегральных схем Устройство для контроля интегральных схем 

 

Похожие патенты:

Изобретение относится к области микроэлектроники и может быть использовано для выделения из партии интегральных схем (ИС) схемы повышенной надежности

Изобретение относится к области испытания объектов электронной техники, в частности предназначено для отбраковки образцов интегральных микросхем с аномально низкой радиационной стойкостью и надежностью
Наверх