Постоянное запоминающее устройство

 

Ci ц 752481

Союз Советских

Социалистических

Реслублик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву 460580 (22) Заявлено 04.05.78 (21) 2612164/18-24 с присоединением заявки ¹ (51) М, Кл з

G 11С 17/00 (53) УДК 681.327.66 (088.8) (43) Опубликовано 30.07.80. Бюллетень № 28 (45) Дата опубликования описания 30.07.80 ло делам изобретений и открытий (72) Автор изобретения

А. М. Муртазин (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТВО

Гоеударстаенный комитет (23) Приоритет

Изобретение относится к области вычислительной техники и может быть использовано при построении устройств хранения дискретной информации.

Наиболее близким техническим решени- 5 ем к изобретению является постоянное запоминающее устройство (ПЗУ), которое содержит, как и предложенное, дешифратор числовых шин, дешифратор числовых линеек с q выходами, т шифраторов и инфор- 10 мационные платы, а каждый шифратор содержит К= n/m разрядных сердечников (и — разрядность хранимых в устройстве чисел), прошитых 2п/т кодовыми шинами, подключенными одними концами к выходам 15 информационных плат, входы которых через диоды соединены с выходами дешифратора числовых шин, другими концами — с входами соответствующих ключевых схем, выходы которых соединены с шиной нуле- 20 вого потенциала, а управляющие входы— с соответствующими выходами дешифратора числовых линеек. Запись информации в устройство осуществляется установкой перемы!ек на информационных платах, а из- 25 менение информации в устройстве — изменением положения перемычек без измененийй в шифр атор ах.

В этом ПЗУ для выбора одного из и разрядных чисел одновременно возбуждаются 30 по одной шине в каждом из т шифраторов, поэтому если через каждую схему протекает ток опроса одной кодовой шины, то через выходной каскад дешпфратора чисел протекает ток опроса m кодовых шин. А так как ток опроса кодовой шины имеет значительную величину примерно 1,2 А, то выходные каскады дешифратора чисел должны быть рассчитаны на достаточно большие токи, что вызывает усложнения этих каскадов и умощнения соответствующих источников питания. Отметим, что применение известного ПЗУ особенно эффективно именно при записи в него многоразрядных чисел, т. е. когда оно содержит достаточное количество шифраторов. А с увеличением количества шифраторов сумматорный ток опроса тоже увеличивается. Таким образом, недостатком известного устройства является большая потребляемая им мощность.

Целью изобретения является снижение потребляемой мощности.

Поставленная цель достигается тем, что предлагаемое ПЗУ содержит логические элементы И, одни входы которых подключены к выходам дешпфратора числовых линеек, а выходы — к управляющим входам ключевых элементов, и распредечитель импульсов, вход которого соединен со стробпрующпм входом дешпфратора число752481 вых шин, а соответствующие выходы подключены к стробирующему входу дешифратора числовых линеек и другим входам логических элементов И.

На чертеже изображена блок-схема предлагаемого ПЗУ.

Предложенное ПЗУ содержит дешифратор 1 числовых шин, дешифратор 2 числовых линеек с qвыходами,,m шифраторов 3 и информационных плат 4. Каждый шифратор 3 содержит и/т разрядных сердечников

5, прошитых основными 6 и дополнительными 7 группами кодовых шин 8, каждая из которых содержит (2 n/m — 1) шин (на чертеже показана только одна группа 7 кодовых шин).

Одни концы кодовых шин 8 подключены к соответствующим выходам 9 информационных плат 4, входы 10 которых через диоды 11 соединены с V/q выходами дешифратора 1 (V — информационная емкость устройства). Другие концы шин 8 соединены с входами m групп по q ключей 12 в каждой группе. Выходы ключей подключены к шине 13 нулевого потенциала.

Устройство также содержит m групп по q логических элементов И 14, установленных между управляющими входами 15 ключей

12 и выходами 16 дешифратора 2. Другие входы каждой из групп элементов И 14 подключены к соответствующим выходам распределителя 17 импульсов, подключенного основным выходом 18 к стробирующему входу дешифратора 2, вход распределителя

17 соединен со стробирующим входом дешифратора 1 числовых шин.

Запись информации в устройство осуществляется установкой перемычек 19 на информационных платах 4, а изменение информации в устройстве — изменением положения перемычек.

Предложенное ПЗУ работает следующим образом.

Для выбора одного из V чисел возбуждается один из выходов дешифратора 1, а в дешифраторе 2 подготавливается для возбуждения. Одновременно по стробирующему сигналу дешифратора 1 запускается распределитель 17. По первому импульсу с основного выхода 18 распределителя возбуждается один из выходов дешифратора 2, например 16ь разрешая по первому входу один из элементов И 14 ..., q в каждой из

m групп элементов И 14. Одновременно по импульсу с первого выхода распределителя

17 разрешается по другому входу первая группа элементов И 14> д. При этом только один из элементов И 14 оказывается разрешенный по обоим входам. Открывается соответствующий ключ 12 ...,., подсоединяя к шине нулевого потенциала груп10

60 пы кодовых шин в шифраторе 3> на время, определяемое длительностью т импульса на выходе элемента И 12ь

Положительный импульс с выхода дешифратора 1 через диоды 11 поступает на соответствующие входы 10 информационных плат 4. На каждой плате 4 этот сигнал появляется на q входах.

Однако ток опроса проходит по кодовой шине 8 только одного шифратора 3 через диод 11, перемычку19 и открытый ключ 12>.

Так обеспечивается выбор первой группы разрядов К выбираемого числа.

Далее по импульсу со второго выхода распределителя 17 разрешается вторая група элементов И 14 ...,q. Одновременно по второму импульсу с выхода 18 распределителя 17 на выходе 16> дешифратора 2 появляется импульс, разрешающий элементы И 14 всех групп. Однако при этом только один элемент И 14> второй группы элементов И 14 ..., оказывается разрешенным по обоим входам, открывая соответствующий ключ 12 второй группы. Так как выход дешифратора 1 продолжает оставаться возбужденным, по кодовой шине 8 шифратора 3> через диод 11, перемычку 19 и открытый ключ 12 проходит ток опроса.

Так обеспечивается выбор второй группы разрядов К выбир аем ого числ а.

Далее по импульсам с других выходов распределителя 17 осуществляется выбор остальных групп разрядов выбранного числа.

Так как в предложенном устройстве опрос кодовых шин 8 шифраторов 3 разделен во времени, через выходные каскады дешифратора 1 протекает ток опроса только по одной кодовой шине 8, что позволяет рассчитывать эти каскады на m раз меньший ток.

Уменьшение тока опроса позволяет упростить эти каскады и также устанавливать в ПЗУ источники питания с меньшей мощностью.

Формула изобретения

Постоянное запоминающее устройство по авт. св. КО 446600558800, о т л и ч а ю щ е е с я тем, что, с целью снижения потребляемой мощности, оно содержит логические элементы

И, одни входы которых подключены к выходам дешифратора числовых линеек, а выходы — к управляющим входам ключевых элементов, и распределитель импульсов, вход которого соединен со стробирующим входом дешифратора числовых шин, а соответствующие выходы подключены к стробирующему входу дешифратора числовых линеек и другим входам логических элементов И.

752481

Редактор 3. Ходакова

Заказ 1454/12

НПО «П >

Изд. Ке 393

О «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель Ю. Розенталь

Техред А. Камышникова

Корректоры: Л. Слепая и P. Беркович

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх