Постоянное запоминающее устрой-ctbo

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТРРСКОИУ. СВИДЕТЕЛЬСТВУ

Сотоз Советскнн

Социалистических

Республии

< >809381 (61) Дополнительное к авт. саид-ву (22) Заявлено 23.05.79 (21) 2769744/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 28.02.81. Бюллетень ¹ 8 (5I)M. К,п.

G 11 С 17/00

Гееударстаанный комитат

СССР. ао делам. нзебретаннй и юткрытнй (53)УДК 681. .327.66 . (088. 8) Дата опубликования онисаниа03.03.81.!

Л. Н. Преснухин, В. A. Бархоткин, И. Я. Козьрь и О. А. Петросян (72) Авторы изобретения

Московский институт электронной техники (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике, и частности, к микроэлектронным запоминающим устройствам, и может быть использовано в устройствах обработки цифровой информации в качестве постоянной памяти подпрограмм, табличных данных, функций и преобразователей кодов.

Известно постоянное запоминающее устройство (ПЗУ),содержащее адресный дешифратор, диодно-матричный накопи10 тель, разделенный на секции, вентили, шины управления и шифратор (lj.

Недостатками известного ПЗУ является то, что при построении большой информационной емкости необходимо использо15 вать большое количество элементов, что приводит к усложнению устройства, снижению его надежности, увеличению пар аз итн ых емкостей, а следова тельн о, и

20 уменьшению быстродействия.

Наиболее близким по технической сущности к предлагаемому является ПЗУ, содержащее адресные дешифраторы первой и

2 второй групп, а также элементы согласования, диодно-матричный накопитель, элементы ИЛИ (диодные сборки), усилители считывания и формирователи (2).

Недостатками данного ПЗУ являются (малое быстродействие, связанное с большой емкостью, образованной на выходах элементов ИЛИ, и,то, что при построении ПЗУ с большой информационной емкостью возможно наращивание только цо од.— ной координате, что приводит к применению большого количества оборудования, а следовательно, к снижению надежности функционирования устройства и усложнению технологии его изготовления.

Бель изобретения — упрощение устройства и повышение его быстродействия.

Поставленная цель достигается тем, что в йостоянное запоминающее устройство, содержащее накопитель, выходы каждой секции которого соединены с соответствующими элементами ИЛИ, яервый адресный дешифратор, входы Korapca o соединены с соответст вующими выходами регистра anpeca, a выходы — с .входами соответствующих формирователей, выходы которых соединены со входами элементов согласования, второй адресный дешифратор, входы которого соединены с соответствующими выходами регистра ад-. реса, а выходы — с одними входами секций накопителя, и усилители считывания, введены коммутатор и вентильные элементы первой и второй групп, при этом первые входы коммутатора соединены c соответствуюшими выходами элементов согласования, а вторые входы — с соответствуюшими выходами регистра адреса, выходы коммутатора соединены с другими входами секций накопителя, выход каждого элемента ИЛИ соединен с соответствуюшими входами.вентильных элементов первой группы и с соответствуюшими выходами вентильных элементов второй группы, выходы вентильных элементов первой группы соединены со входами соответствующих усилителей считывания, а входы вентильных элементов второй группы соединены с соответствующими выходами регистра адреса.

На чертеже приведена структурная схема предлагаемого ПЗУ, Устройство содержит накопитель 1„ элементы ИЛИ 2, первый адресный дешифратор 3, регистр 4 адреса, формирователь 5, элементы 6 согласования, вто рой адресный дешифратор 7, коммутатор

8, вентильные элементы 9 первой группы, вентильные элементы 10 второй группы, усилители 11 считывания.

ПЗУ работает следующим образом.

С выходов регистра 4 адреса код адреса (комбинация высоких и низких уровней напряжения) подается на соответствующие входы адресных дешифратаров 3

° и 7, а также на вторые входы коммутатора 8. С выхода первого адресного дешифратора 3 на необходимый вход соответствующих элементов 6 согласования (через формирователи 5) подается высокий уровень напряжения (- 4В), а на остальные входы этих и на все входы других элементов 6 согласования подается низкий уровень напряжения (40,4В). С соответствующих выходов выбранного элемента 6 согласования сигнал поступает на одноименные первые входы коммутатора 8.

Кроме этого, на соответствующие вторые входы коммутатора 8 подается высокий уровень напряжения (> 2,4В) из регистра

4 адреса, а на остальные вторые входы еРо низкий уровень напряжения ((0,4В). В результате выбираются необходимые горизонтальные шины (по одной B каждой секции) в соответствующих накопителях l . йля выборки необходимых запомчнаюши.. элементов в этих накопителях 1 с выхода второго адресного дешифратара 7 на соответствуюший вход (вертикальную шину) выбранных накопителей 1 подается низкий уровень напряжения ((0,4В), а на остальные — высокий уровень напряже10 ния. В результате выбираются необходимые запоминающие элементы и через соответствующие элементы ИЛИ 2, венти;— льные элементы первой 9 группы и усилители 11 считывания на выходах ПЗУ счи15 тывается I(-разрядное двоичное слово. После считывания информации на вход вентильных элементов 10 второй группы подается низкий уровень напряжения ((0,4В).

Введение вентильных элементов первой группы позволяет существенно уменьшить паразитную емкость на входах усилителей считывания, что дает возможность увеличить быстродействие, считывания информации, а вентильных элементов второй группы — повысить быстродействие устройства, так как перезарядка паразитной емкости, образованной на выходах элементов ИЛИ, идет через низкоомную цепь открытых вентильных. элементов второй группы (после считывания информации на входы вентилей второй группы подается низкий уровень напряжения из регистра адреса).

Введение коммутаторов позволяет нарашивать информационную емкость с помощью многих накопителей и по двум ко.ординатам, чта дает возможность сушественно уменьшить количество применяемого оборудования, следствием чего является повышение надежности функционирования устройства и упрошение технологии его изготовления.

Формула изобретения

Постоянное запоминающее устройство, содержащее накопитель, выходы каждой секции которого соединены с соответствуюшими элементами ИЛИ, первый адресный дешифратор, входы которого соединены с соответствующими выходами регистра адреса, а выходы — с входами соответствуюших формирователей, выходы которых соединены со входами элементов согласования, второй адресный дешифратор, входы которого соединены с соответствующими

8093 1 6 ментов первой группы и с соответствующими выходами вентильных элементов второй группы, выходы вентильных эЛе;— ментов первой группы соединены со входами соответствующих усилителей считывания, а входы веитильных элементов и второй группы соединены с соответствующим выходом регистра адреса. выходами регистра адреса, а выходы с одними входами секций накопителя, и, усилители считывания, о т л и ч а ю— щ е е с я тем, что, с целью упрощения устройства и повышения его быстродейс вия, в него введены коммутатор, вентильные элементы первой и второй груп при этом первые входы коммутатора сое динены с соответствующими выходами элементов согласования, а вторые входы — tO с соответствующими выходами регистра адреса, выходы коммутатора соединены с другими входами секций накопителя, выход каждого элемента ИЛИ соединен с соответствующими входами вентильных эле- 15

Истс чники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

N. 461451, кл. (= 11 С 17/00, 1973.

2. Брик Е. А. Техника ПЗУ, М., Сов. радио", 197З, с. З4(прототип)..

809381

Г 1

У I u I

Составитель В. Муратов

Редактор А. Лежнина Техред М.Коштура Корректор Е. Рошко

Заказ 441/69 Тираж 656 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1130З5, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r, Ужгород, ул. Проектная, 4

Постоянное запоминающее устрой-ctbo Постоянное запоминающее устрой-ctbo Постоянное запоминающее устрой-ctbo Постоянное запоминающее устрой-ctbo 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх