Усилитель считывания

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

834765 (61) Дополнительное к авт, свид-ву (я)м. к .

G 11 С 7/02 (22) 3аявлено 260179 (2f) 2723810/18-24 с присоединением заявки ¹ (23) Приоритет

Государственный комитет

СССР. по делам изобретений и открытий (53) УДК 628 327 6 (088.8) Опубликовано 300581 Бюллетень ¹ 20

Дата опубликования описания 30.0581 (54) УСИЛИТЕЛЬ СЧИТЫВАНИЯ

Изобретение относится к вычислительной технике и, в частности, к технике считывания сигналов в двухпроводниковых устройствах типа 2,5 D.

Известны усилители считывания, носпроизводящие полезный сигнал на фоне ср — помех и помех типа пьедестал в двухпроводном ОЗУ системы 2,5 0 (1) .

Наиболее близким по технической сущности к предлагаемому является усилитель воспроизведения, который содержит предварительный каскад усилия, фильтр подавления помехи пьедестал в виде дифференцирующей мостовой схемы с короткозамк-. нутой.линией задержки, включенной в одно из ее плеч, и оконечные каскады дифференциального усилителя (2).

Недостатком усилителя является большое время восстановления уровня постоянной составляющей полезного сигнала, т.е. значительная длительность остаточных помех,определяемая временем задержки в линии и переходным процессом в ней. Кроме того, н обеих схемах высокий !

Уровень остаточных помех, равный значению усиленной преднарительным каскадом помехи пьедестал, требует большого динамического диапазона последующих каскадов усилителя и защиты их от импульсных перегру5

Цель изобретени я — увеличение быстродейс тв и я усилит ел я .

Поставленная цель достигается тем, что в усилителе считывания, содержащем фильтр подавления помехи пьедестал и дефференциальный каскад, фильтр подавления помехи пьедестал содержит дна конденсатора и два управляемых резистора, причем одна обкладка первого конденсатора соединена с одним входом дифференциального каскада и одним концом первого управляемого резистора, другой конец которого под 2О ключен к первому входу усилителя; другая обкладка первого конденсатора соединена с первой обкладкой второго конденсатора и подключена ко второму входу усилителя; вторая обкладка второго конденсатора соединена со вторым концом дифференци- ального каскада и одним концом второго управляемого резистора, другой конец которого подключен к третьем

ЗО входу усилителя.

834765

В качестве резкстора цепи приме- няют полевой транзистор, который при малом напряжении (в данном случае напряжении помехи пьедестал ) ведет себя как переменное омическое сопротивление, зависящее от напряжения на затворе. Диапазон его изменения может быть от несколько десятков Ом до несколько десятков МОм. (минимальное сопротивление достигается при напряжении на затворе, равном

О B) . Это справедливо и в случае изменения полярности помехи, прик.ладываемой к электродам транзистора сток-исток в силу того, что его выходная характеристика, в отличие от биполярного транзистора, при заданном напряжении на затворе начинается иэ нуля и имеет свойство зеркальной симметрии. Таким образом, при соответствующем выборе типа полевого транзистора, режима его управления и значений емкости конденсаторов интегрирующих цепей обеспечивается режим работы фильтра, при котором помеха пьедестал фактически полностью компенсируется на всей ее длительности, а полезный сигнал, благодаря сильному его интегрированию выделяется практически беэ искажения.

На чертеже показан усилитель считывания.

Он состоит из фильтра 1, который включает в себя рабочую интегрирующую цепь 2 с транзистором 3 и конденсатором 4 и компенсационную интегрирующую цепь 5 с транзистором

6 и конденсатором 7, а также дифференциального каскада 8, к которому подключены балансные выходы 9 и

10 интегрирующих цепей, образованные их противофазным включением.

Усилитель считывания работает следующим образом.

Входной сигнал, представляющий смесь помехи пьедестал и полезного сигнала, от цепи 11 съема накопителя, заканчивающейся разветвляющим трансформатором, поступает на входы интегрирующих цепей 2 и 5.

Помеха пьедестал, поступая ранее полезного сигнала, проходит по обеим интегрирующим цепочкам фактически без искажений, так как их постоянные времени при открытых транзисторах 3 и 6 по длительности меньше фронта нарастания помехи и полезно- . го сигнала. При равных постоянных времени цепей 2 и 5 напряжения на конденсаторах 4 и 7 одинаковые, а следовательно, на балансных выходах

9 и 10 интегрирующих цепей помеха пьедестал отсутствует.

Выделение полезного сигнала происходит следующим образом.

Перед появлением сигнала на затворе транзистора 6 компенсационной интегрирующей цепи 5.подается управляющий импульс 12, закрывающий канал транзистора, в результате постоянная времени цепи возрастает на несколько порядков из-за увелиЧения значения резистора R и полезный сигнал будет сильно интегрирован.

За время действия полезного сигнала помеха пьедестал сохраняет свое значение, так как конденсатор

7 не успевает разрядиться при возроошей постоянной времени. Вместе с тем полезный сигнал в рабочей интегрирующей цепочке 2 выделяется на конденсаторе 4 и поступает на вход дифференциального каскада 8.

Переходные процессы при переключе 5:нии полевого транзистора 6 фактически отсутствуют, так как к моменту подачи управляющего импульса- .12 на его затвор ток через транзистор практически отсутствует, поскольку

20 конденсатор 7 заряжен до напряжения помехи.

В качестве полевых транзисторов интегрирующих цепей 2 и 5 применяют транзисторы типа 2П 302 Б (В), g5 обеспечивающие минимальные значения сопротивления канала во включенном состоянии (порядка 100 Ом) и время включения и выключения, а также линейность выходной характеристики в .диапазоне изменения напряжений помех пьедестал (до +0,5 вольт) .

Применение предлагаемого усилителя считывания в ОЗУ системы 2,5 D

2 W позволяет получить выигрыш в его быстродействии примерно на 30-40%,. так как время успокоения остаточных . помех сократится более, чем на время переключения сердечника. В этом случае система ОЗУ 2,5 D 2 W более технологичная и дешевая в изготовле4() нии по сравнению с системой 2,5 D

3 W, по быстродействию приближается к последней. Кроме того, в некоторой степени упрощается структура усилителя считывания, что также удешевляет его.

Формула изобретения щ Усилитель считывания, содержащий ,фильтр подавления помехи пьедестал и дифференциальный каскад, о т л и-! ч а ю шийся тем, что, с целью повышения быстродействия усилителя, фильтр подавления помехи пьедестал содержит два конденсатора и два управляемых резистора, причем одна обкладка первого конденсатора соединена с одним входом дифференциального каскада и одним концом пер60 вого управляемого резистора, другой конец которого подключен к первому входу усилителя, другая обкладка первого конденсатора соединена с первой обкладкой второго конденсатора

65 и подключена ко входу усилителя, 834765

Составитель В. Гордонова

Техред Ж. Еастелевич . Корректор M Коста

Редактор A. Филь

Тираж 645 . . Подписное

BHHHGH Государственного, комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Рауаская наб., д. 4/5

Заказ 4110/79

Филиал ППП Патент, г. Уигоращ, уд. Проектная, 4

1 вторая обкладка второго. конденсатора соединена со вторым входом дифференциального каскада н одним концом второго управляемого резистора, другой конец которого подключен к третьему входу усилителя.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

В 377872, кл. G 11 C 7/Об, 1974..

2..Авторское свидетельство СССР

9 364024, кл. .G 11 С 7/02, 1974 (прототип) .

Усилитель считывания Усилитель считывания Усилитель считывания 

 

Похожие патенты:

Изобретение относится к аналоговой вычислительной технике и может быть использовано для считывания выходных сигналов в приборах с зарядовой связью
Наверх