Запоминающее устройство с автономным контролем

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ 1

Союз Севетскнк

Социапнстнческнк

Реснублим

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свмд-еу (22) Заявлено 20.0? 80 (21) 2886628/18-24 (51)М. Кл3

6 11:C 29/00 с присоединением заявки HP— (23) Приоритет—

Государственный комитет

СССР ио деяам нзоСретений и открытий (53) УДК 681.327 (088.8) Опубликовано 23,у081 Бюллетень ЙЯ 39

Дата опубликования описания 23Л08 f (72) Автор, изобретения

В.Д.Комаров

« ; j,1..1 (71) Заявитель

Калужский завод автомотозлектрооборудовани им, 60-летия Октября (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С АВТОНОМНЫМ

КОНТРОЛЕМ

Изобретение относится к запомина- ющим устройствам.

Известно устройство, содержащее накопитель, подключенный к входному и выходному регистрам, выходы которых подсоединены ко входам блока кон троля (11.

Недостатком этого устройства является невысокая скорость работы.

Наиболее близким к предлагаемому техническим решением является запоминающее устройство с самоконтролем, содержащее накопитель, входной и вЫходной регистры, блок контроля, элемент задержки и блок управления. В 1З этом запоминающем устройстве выходы регистров соединены с блоком контроля, выход которого подключен ко ixoду накопителя, связанному с контрольным разрядом накопителя и к счетным 20 входам входного регистра, вход элемента задержки подключен, к выходу на- копителя, а его выход — к счетным входам выходного регистра числа.

В этом устройстве при контрольной 25 записи информации B ячейку накопителя из-за отсутствия функциональной связи выхода блока контроля с входом блока управления необходима органи.зация 3-х циклов: запись, считывание 30 и запись (инвертированной информации и "1" в контрольном разряде или неинвертированной информации и "0" s контрольном разряде), а при считыва- нии записанных кодов чисел из накопи- теля необходим один цикл считывания (2) .

Однако вследствие того, что в этом запоминающем устройстве отсутствует разделение искаженных и правильных кодов считываемых чисел, то возможно использование. устройства только s двух режимах: режим контрольной эапи1 си и режим считывания. Кроме того, это запоминающее устройство иэ-за дополнительного блока контроля, является относительно сложным и малонадежным. j .

Цель изобретения — повьваение быстродействия и надежности устройства.

Поставленная цель достигается тем, что в запоминающее устройство с автономным .контролем, содержащее накопитель, входной и выходной регистры, элемент задержки и блок управления, причем один из входов накопителя п<щключен к выходу входного регистра, а выходы соединены соответственно с одним из входов выходного регистра и входом элемента задержки, выход кото-., 875471. рого подключен к другому входу выходного регистра, одни иэ выходов блока управления подключены соответственно к управляющим входам входного и выходного регистров и накопителя, введены элемент ЗАПРЕТ и элемент И, причем первый вход элемента И и управляющий вход элемента ЗАПРЕТ подключены к другому выходу блока управления, выход выходного регистра подключен ко входу блока управления, второму входу элемента И, одному из входов входного регистра и другому входу накопи теля, информационный вход элемента

ЗАПРЕТ соединен с выходом входного ререгистра, а выход - с другим входом выходного регистра, выход элемента И является выходом устройства.

На,чертеже изображена функциональная схема устройства.

Запоминающее устройство с автономным контролем содержит накопитель 1, 30 входной 2 и выходной 3 регистры, блок

4 управления, элемент 5 задержки, .элемент б ЗАПРЕТ, элемент И 7.

Накопитель 1 подключен к входному

2 и выходному 3 регистрам, информаци- 25 онный вход элемента б ЗАПРЕТ подключен к выходу входного регистра 2,, управляющий вход - к выходу блока 4 управления и первому входу элемента

И 7, а выход - к счетному входу выходйого регистра 3, выход которого s свою очередь подключен ко входу накопителя, связанному с контрольным разрядом накопителя 1, к счетному входу входного регистра 2, ко входу блока 4 управления и второму входу элемента И 7, выход которого является выходом устройства.

Устройство работает следующим образом.

Код числа, подлежащий записи, по- 40 ступает на регистр 2. В режиме контрольной эапйси код числа записывается в, накопитель 1 и считывается на регистр

3. Информация кода числа со входного регистра 2 поступает через элемент б

ЗАПРЕТ также на счетный вход выходного регистра 3. При этом запись считываемой информации с накопителя 1 s регистр 3 числа происходит по перед нему фронту сигнала считывания, а запись информации с выхода входного регистра 2 - по заднему фронту этого сигнала. Если считываемая и записываемая информация на выходе и входе на-: копителя 1 отличаются между собой, то на выходе выходного регистра 3 появляется сигнал "1", свидетельствующий об отрицательном результате сравнения, которое осуществляет выходной регистр 3.

Этот сигнал поступает на счетный вход регистра 2, осуществляя инвер.тирование кода записываемого числа, .иа вход накопителя 1 и на вход блока

4 управления. 65

Запись инвертнруемого числа в накопитель и "1" в его контрольном разряде происходит по одному и тому же адресу, определяемому блоком 4 управления.

При считывании информации из накопителя 1 код числа записывается на регистр 3, В том случае, когда в контрольном разряде по спрашиваемому адресу содержится."1", код числа в регистре 3" инвертируется сигналом, поступающим с выхода накопителя через элемент 5 задержки на счетный вход выходного регистра 3. При этом происходит восстановление правильной информации.

Блок 4 управляет работой устройства с автономным контролем в следующих режимах: а) режим контрольной записи, который состоит иэ 2 циклов: записи и считывания при исправной ячейке накопителя и из трех циклов: запись, считывание и запись (инвертированной информации и "1" в контрольном разряде) при неисправной ячейке накопителя; б) режим считывания записанной,в накопитель информации (необходим адин цикл считывания); вJ режим записи — считывания, который совмещает два предыдущих режима работы.

На вход блока управления подается признак ошибки при сравнении кодов записываемого числа в режиме контрольной записи.

Признак завершения режима контрольной записи вырабатывается блоком 4 управления после двух циклов: запись и считывание при отсутствии ошибки сравнения кодов записываемого и считываемого числа на выходе выходного регистра 3 или после трех циклов: запись, считывание и запись (инвертированной информации н "1" в контрольном разряде), при наличии сигнала ошибки на выходе выходного регистра 3.

Пример . Пусть кад числа, подлежащий записи в накопитель 1, имеет .вид 01010; а ячейки памяти накопителя имеют неисправности вида

0-1 в первом разряде и 1-0 -в четвертом разряде. Тогда информация, считанная с накопителя 1 и записанная на выходной регистр 3 в режиме контрольной записи будет иметь вид

11000.

Так как .вид записываемого числа ($1010) сохраняется на входном регистре 2 и поступает через элемент б

ЗАПРЕТ также на счетный вход выходного регистра 3., то информация на выходном регистре 3 будет иметь вид

10010. Единицы на выходе выходного регистра 3 свидетельствуют о наличии ошибок в работе запоминающего устройства. Сигнал "1" с выхода выходного

875471

Формула изобретения регистра 3 поступает на счетный вход ,входного регистра 2, осуществляя инвертирование кода записываемого числа, на вход накопителя 1 и на вход блока 4 управления.

Информация на входном perHcTpe изменяется на 10101 и в таком виде записывается н накопитель 1.

Запись иннертируемогО числа в накопитель и "1" в его контрольном разряде происходит по одному и тому же адресу, При считывании информации из накопителя 1 код числа записывается на выходной регистр 3. При считывании информации по адресу, где были неисправности ячейки памяти в первом (О- 1) и s четвертом (1 †«О) разрядах накопителя 1, иа выходном регистре записывается 10101 и,так как в контрольном разряде по спрашиваемому адресу содержится "1", код числа в 20 .выходном регистре инвертируется сигналом, поступающим с выхода накопителя через элемент 5 задержки на счетный вход выходного регистра 3.

Запись информации со входного регис- 25 тра 2 в выходнЬй 3 при этом блокируется элементом 6 ЗАПРЕТ.

Выдача считываемого кода числа производится через элемент И 7, на один вход которого подается сигнал 3Q признака завершения режима контрольной записи, а на другой - код числа считываемой информации с выходного регистра.

Если в ячейках памяти накопителя

1 нет неисправностей, на выходе регистра 3 в режиме контрольной записи будут все нули. Так, например, с выхода накопителя 1 записывается на выходном регистре 3 код числа 01010 и такая же информация (01010) посту- 40 пает на счетный вход ныходного регистра 3 с выхода входного регистра

2 через элемент 6 ЗАПРЕТ. Видно, что на выходе выходного регистра 3 будут все нули ("0"), s результате чего не 45 происходит инвертирование кода записываемого числа на входном регистре и записи "1" в контрольный разряд накопителя 1.

При считывании информации из нако- 5 пителя 1 на выходной регистр 3 не происходит инвертирование кода считываемого числа. Выдача кода считываемого числа происходит через элемент

И 7.

Таким образом предлагаемое устройстно обладает свойством осуществлять самоконтроль и коррекцию информации, записываемой в накопитель. В то же время, обладая теми же свойствами, что и известное устройство, оно отли- 50 чается дополнительными свойствами и воэможностями, а именно: а) более высоким быстродействием эа счет того, что в режиме контроль ной записи известному устройству всегда необходимо 3 цикла: запись, считывание н запись, а в описанном запоминающем устройстве может быть

2 цикла: запись и считынание при исправных ячейках накопителя или 3 цикла: запись, считывание и запись в случае неисправности ячейки накопителя. Таким образом, описанное устройство обладает быстродействием в

1,5 раза выше, чем известное; б) большей областью примейения, так как устройство позволяет организовать еще один режим работы: запись — считывание, что важно, например, при построении ЭВМ, в) большей надежностью за счет исключения из устройства специального блока контроля информации.

Запоминающее устройство с автономным контролем, содержащее .накопитель, входной и выходной регистры,,элемент задержки и блок управления, причем один из входов накопителя подключен к выходу входного регистра, а выходы соединены соответственно е одним из входов выходного регистра и входом элемента задержки, выход которого подключен к другому входу выходного регистра, одни из выходов блока управления подключены соотнетственно к управляющим входам входного и выходного регистров и накопителя, о тл и ч а ю щ е е с я тем, что, с целью повышения быстродействия и надежности устройства, оно содержит элемент ЗАПРЕТ и элемент И, причем первый вход элемента И и управляющий вход элемента ЗАПРЕТ подключены к другому выходу блока управления, выход выходного регистра подключен ко входу блока управления, второму входу элемента И, одному из входов входного регистра и другому входу накопителя, щ формационный вход элемента

ЗАПРЕТ соединен с выходом входного регистра, а выход — с другим входом выходного регистра, выход элемента

И является выходом устройства.

Источники информации, принятые но внимание при экспертизе

1. ASTopaKoe свидетельство СССР

Р 367460, кл.6 11 С 29/00, 1971 °

2. Авторское свидетельство СССР

Р 497639, кл.G 11 С 29/00, 1974 (прототип).

875471

Составитель .S,Ðóäàíîç

РЕдактор T.Êèñåëåâà Техред A.Ñàâêà Корректор С.Щомак

ЗаКаз 9357/79 Тирам 648 . Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

<О ЮО \ИМ

Филиал ППП "Патент", r.ужгород, ул.Проактная,4

Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх