Регистр сдвига

 

Союз Советскик

Социалистичесник

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ()883973 (61) Дополнительное к авт. свнд-ву N 612284 (22) Заявлено07. 03. 80 (21) 2893413/18-24 с присоединением заявки И (23) Приоритет

Опубликовано 23 ° 11 ° 81 Бюллетень № 43

Дата опубликования описания 23. « ° 81 (51) М. Кл.

G 11 С 19/00

Гасударственный камнтет

IE0 делам нзабретеник и открытий (53) УДК 681.327. .66(088,8) 1

И.И.Бычков, M.ô.ÏoíîìàðåB и А.В.фомичев

f (72) Авторы изобретения (71) Заявитель (54) РЕГИСТР СДВИГА

Изобретение относится к вычислительной технике, в частности к микроэлектронным регистрам сдвига.

По основному авт.св. 11 612284 известен регистр сдвига, содержащий не менее трех триггеров на совмещенных транзисторных структурах. Триггеры образованы перекрестным соединением базово-коллекторных цепей транзисторов. Токозадающие транзисторы используются при питании базовых цепей триггерных транзисторов током от источников тактовых импульсов по шинам тактового питания.

Коллекторы токозадающего транзистора соединены с соответствующими база15 ми триггерных транзисторов, а эмиттеры (инжекторы) — с соответствующими шинами тактового питания. Между триггерами регистра включены двухнаправ20 ленные транзисторы связи, базы которых соединены с эмиттерами триггерных транзисторов с базами токозадающих транзисторов и с шиной нулевого потенциала, а коллекторы (эмиттеры) соединены с соответствующими базами триггерных транзисторов (1J.

Недостатком данного регистра сдвига являются ограничения по частоте тактового питания и низкая помехо устойчивость.

Ограничения на тактовую частоту накладывают остаточные заряды на узловых базовых емкостях триггеров, которые и определяют интервал времени между тактовыми импульсами по шинам тактового питания. Интервал соответствующей импульсной последовательности всегда по времени должен быть больше времени рассасывания заряда на узловых базовых емкостях, в противном случае, информация может сдвигаться на неопределенное количество разрядов. В случае изменения тока тактового питания, величина заряда базовых емкостей тоже будет изменяться, что вызывает необходимость изменения интервала между тактовыми импульсами, 883973 что в свою очередь накладывает огра, ничения на частоту тактовых импульсов питания. К тому же, регистр сдвига не имеет возможности нормально функционировать в том случае, когда появляется импульс помехи на шине тактового питания триггера, не участвующего в передаче информации и совпадающего по времени с временем, когда происходит передача информации о из соседнего триггера в последующий,/ в моменты совпадения импульсов по шинами тактового питания в данных

1триггерах.

Целью настоящего изобретения явля"ется расширение области применения и повышение его помехоустойчивости.

Поставленная цель достигается тем, что каждый триггер регистра сдвига содержит дополнительные первый и второй и-р-и-транзисторы и дополнительный р-п-р-транзистор, эмиттеры которого соединены соответственно с базами транзисторов данного триггера, база дополнительного p-n-p-транзистора и эмиттеры дополнительных первого и второго и-р-и-транзисторов каждого триггера подключены к шине нулевого потенциала, коллекторы дополнительного р-и-р-транзистора каждого триггера соединены соответственно с базами дополнительных первого и второго и-р-и-транзисторов данного триггера, коллекторы первого дополнительного n-p-n-транзистора каждого

35 триггера соединены с базами транзис,торов предыдущего триггера, коллекторы второго дополнительного и-р-и-транзистора каждого триггера соединены соответственно с базами транзисторов последующего триггера.

На чертеже приведена электрическая схема предложенного регистра сдвига (на схеме показаны только три триггера) .

Устройство содержит транзисторы

1-6, образующие первый, второй и третий триггеры, токозадающие транзисторы 7-9, тактовые шины 10-12, двухнаправленные транзисторы 13-18 связи, L шину 19 нулевого потенциала, до-полнительные и"р-и -транзисторы 20-2, дополнительные р-и-р-транзисторы 26-28, Регистр сдвига функционирует следующим образом..

При подаче тактового импульса по шине 10 на эмиттер транзистора 7 к транзисторам триггера 1 и 2 поступают базовые токи от коллектора 7, и триггер устанавливается в определенное логическое состояние. Пусть транзистор 1 включен, а транзистор 2 выключен, тогда часть тока коллектора транзистора 7, который соединен с базой транзистора 1 через транзистор 14 поступает в базу транзистора 3, приводя к несимметрии на транзисторах 3 и 4. Одновременно часть тока коллектора транзистора 7, соединенного с базой транзистора 1 через транзистор 26, поступает в базы тран-, зисторов 20 и 21. Транзисторы 20 и

21 включаются и через собственные открытые коллекторы замыкают на шину нулевого потенциала заряды на узловых базовых емкостях предыдущего и последующего триггеров. Теперь при

1подаче импульса по шине 11, перекрывающего по времени с импульсом по шине 10, к транзисторам 3 и 4 поступают базовые токи через коллекторы транзистора 8. Однако, второй триггер разряда регистра не включится до тех пор, пока присутствует тактовый импульс на шине 10. Отключение импульса от шины 10 приводит к обрыву цепи для стекания токов с баз последующего и предыдущего триггера через коллекторы транзисторов 20 и 21, так как они выключаются, что приведет в свою очередь к включению транзистора 3.

Так как базовый р-и переход транзистора 3 был предварительно смещен в прямом направлении током, поступающем через транзистор 14, от первого триггера и тока, поступающего от коллекторов р-и-р-транзистора 8, и за счет разности накопленных зарядов на узловых базовых емкостях, что соответствует различному значению предварительного смещения базовых р-и переходов в прямом направлении, триггер устанавливается в такое логическое состояние, при котором транзистор 3 включится, а транзистор 4 выключится. Тогда часть тока коллектора транзистора 8, который соединен с базой транзистора 3 через транзистор 16 поступает в базу транзистора 5, приводя к несимметрии на транзисторах и 6. Одновременно часть тока коллектора транзистора 8, соединенного с базой транзистора 3, через транзистор 27 поступает в базы транзисторов 24 и 2 . Транзисторы 24 и 25 включаются и через собственные открытые коллекторы замыкают на шину ну1 левого потенциала заряды с узловых ба883973 зовых емкостей предыдущего и последую . щего триггеров, И теперь при подаче импульса по шине 12, перекрывающего по времени с импульсом на шине 11, к транзисторам 5 и 6 поступают базовые токи через коллекторы транзистора 9. Однако третий триггер разряда регистра не включится до тех пор, пока присутствует тактовый импульс на шине 11. Появление коротких по длительности помех на шине 1О также не приведет к изменению информации.

Отключение тактового импульса от шины 11 приведет к обрыву цепи для стекания токов с баз последующего и предыдущего триггеров через коллекторы транзистров 22 и 23, так как они выключаются, что приведет к включению транзистора 5 ° Так как базовый р-и переход транзистора 5 был предварительно смещен в прямом направлении током,аоступающим через транзис,тор 16 от второго триггера и тока, поступающего от коллекторов р-и-ртранзистора 9 и эа счет разности накопленных зарядов на узловых базовых емкостях, триггер устанавливается в такое логическое состояние, при котором транзистор 5 включается, а транзистор 4 выключается. Таким образом, информация сдвигается в прямом направлении и при перекрытии импульсов по шинам 11 и 12 информации сдвигается в триггер на транзисторах 17 и 18.

Если изменить порядок подачи тактовых импульсов, когда первым подается импульс на транзистор 9, информация сдвигается от триггера на транзисторах 5 и 6 к триггеру на транзисторах

3 и 4 и далее.

Предложенный регистр сдвига предназначен для выполнения в составе интегральных схем с инжекционным питанием. Расширение области применения достигается эа счет повышения частоты тактового питания, а следовательно исключение зависимости длительности времени интервала между импульсами (в тактовых шинах), при увеличении амплитуды тока тактовых импульсов, осуществляется за счет снижения накопленных зарядов на узловых базовых емкостях в предыдущем или последующем триггере от триггера, в который была принята информация. Увеличение помехоустойчивости работы регистра заключается в исключении передачи информации на неопределенное количество разрядов при перекрытии импульсов по двум тактовым шинам и в случае появления импульса помехи в это.же время на третьей тактовой шине.

5 0!

Формула изобретения

Регистр сдвига по авт.св.N 612284, 20: отличающийся тем, с целью расширения области применения и повышения помехоустойчивости регистра сдвига, в нем каждый триггер содержит дополнительные первый и второй и-р-и-транзисторы и дополнительный р-п-р-транзистор, эмиттеры которого соединены соответственно с базами транзисторов данного триггера, база дополнительного р-и-р-транзистора и эмиттеры дополнительных первого .и второго и-р-и-транзисторов каждого триггера подключены к шине нулевого потен- . циала, коллекторы дополнительного

35 р-и-р-транзистора каждого триггера соединены соответственно с базами дополнительных первого и второго и-р-и-транзисторов данного триггера, коллекторы первого дополнительного

Ео и-р-и-транзистора каждого триггера соединены с базами транзисторов предыдущего триггера, коллекторы второго дополнительного и-р-и-транзистора каждого триггера соединены соответ45 ственно с базами транзисторов последующего триггера.

Источники информации принятые во внимание при экспертизе

1, Авторское свидетельство СССР

N 612284, кл. G 11 С 19/00, 1976

50 (прототип) .

Регистр сдвига Регистр сдвига Регистр сдвига Регистр сдвига 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх