Устройство для контроля накопителей запоминающих устройств

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соввтсиии

Социалистических

Республик (и)902026 (61) Дополнительное к авт. саид-ву (51)М. Кл. (22) Заявлено 24.06.80 (2l ) 2933952/18-24

G 11 С 29/00 с присоединением заявки М (23) Приоритет

Гоауаарстааииый каиитвт

СССР вв аалан изавратаиий и аткрытий

Опубликовано 30.01.82. Бюллетень М 4 (53) УДК 681.327..66 (088.8) Дата опубликования описания 30.01.82 (72) Автор изобретения

А. И. Савельев..i ..-.,! .1 ный институт (7I) Заявитель

Московский ордена Трудового Красного знаме (54) УСТР(3ЙСТВО ДЛЯ КОНТРОЛЯ НАКОПИТЕЛЕЙ

ЗАПОМИНАЮЩИХ УСТРОЙСТВ

Изобретение относится к вычислительной технике н может быть использовано для про- верок и. испытаний накопителей запоминающих устройств (ЗУ1.

Известно устройство для контроля накопителей ЗУ, которое содержит блок управления, счетчик и ключевые элементы (1).

Однако данное устройство не позволяет достичь высокого быстродействия при подборе нлн контроле балластных элементов, так как в нем отсутствуют соответствующие элементы и их соединения, позволяющие производить автоматический контроль балластных элементов.

Наиболее близким к предлагаемому является устройство, содержащее блок управления, накопитель, блок индикации и схему сравне- ния (2).

Недостаток известного устройства — невозможность автоматического подбора балластных элементов прн контроле накопителей ЗУ. Кроме того, в нем не предусмотрено сравнение выходных сигналов контролируемого накопителя и сигналов, поступающих из полупостоянного блока памяти.

Цель изобретения — повышение быстродействия устройства.

Поставленная цель достигается тем, что в устройство для контроля накопителей ЗУ, содержащее блок полупостоянной памяти, один иэ-входов которого подключен к первому выходу блока управления, соединенного с первым

10 входоМ блока индикации, второй вход которого подключен к выходу схемы сравнения, один из входов схемы сравнения подключен к выходу блока полупостоянной памяти, а . другой — является первым выходом устройства, н шину питания, введены элемент И, дешифратор, эталонные балластные элементы, ключи, элемент ИЛИ, кольцевой счетчик, первый и второй входы которого соединены соответственно с третьим и четвертым выходами блока управления, один иэ входов кольцевого счетчика подключен к первому входу элемента И, а другие — ко входам дешифратора, второй вход элемента И соединен с пятым выходом блока управления, а выход элемента

902076 та для конкретного адреса контролируемого накопителя, который затем распаивается в адресные шины, Режим контроля накопителя устанавливается с помощью блока 1 управления.

Поэтому в устройстве возможна автоматизация подбора балластных элементов для накопителей, что с экономической точки зрения сокращает время регулировки и подбора балластттьтх элементов. Кроме того, предлагаемое устройство позволяет исключить замену балластных элементов после изготовления накопителя, за счет чего повышаются его качественные характеристики.

Формула изобретения

Устройство для контроля накопителей запоминающих устройств, содержащее блок полупостоянной памяти, один из входов которого подключен к первому выходу блока управления, соединенного с первым входом блока индикации, второй вход которого подключен к выходу схемы сравнения, один из входов схемы сравнения подключен к выходу блока полупосто»иной памяти, а другой — является первым выходом устройства, и шину питания, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены элемент И, дешифратор, эталонные балластные элементы, например резисторы, ключи, элемент ИЛИ, кольцевой счетчик, первый и второй входы которого соединены соответственно с третьим и четвертым выходами блока управления, один из входов кольцевого счетчика подключен к первому входу элемента И, а другие — ко входам дешифратора, второй вход элемента И соединен с пятым выходом блока управления, а выход элемента И подключен ко второму входу блока полупостоянной памяти и второму выходу устройства, выход элемента ИЛИ соединен с первыми входами ключей, вторые входы которых подкиочсны к выходам дешифратора, причем выходы ключей подключены к одним из выходов резисторов, другие выводы которых соединены с шиной питания, а входы элемента ИЛИ являются одними из выходов устройства, Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР У 702412, кл. G 11 С 29/00, 1974.

2. Авторское свидетельство СССР Р 706882, кл. G 11 С 29/00, 1974 (прототип).

И подключен ко второму вхоцу блока полупостоянной памяти и второму выходу устройства, выход элемента ИЛИ соединен с первыми входами ключей, вторые входы которых подключены к выходам дешифратора, причем выходы ключей подключены к одним из выводов эталонных балластных элементов, другие выводы которых соединены с птиной питания, а входы элемента ИЛИ являются одними из выходов устройства. 0

На чертеже представлена структурная схема устройства для контроля накопителей ЗУ, Устройство для контроля накопителей ЗУ содержит блок 1 управления, первый выход которого соединен со входом блока 2 полу- 15 постоянной памяти, а второй выход — с первым входом блока 3 индикации, второй вход которого подключен к выходу схемы 4 сравнения. Один из входов схемы 4 сравнения соединен с одним из выходов 5 устройства, 20. а другой — с выходом блока 2 полупостоянной памяти. Третий и четвертый выходы блока 1 управления подклточены к первому и второму входам кольцевого счетчика 6, выходы которого соединены со входами дешифра- 25 тора 7 и элементом И 8, второй вход которого подсоединен к пятому выходу блока 1 управления, а выход — к другому выходу 5 устройства и второму входу блока . полупосто»нной памяти. Выходы лсшифратора 7 под- 30 кшочены ко вторым входам к»>очей 1>9, первые входы которых соединены с выходом элемента ИЛИ 1О. Входы элемента ИЛИ 10 соелинены с соответствуютцими выходами 11 устройства. Выходы клн>чей 9 соединены с эталоитыми балластными элементами 12, другие выводы которых подключены к ттти>тс 13 питания.

При испытании накопитель ЗУ подсоединяется к выходам 5 и 11 устройства. Причем выходы 5 устройства соедин»тот испытуемый накопитель по цепям считывания и записи, а выходы 11 замыкан>т эти цепи накопителя через ключи 9 на балластные элементы 12. ,При этом с блока Управлени», состоятцсго, иэ задающего генератора и т!>ормировттс>тсй адресных токов, подаются управл»нвцис имцульсы»а вход блока 2 полупостоянной ттамяти и вход кольцевого счетчика 6. По этим сигналам происходит ттеодттт>крат>тое считывание кода числа из блока . полупостояннои

50 памяти и контролируемого накопителя. За счет изменения состояния кольцевото счетчика 6 через дешифратор 7 происходит поочередная подача управлянлцих импульсов на клн>чи 9, что обеспечивает при очередном считывании подключение к адресным тттиттам накопителя разных номиналов эталоштых балластных элементов. При каждом считывании с

1 помощью схемы 4 сравнения сравниваются параметры считанных импульсов из контролируемого накопителя и блока 2 полупостоянной памяти. что фиксируется на индикаторе 3. По окончании контроля по индикатору определяется оптимальный номинал балластного элемен902076

Составитель А. Савельев

T ехред Т.Маточка Корректор М. Шароши

Редактор Л. Пчелинская

Подписное

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Заказ 12394/62 Тираж 623

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для контроля накопителей запоминающих устройств Устройство для контроля накопителей запоминающих устройств Устройство для контроля накопителей запоминающих устройств 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх