Запоминающее устройство с самоконтролем

 

Союз Советскии

Социапистическии

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< >951393

6

1 б (61) Дополнительное к авт, свид-ву (22) Заявлено 26.12. 80 (21) 3244928/18-24 (5t)M. Кл. с присоединением заявки М

G 11 С 11/00

Ibeyattpcxttattttt t11 комнтет

СССР (23) Приоритет

Опубликовано 15.08.82. Бюллетень № 30

Дата опубликования описания 17.08.82 ао делам нзееретеннк и открытей (53) УДК 681.327 (088.8) (72) Авторы . Ю. В. Ерофеев, Н. Н. Долганенко, Г. Н. Полященко .,В., М. Тарасов изобретения и И.С. Шандрин

Опытно" конструкторское бюро нТеплоавтомат" (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОИСТВО С САМОКОНТРОЛЕМ

Изобретение относится к запоминающим устройствам.

Известно запоминающее устройство с самоконтролем. Одно из известных устройств, содержащее накопитель, регистры, дешифраторы, схемы свертки, формирователи обратного кода, схемы сравнения, усилители считывания и формирователи записи 1 1 ).

Недостатком данного устройстваявляется низкое быстродействие.

Наиболее близким по техническому решению к данному изобретению является запоминающее устройство с самоконтролем, содержащее первый и второй накопители, подключенные через соответствующие регистры сдвига к схемам поразрядной проверки, к схеме равенства кодов и к блоку схем ИЛИ. выход которого через выходной регистр2о слова соединен с выходом устройст" ва (2).

Недостатком данного устройства являются значительные аппаратурные затраты, а также то, что корректировка информации, считанной из накопи" теля с признаком недостоверности, производится в каждом цикле обращения к ячейке памяти по этому адресу, что снижает быстродействие устройства.

Цель изобретения — повышение быстродействия устройства.

Поставленная цель достигается тем, что в запоминающее устройство с самоконтролем, содержащее основные накопители, регистры данных, блоки свертки по модулю два и элемент ИЛИ, выход которого является выходом устройства, причем выходы первого и второго основных накопителей подключены соответственно к входам первого регистра данных и к входам второго регистра данных, выходы которых соединены с входами первого и второго блоков свертки по модулю два соответственно, информационные и адресные входы основных накопителей соответственно объединены и являются входами устройства, 951393 введены дополнительные накопители, формирователи импульсов, элементы И и группы элементов И, причем вход первого формирователя импульсов подключен к выходу первого блока свертки по мо" дулю два и одному из входов первого элемента И, выход которого соединен со стробирующими входами элементов И первой группы, другой вход первого элемента И подключен к выходу первого 1О дополнительного накопителя, информационный вход которого соединен с выходом первого Формирователя импульсов, вход второго формирователя импульсов подключен к выходу второго блока сверт- 15 ки по модулю два и одному из входов второго элемента И, выход которого соединен со стробирующими входами элементов И второй группы, а другой вход подключен к выходу второго дополни- zo

Ф тельного накопи"геля, информационный вход которого соединен с выходом второго формирователя импульсов, адресные входы дополнительных накопителей подключены к адресным входам основных накопителей, информационные входы элементов И первой и второй групп соединены соответственно с выходами первого и второго регистров данных, выходы элементов И групп под- о ключены к входам элемента ИЛИ, На чертеже изображена функциональная схема предложенного устройства.

Запоминающее устройство с самоконтролем содержит первый основной

35 накопитель 1, первый регистр 2 данных, первый блок 3 свертки по модулю два, второй основной накопитель 4, второй регистр 5 данных, второй блок 6 свертки по модулю два, первый 7 и второй 8 дополнительные накопители, первый 9 и второй 10 формирователи импульсов, первый элемент И ll, первую группу элементов И 12, второй элемент И 13, вторую группу элементов И 14 и элемент ИЛИ 15, На чертеже обозначены адресный 16 и информационный 17 входы устройства.

Устройство работает следующим образом.

При обращении к запоминающему устройству считанная из первого и второго накопителей 1 и 4 информация заносится в первый и второй регистры 2 и 5 соответственно. При отсутствии

) ошибки в считанном информационном слове блоки 3 и 6 формируют на своих выходах сигналы логической l 1 . В начале работы во всех ячейках накопителей 7 и 8 записаны единицы, и поступающая на входы элементов И групп 12 и 14 информация с регистров 2 и 5 поступает на выход устройства через элемент 15 ИЛИ, так как на выходах элементов 11 и 13 И присутствуют сигналы логической "1".

Если по адресу, код которого задан на входе устройства, информация, например, из первого накопителя 1 считывается с ошибкой, то на выходе блока 3 Формируется сигнал логического

"0", поступающий на вход элемента И 11.

При этом Формирователь 9 осуществляет запись логического "0" в ячейку накопителя 7, адрес которой соответствует адресу неисправной ячейки памяти накопителя 1.

Информация, считанная по этому адресу, не проходит с регистра 2 через элементы И 12 группы на выход устройства, так как на выходе элемента И ll в это время присутствует сигнал логического "D . При очеред ном обращении к устройству по данному адресу на выходе накопителя 7 форми руется сигнал логического "0", а информация на выход- устройства поступает из ячейки памяти второго накопителя 4. Аналогично в случае неисправности ячейки памяти во втором накопителе 4 прохождение считанной из нее информации на выход устройства блокируется сигналом логического "0", поступающим с выхода накопителя 8 на вход элемента И 13.

Таким образом, при наличии недостоверной информации в ячейке памяти в одном из накопителей 1 и 4 формирование выходной информации устройства происходит без ее корректировки, в результате чего сокращаются аппаратурные затраты и повышается быстродействие устройства.

Технико"экономическое преимущество предложенного устройства заключается в его более высоком быстродействии по сравнению с прототипом.

Формула изобретения

Запоминающее устройство с самоконтролем, содержащее основные накопители, регистры данных, блоки свертки по модулю два и элемент ИЛИ, выход которого является выходом устройства, причем выходы первого и второго основных накопителей подключены

5 95 соответственно к входам первого регистра данных и к входам второго регистра данных, выходы которых соединены с входами первого и второго блоков свертки по модулю два соответственно, информационные и адресные входы основных накопителей соответственно обь" единены и являются входами устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, оно содержит дополнительные накопители, формирователи импульсов, элементы И и группы элементов И, причем вход первого формирователя импульсов подключен к выходу первого блока свертки по модулю два и одному из входов первого элемента И, выход которого соединен со стробирующими входами элементов И первой грулпы, другой вход первого элемента И подключен к выходу первого дополнительного накопителя, информационный вход которого соединен с выходом первого формирователя импульсов, вход второго формирователя импульсов подключен к выходу второго блока свертки по модулю два

1393 & и одному из входов второго элемента И, выход которого соединен со стро. бирующими входами элементов И второй группы, а другой вход подключен к вы" ходу второго дополнительного накопителя, информационный вход котороro соединен с выходом второго формирователя импульсов, адресные входы дополнительных накопителей подключены к

1Î адресным входам основных накопителей, информационные входы элементов И пер" вой и второй групп соединены соответственно с выходами первого и второго регистров данных, выходы элементов И групп подключены к входам элемента ИЛИ.

Источники информации, принятые во внимание при экспертизе гв 1. Авторское свидетельство СССР

Ю 467409, кл. С 11 С 29/00, 1975.

2. Самофалов К.Г. и др., Структурно-логические методы повышения надеж" ности запоминающих устройств, М., гз "Иашиностроение", l976, с. 99-. 101, рис, 42 .(прототип).

Составитель В. Горданова

Редактор H. Воловик Техреду И. Тепер Корректор Г. Решетник

Заказ 5955/59 Тираж 522 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Москва Ж-Я Раушская наб. д. 4/g

Филиал ППП "Патент", г. Ужгород, ул. Проектная,

Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх