Реверсивный счетчик

 

Союз Советсиик

Социалистические

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6l ) Дополнительное к авт. сеид-ву (22)Заявлено 25.05.81 (21) 3295188/18-21 с присоединением заявки Эй (23) Приоритет (5l )М. Кл .

Н 03 К 23/00

91еудеротеап1ый комитет

СССР ео делам изобретений н открытий

Опубликовано 15. 12. 82. Бюллетень М 46

Дата опубликования описания 15 12. 82 (53) УДК 621. 374..32(088.8 ) (72) Авторы изобретения

А.Д. Базылев, А.А. Питкевич и А.П. Кокошников (71) Заявитель (54) РЕВЕРСИВНЫИ СЧЕТЧИК

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах, где необходим реверсивный счетчик с относительно невысоким быстродействием.

Известен реверсивный счетчик, содержащий счетные триггеры, элементы

И, ИЛИ, триггер знака, триггер реверса, формирователь импульсов обращения и триггер указателя кода (1 ).

Недостатком данного счетчика является то, что он содержит избыточное оборудование: триггер указателя кода, триггер реверса и соответствующие элементы И, ИЛИ. 15

Известен реверсивный счетчик, содержащий две входные шины, элемент

НЕ, М-разрядов, каждый из которых, кроме первого, содержит О-триггер, 2о элемент ИЛИ и элемент И, первый разряд содержит D-триггер и элемент ИЛИ, формироаатель тактовых импульсов и дополнительный элемент ИЛИ, первый вход которого соединен с первым выходом формирователя тактовых импульсов, вход которого соединен с первой входной шиной, в каждом разряде инверсный выход D-триггера соединен с 0-входом триггера, тактовый вход которого соединен с выходом элемента ИЛИ, первый вход которого соединен с выходом элемента И, первый вход которого соединен с выходом элемента НЕ, вход которого соединен с выходом дополнительного элемента ИЛИ, первый и второй входы элементы ИЛИ первого разряда соединены соответственно с второй входной шиной и с вторым выходом формирователя тактовых импульсов, третий выход которого соединен с вторым входом дополнительного элемента ИЛИ, выход которого соединен с вторым входом элемента ИЛИ каждого разряда, кроме первого, второй вход элемента И каждого разряда соединен с выходом переноса 0-триггера. предыдущего разряда, третий вход элемента ИЛИ первого раз982198 ряда соединен с выходом дополнительного элемента ИЛИ (2 3.

Недостатком известного устройства является относительно малая надежность обусловленная тем, что в связи с разбросом параметров элементов, после подачи сигнала обращения кода на тактовых входах триггеров может появиться двойной сигнал, что приводит к сбою.

Цель изобретения - увеличение надежности.

Для достижения поставленной цели в реверсивный счетчик, содеожащий две входные шины, элемент НЕ, N-разрядов, >> каждый из которых, кроме первого, со-. держит 0-триггер, элемент ИЛИ и эле- мент И, первый разряд содержит 0-триггер и элемент ИЛИ, формирователь тактовых импульсов и дополнительный эле- о мент ИЛИ, первый вход которого соединен с первым выходом формирователя тактовых импульсов, вход которого соединен с первой входной шиной, в каждом разряде инверсный выход 0-тригге- у5 ра соединен с 0-входом D-триггера, тактовый вход которого соединен с выходом элемента ИЛИ, первый вход которого соединен с выходом элемента И, первый вход которого соединен с выход- M дом элемента НЕ, вход которого соединен с выходом дополнительного элемента ИЛИ, первый и второй входы элемента ИЛИ первого разряда соединены соответственно с второй входной шиной и с вторым выходом формирователя так товых импульсов, третий выход которого соединен с вторым входом дополнительного элемента ИЛИ, введен элемент задержки, вход которого соединен с вы-4 ходом дополнительного элемента ИЛИ, выход элемента задерн<ки соединен с вторым входом элемента ИЛИ каждого разряда, кроме первого, второй вход элемента И кан<дого разряда соединен с инверсным выходом 0-триггера предыдущего разряда, третий вход элемента

ИЛИ первого разряда соединен с выходом элемента задержки.

На чертеже представлена схема реверсивного счетчика.

Схема включает 0-триггеры 1 1, 1=2, и 1=3, элементы 2=1, 2=2 И, элементы

3=1 - 3=3 ИЛИ, входную шину 4, элемент

5 НЕ, элемент б ИЛИ, формирователь 7 тактовых импульсов, выходы 7=1"7=3 формирователя 7 тактовых импульсов, входную шину 8, элемент 9 задержки, 4

Входная шина 8 соединена с входом формирователя 7 тактовых импульсов, выходы 7= 1 и 7= 3 которого соединены с входами элемента 6 ИЛИ, выход которого соединен с входом элемента 5 НЕ и через элемент 9 задержки с первыми входами элементов 3=-1-3=3 ИЛИ, выходы которых соединены соответственно с тактовыми входами 0-триггеров 1=1-1=3, инверсные выходы которых соединены соответственно с 0-входами D-триггеров 1=1- 1=3;. вторые входы элементов

3-1-3=3 ИЛИ соединены соответственно с выходом 7=2 формирователя 7 тактовых импульсов и с выходами элементов

2=1, 2=2 И, первые входы которых соединены соответственно с инверсными выходами триггеров 1=1, 1=2, вторые входы элементов 2=1, 2=2 соединены с выходом элемента 5 НЕ, входная шина 4 соединена с третьим входом элемента 3=1 ИЛИ.

Реверсивный счетчик работает следующим образом.

В качестве счетного триггера в счетчике используется несимметричный 0триггер, построенный на трех RS-триггерах. Предполагается, что временные задержки <, всех элементов триггера одинаковы.

Реверсивный счетчик работает следующим образом.

В качестве счетного триггера в счетчике используется несимметричный

0-триггер, построенный на трех RSтриггерах. Предполагается, что временные задержки ь всех элементов

3 триггера одинаковы.

В режиме сложения по шине 4 подаются сигналы суммирования, которые через элемент 3=1 ИЛИ подаются на тактовый вход D-триггера 1=1. В этом случае работа счетчика ничем не отличается от работы последовательного счетчика с непосредственными связями.

В режиме вычитания сигнал вычитания, поступающий по шине 8, запускает формирователь 7, который выдает три разнесенных во времени положительных тактовых сигнала соответственно на выходах 7=1, 7=2, 7=3. Сигнал выхода 7=1 через элемент б ИЛИ (пусть счетчик находится в состоянии 010, т. е. на прямых выходах триггеров 1=1-1=3 присутствует код 010) поступает на элемент 5 НЕ и запускает элемент 9 задержки, после чего через время на выходе элемента 5 НЕ появляется

5 982198 6 низкий уровень, а через время,1 на 0-триггер и элемент ИЛИ, формировавыходе элемента 9 задержки появляется тель тактовых импульсов и дополнительположительный сигнал (следует отме- ный элемент ИЛИ, первый вход которого тить, что „ )7 >). Низкий уровень соединен с первым выходом формироваэлемента 5 ЙЕ, поступая на входы эле- теля тактовых импульсов, вход котороментов 2=1, 2=2 И, формирует на их ro соединен с первой входной виной, выходах низкий уровень, что обеспечи- в каждом разряде инверсный выход 0вает появление низкого уровня на так- триггера соединен с О-входом О-тригтовых входах (}-триггеров 1=1-1=3 в гера, тактовый вход которого соединен том случае, когда триггер предыдущего 10 с выходом элемента ИЛИ, первый вход разряда находится в нулевом состоянии. которого соединен с выходом элемента

Затем задержанный положительный сиг- И, первый вход которого соединен с нал с элемента 9 задержки через эле-. выходом элемента НЕ, вход которого менты 3=1-3=3 ИЛИ поступает на такто- соединен с выходом дополнительного вые входы D-триггеров l=l- 1=3, что И злемента ИЛИ, первый и второй входы приводит к обращению кода счетчика элемента ИЛИ первого разряда соедиие(101). Затем тактовый сигнал с выхо- ны соответственно с второй входной да 7=2 через элемент 3=1 ИЛИ поступа- шиной и с вторым выходом формироватеет на тактовый вход 0-триггера l=l и ля тактовых импульсов, третий выход увеличивает содержимое счетчика на 20 которого соединен с вторым входом доединицу (110), а тактовый сигнал с полнительного элемента ИЛИ, о т л ивыхода 7=3 формирователя 7 аналогично ч а ю шийся тем, что, с целью увесигналу с выхода 7=1 производит вто- личения надежности, в него введен элеричное обращение кода (001). мент задержки, вход которого соединен

Таким образом, введенный элемент 15 с выходом дополнительного элемента задержки в совокупности с новыми csR- ИЛИ, выход элемента задержки соединен зями обеспечивает устойчивую работу с вторы}} входом элемента ИЛИ каждого счетчика по сигналам обращения кода, разряда, кроме первого, второй вход .,так как сигнал на выходе элемента 9 элемента И каждого разряда соединен задержки оканчивается заведомо позд- Зф с инверсным выходом 0-триггера предынее по сравнению с прототипом, окон- дущего разряда, третий вход элемента

1 чания всех переходных процессов в ИЛИ первого разряда соединен с выходом элемента задержки. формула изобретения

Реверсивный счетчик, содержащии две входные шины, элемент НЕ, И-разрядов, каждый из которых, кроме пер- ц вого, содержит Р-триггер, элемент ИЛИ и элемент И, первый разряд содержит

Источники информации, принятые Во внимание при экспертизе

Авторское свидетельство СССР

И 414744, кл. Н 03 K 23/00, 1974.

2. Букреев И.Н. и др. Никроэлектронные схемы цифровых устройств, И., "Советское радио", 1975, рис. 5. 16, с. 178 (прототип ).

982198

Составитель А. Ранов

Редактор К. Волощук Техред Jl.Ïåêàðü Корректор В. Прохненко

Заказ 9733/78 Тираж 959 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Реверсивный счетчик Реверсивный счетчик Реверсивный счетчик Реверсивный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх