Патенты автора Титов Виктор Алексеевич (RU)

Изобретение относится к области электротехники и может быть использовано для передачи n-фазного напряжения по оптоволоконной линии. Технический результат состоит в повышении надежности устройства за счет передачи многофазных напряжений на большие расстояния. Для этого в устройстве передачи многофазной системы напряжений по оптоволоконной линии дополнительно включены генератор синусоидальной ЭДС 8, фазосдвигающие схемы 9i (i=2..n), вторые транзисторные ключи 10i (i=1…n), группа инверторов 12i (i=1…n), сумматоры 13i (i=1…n), аналого-цифровые преобразователи дискретных напряжений фаз (АЦП) 14i (i=1…n), группа элементов ИЛИ 15, первая оптоволоконная линия связи (ВОЛС) 16, вторая оптоволоконная линия ВОЛС 17, второй дешифратор 18, группы вторых элементов И 19i (i=1…n, n - число фаз в сети), цифроаналоговые преобразователи (ЦАП) 20i (i=1…n), усилители мощности. 1 ил.

Изобретение относится к области электротехники и может быть использовано для передачи n-фазного напряжения по оптоволоконной линии. Технический результат состоит в повышении надежности устройства за счет передачи многофазных напряжений на большие расстояния. Для этого в устройстве передачи многофазной системы напряжений по оптоволоконной линии дополнительно включены генератор синусоидальной ЭДС 8, фазосдвигающие схемы 9i (i=2..n), вторые транзисторные ключи 10i (i=1…n), группа инверторов 12i (i=1…n), сумматоры 13i (i=1…n), аналого-цифровые преобразователи дискретных напряжений фаз (АЦП) 14i (i=1…n), группа элементов ИЛИ 15, первая оптоволоконная линия связи (ВОЛС) 16, вторая оптоволоконная линия ВОЛС 17, второй дешифратор 18, группы вторых элементов И 19i (i=1…n, n - число фаз в сети), цифроаналоговые преобразователи (ЦАП) 20i (i=1…n), усилители мощности. 1 ил.

Изобретение относится к области электротехники и может быть использовано для передачи n-фазного напряжения по оптоволоконной линии. Технический результат состоит в повышении надежности устройства за счет передачи многофазных напряжений на большие расстояния. Для этого в устройстве передачи многофазной системы напряжений по оптоволоконной линии дополнительно включены генератор синусоидальной ЭДС 8, фазосдвигающие схемы 9i (i=2..n), вторые транзисторные ключи 10i (i=1…n), группа инверторов 12i (i=1…n), сумматоры 13i (i=1…n), аналого-цифровые преобразователи дискретных напряжений фаз (АЦП) 14i (i=1…n), группа элементов ИЛИ 15, первая оптоволоконная линия связи (ВОЛС) 16, вторая оптоволоконная линия ВОЛС 17, второй дешифратор 18, группы вторых элементов И 19i (i=1…n, n - число фаз в сети), цифроаналоговые преобразователи (ЦАП) 20i (i=1…n), усилители мощности. 1 ил.

Изобретение относится к области электротехники и может быть использовано для передачи n-фазного напряжения по оптоволоконной линии. Технический результат состоит в повышении надежности устройства за счет передачи многофазных напряжений на большие расстояния. Для этого в устройстве передачи многофазной системы напряжений по оптоволоконной линии дополнительно включены генератор синусоидальной ЭДС 8, фазосдвигающие схемы 9i (i=2..n), вторые транзисторные ключи 10i (i=1…n), группа инверторов 12i (i=1…n), сумматоры 13i (i=1…n), аналого-цифровые преобразователи дискретных напряжений фаз (АЦП) 14i (i=1…n), группа элементов ИЛИ 15, первая оптоволоконная линия связи (ВОЛС) 16, вторая оптоволоконная линия ВОЛС 17, второй дешифратор 18, группы вторых элементов И 19i (i=1…n, n - число фаз в сети), цифроаналоговые преобразователи (ЦАП) 20i (i=1…n), усилители мощности. 1 ил.

Изобретение относится к области вычислительной техники. Техническим результатом является расширение функциональных возможностей устройства за счет выбора наилучшего варианта товара по заданным потребителем критериям. Устройство содержит матрицу регистров 1i,j (i=1…m, j=1…n), матрицу блоков деления 2у, матрицу блоков умножения 3i,j, по числу столбцов матрицы регистры 4j и регистры 5j (j=1…n), по числу строк матрицы регистры 6i (i=1…m), блоки элементов И 7i (i=1…m), сумматоры 8i (i=1…m), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, элементы задержки 12, 13, 14, 15, триггер 16, пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вход 20, выходы 21, 22 и 23 вместе со связями. 1 ил.

Изобретение относится к вычислительной технике. Технический результат заключается в моделировании процесса заполнения рюкзака различными предметами таким образом, чтобы суммарная стоимость заполненного рюкзака была бы максимальной при ограничениях по методу уступок на суммарный вес и объем всего рюкзака с обязательным помещением в рюкзак некоторого числа разных предметов. Устройство содержит генератор тактовых импульсов (ГТИ), элементы И и ИЛИ, группы счетчиков, группы регистров, группы блоков умножения, сумматоры, схемы сравнения, триггер, элементы задержки. 1 ил.

Изобретение относится к области вычислительной техники и может быть использовано для получения точного решения задачи о назначениях. Технический результат заключается в повышении точности работы устройства за счет оптимизации решения задачи о назначениях в двух вариантах постановки задачи нахождения оптимального решения. Устройство содержит группу из m счетчиков 31…3m, группу дешифраторов 41…4m, группы регистров, группы триггеров, группы сумматоров, группу шифраторов. Введение группы вторых шифраторов, элементов И, ИЛИ и схемы сравнения обеспечивает возможность работы в двух вариантах постановки задачи нахождения оптимального решения. 1 ил.

Изобретение относится к области вычислительной техники. Техническим результатом является повышение надежности и быстродействия за счет сокращения аппаратных средств. Устройство содержит: первую 1ij и вторую 2ij (i=1, …, n; j=1, …, k) группу регистров, третью группу регистров 3j (j=1, …, k), четвертый регистр 4, пятый регистр 5, первую 6ij и вторую 7ij (i=1, …, n; j=1, …, k) группу логарифмирования, шестую 8ij и седьмую 9ij (i=1, …, n; j=1, …, k) группу регистров, восьмой регистр 10, группу первых 11i и вторых 15i (i=1, …, n) сумматоров, первую 12ij, вторую 13ij и третью 14ij (i=1, …, n; j=1, …, k) группу блоков умножения, третий сумматор 16, группу первых 17i и вторых 18i (i=1, …, n) блоков деления, третий 19 и четвертый 20 блоки деления, четвертые 21j (i=1, …, n) сумматоры, группу пятых 22i (i=1, …, n) блоков деления, девятый регистр 23, группу десятых 24i (i=1, …, n) регистров, пятый сумматор 25, шестой блок деления 26, группу четвертых 27i (i=1, …, n) блоков умножения, шестой сумматор 28, группу 29i (i=1, …, n) блоков вычитания, седьмой сумматор 30, седьмой блок деления 31, одиннадцатый 32, двенадцатый 33 и тринадцатый 34 регистры, первый 35 элемент задержки (ЭЗ), второй 36 ЭЗ, третий 37 ЭЗ, четвертый 38 ЭЗ, пятый 39 ЭЗ, шестой 40 33, седьмой 41 ЭЗ, восьмой 42 ЭЗ, девятый 43 ЭЗ, выходы 44, 45, 46, 47, 48, 49 устройства, вход 50. 1 ил.

Изобретение относится к области электротехники. Технический результат заключается в расширении функциональных возможностей за счет передачи n-фазного напряжения по беспроводной сети. В устройство передачи n-фазной системы напряжений по беспроводной сети, содержащее первый генератор тактовых импульсов (3), первый элемент И 4, первый счетчик (5), первую схему сравнения (6), первый регистр (7), первый дешифратор (8), фазы многофазного источника ЭДС (9i) (i=1…n, n - число фаз), транзисторные ключи (10Ў), первые формирователи сигнала (12i), (i=1…n), вторые формирователи импульса (23i), симисторы (24i), фазы нагрузки (25i) (i=1…n), выход первого генератора импульсов (3) подсоединен к первому входу первого элемента И 4, выход которого подсоединен к первому входу счетчика (5), выход которого подсоединен к первому входу схемы сравнения 6 и к входу первого дешифратора (8), выход которого подсоединен к входу первого формирователя импульсов (12i), выход которого подсоединен к первому входу ключа 10i, второй вход которого подсоединен к выходу фаз 9i, выход первого регистра (7) подключен к второму входу первой схемы сравнения (6), выход которой подсоединен к второму входу первого счетчика (5), выходы второго формирователя импульсов (23i) (i=l…n) подсоединены к вторым входам симистора (24i), выход которого подсоединен к входу нагрузки (25i), дополнительно включены триггер (16), второй генератор тактовых импульсов (17), второй элемент И 18, второй счетчик (19), вторая схема сравнения (20), второй регистр (21), второй дешифратор (22), управляемый ключ (2), формирователь импульса (11i) (i=1…n), первый источник смещения (13), передатчик радиосигнала (14), приемник радиосигнала (15), второй источник смещения (26), первый вход управляемого ключа (2) подсоединен к входу устройства (1), второй вход - к выходу источника смещения (13), а выход - к входам фаз (9i), выходы ключей (10i) подсоединены к входу формирователя импульсов (11i), выходы которых подсоединены к первому входу передатчика (14), нулевой вход которого соединен с нулевым входом источника (13), выход второго генератора тактовых импульсов (17) подсоединен к первому входу второго элемента И (18), второй вход которого подсоединен к выходу триггера (16), вход которого подсоединен к первому выходу приемника (15), выход второго элемента И (18) подсоединен к первому входу второго счетчика (19), выход которого подсоединен к входу второго дешифратора (22) и к первому входу второй схемы сравнения (20), второй вход которого подсоединен к выходу второго регистра (21), а выход - к второму входу второго счетчика (19), выходы второго дешифратора (22) подсоединены к одноименным входам формирователей (23i), выходы фаз нагрузки (25i) подсоединены к входу источника смещения (26), вход которого соединен с нулевым выходом приемника (15), первый выход приемника (15) подсоединен к первым входам симисторов (24i) (i=1…n) и входу триггера (16). 1 ил.

Изобретение относится к вычислительной технике и предназначено для оценки предпочтительного уровня унификации технических средств (ТС) и определения его оптимального уровня. Технический результат - повышение надежности и быстродействия устройства. Устройство для оценки уровня унификации ТС содержит группу из m первых регистров 1i (i=1…m), группу из m вторых регистров 2i, группу из m третьих регистров 3i, группу из m четвертых регистров 4i, пятый регистр 5, группу из m первых блоков умножения 6i, группу из m вторых блоков умножения 8i, группу из m первых сумматоров 9i, группу из n шестых регистров 10j, группу из n седьмых регистров 11j, группу из n третьих блоков умножения 12j (j=1…n), группу из m первых блоков деления 13i, второй сумматор 14, m вторых блоков деления 7i, триггер 15, первый элемент И 16, второй элемент И 17, элемент ИЛИ 18, первый элемент задержки 19, второй элемент задержки 20, третий элемент задержки 21, четвертый элемент задержки 22 и пятый элемент задержки 23, выход которого является третьим выходом 30 устройства, блок выбора максимального кода 24, выходы 28 и 29 которого являются первым и вторым выходами устройства, первый вход 27 устройства подсоединен к управляющему входу сумматора 14 и к входу первого элемента задержки 19. 1 ил.

Изобретение относится к области электротехники. Технический результат заключается в расширении функциональных возможностей за счет передачи n-фазного напряжения по двухпроводной сети. Устройство передачи n-фазной системы напряжений по двухпроводной сети, содержащее нагрузку 13i (i=1…n), нулевой провод С0-С0вых, подключенный к нулевой точке многофазной системы ЭДС по схеме «звезда», первую группу ключей 9i (i=1…n), n входов 8i (i=1…n) фаз многофазной системы ЭДС, каждая из которых подсоединена к первому входу одноименного ключа 9i (i=1…n) первой группы, дополнительно включены вторая группа ключей 12i (i=1…n), генератор тактовых импульсов (ГТИ) 1, элемент И 2, счетчик 3, схема сравнения 4, регистр 5, дешифратор 6, первые формирователи сигналов 7i (i=1…n), группа элементов задержки 10i (i=1…n), вторые формирователи сигналов 11i (i=1…n), выход ГТИ 1 подсоединен к первому входу элемента И 2, второй вход которого подсоединен к первому входу 15 устройства, а выход - к первому входу счетчика 3, выход которого подсоединен к входу дешифратора 6 и к первому входу схемы сравнения 4, второй вход которой подсоединен к выходу регистра 5, а выход - к второму входу счетчика 3, вход регистра 5 подсоединен к входу 14 устройства, выходы дешифратора 6 подсоединены к входам одноименных первых формирователей сигналов 7i (i=1…n) и через одноименные элементы задержки 10i (i=1…n) к входам одноименных вторых формирователей сигналов 11i (i=1…n), выходы первых формирователей сигналов 7i (i=1…n) подсоединены к управляющим входам ключей 9i (i=1…n) первой группы, выход каждого из которых подсоединен к входной линии передачи С1, выход которой подсоединен к выходной линии передач С1вых, выход которой подсоединен к первым входам второй группы ключей 12i (i=1…n), управляющий вход каждого из которых подсоединен к выходу одноименных вторых формирователей сигналов 11i (i=1…n), а выход - к нагрузке 13i (i=1…n). 1 ил.

Изобретение относится к автоматике и вычислительной технике и может быть использовано для решения задач оптимизации. Техническим результатом является повышение быстродействия. Устройство содержит генератор тактовых импульсов, регистры, элементы И, элементы ИЛИ, схемы сравнения, блоки умножения, счетчики, сумматоры, триггер, элемент задержки. 1 ил.

Изобретение относится к устройствам принятия решения в условиях неопределенности. Техническим результатом является расширение функциональных возможностей устройства за счет обеспечения возможности ранжирования вариантов принятия решения. Устройство содержит сумматоры 11i (i=1,…,m), первый элемент задержки 12, второй элемент задержки 13, третий элемент задержки 14, блок выбора максимального кода (БВМК) 15, матрицу из m*n блоков умножения 8ij, стековую память 16, входные триггеры 10i, (i=1,…,m), элемент И 9ij (i=1,…,m, j=1,…,n), блоки умножения 8ij (i=1,…,m, j=1,…,n), вторые регистры 6j (j=1,…,n), третьи регистры 7ij (i=1,…,m, j=1,…,n), первый элемент И 2, элемент задержки 12, второй элемент задержки 13, сумматоры 11i (i=1,…,m), элементы И 9ij (i=1,…,m, j=1,…,n), стековую память 16, элемент И 17, схему сравнения 5. 1 ил.

Изобретение относится к автоматике и вычислительной технике. Техническим результатом является повышение точности при моделировании процесса принятия решения в условиях неопределенности. Устройство содержит матрицу m*n первых регистров lij (i=l,…,m, j=l,…,n), матрицу m*n первых блоков умножения 2ij (i=l,…,m, j=l,…,n), группу из n вторых 3j регистров, третий регистр 14, четвертый регистр 10, группу из m первых сумматоров 6i, группу из m вторых сумматоров 7i, группу из m третьих сумматоров 9i, группу из n четвертых сумматоров 15j, пятый сумматор 11, группу вторых блоков умножения 8i (i=l,…,m), третий блок умножения 20, шестой сумматор 18, группу из n первых элементов задержки 16j, группу из n элементов И 17j, второй элемент задержки 22, блок выбора максимального кода 21. 1 ил.

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к средствам моделирования оптимальных графиков работы сотрудников

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и предназначено для моделирования процесса заполнения рюкзака различными предметами таким образом, чтобы суммарная стоимость заполненного рюкзака была бы максимальной при ограничениях на суммарный вес всего рюкзака с обязательным помещением в рюкзак некоторого числа разных предметов

Изобретение относится к области вычислительной техники и может быть использовано для получения точного решения задачи о назначениях

Изобретение относится к средствам моделирования оптимальных графиков работы сотрудников

Изобретение относится к вычислительной технике и предназначено для моделирования системы защиты вычислительной сети

Изобретение относится к вычислительной технике и предназначено для моделирования системы защиты вычислительной сети и выбора наилучшего варианта защиты
Мы будем признательны, если вы окажете нашему проекту финансовую поддержку!

 


Наверх