Таймер

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик р111 005010 (61) Дополнительное к авт. свид-ву (22) Заявлено 070831 (21) 3332491/18-21 (511 М. Кп.з

G 06 F 1/04 с присоединением заявки ¹Государственный комитет

СССР но делам изобретений и открытий (23) ПриоритетРЗ)УДК681. 326. .35(088.8) Опубликовано 150383.Бюллетень ¹ 10

Дата опубликования описания 150383, с-:

A.Ï.Êó÷åðåíêî, Е.Д.Антипова и В ЩЖптекмай" -"- .7 j

/", :. :. „";/

Киевский ордена Трудового Красного 3 завод вычислительных и управляющих машин (72) Авторы изобретения (71) Заявитель

C54) ТАймяр

Изобретение относится к вычислительной технике и может быть ис- . пользовано в управляющих вычислительных системах для обеспечения работы в реальном масштабе времени.

Известно устройство, содержащее шины данных, адресные шины, шины синхронизации, регистр прерывания, микропроцессор, программируемый счетчик, счетчик. Выход первого счетчика подключен к входу программируемого счетчика, вход синхрони- зации счетчика подключен к шине синхронизации устройства, входы программируемого счетчика подключены к шинам данных, выход переполнения программируемого счетчика подключен к входу регистра прерывания микропроцессора, входы счетчика и регистра прерывания микропроцессора подключены к адресным шинам Г11.

Недостатком известного устройства является возможность формирования только одной временной циклограмьн.

Цель изобретения — расширение функциональных возможностей путем формирования заданных временных циклограмм.

Поставленная цель достигается тем, что в таймер, содержащий генератор, шину прерывания, шины данных, шину записи, шины тактовой частоты, регистр данных и счетчик, введены регистр тактовой частоты, выходные клапаны и формирователь сигнала парезаписи, причем входы регистра тактовой частоты подключены к выходам соответствуищих разрядов регист,10 ра данных, а выходы регистра тактовой частоты — к первым входам клапа-. нов, управляющий вход клапанов подключен к выходу переполнения счетчика, а выходы клапанов подключены к выходам таймера, первый вход формирователя сигнала перезаписи подключен к шине записи, второй - к выходу переполнения счетчика и к входу останова генератора, выход формирователя сигнала перезаписи соединен с входом записи счетчика, вхо.дом записи регистра тактовой частоты, входом запуска генератора и шиной прерывания.

При этом формирователь сигнала перезаписи выполнен, например, на элементе совпадения и элементе задержки, вход которого подключен к выходу элемента совпадения, выход подключен к выходу формирователя сигнала перезаписи, входы элемента

1005010 совпадения подключены к входам формирователя сигнала перезаписи.

На чертеже представлена функциональная схема предлагаемого устройства.

Таймер содержит регистры 1 и 2 данных, условно разделенных на две части, информационные шины 3-18 данных, шину 19 записи, генератор

20, счетчик 21, блок 22 формирования сигнала перезаписи, шину 23 10 прерывания, регистр 24 тактовой частоты, блок 25 выходных клапанов, шины

26-29 тактовой частоты, шину 30 первоначальной установки.

Регистры 1 и 2 данных представ- 15 ляют собой запоминающий регистр, нереализованный íà D-триггерах. Задающий генератор 20 построен на основе кварцевого резонатора, элементе

И-HE и управляющего триггера, клапанирующего выход. Счетчик 21 является 12-ти разрядным двоичным синхронным счетчиком, реализованным на микросхемах К155ЙЕ7. Регистр 24 тактовой частоты представляет собой запоминающий регистр, реализованный на

D-триггерах. Блок 25 выходных клапанов реализован на элементах И-НЕ.

Регистр 1 данных определяет длительность временного интервала, а регистр данных 2 определяет наличие импульса тактовой частоты на шинах тактовой частоты. Разрядность регистров определяется для каждого конкретного случая. Для данной управляющей зычислительной системы регистр

1 данных содержит 12 разрядов, а регистр 2 данных — 4 разряда.

Счетчик 21 работает в режиме вычитания импульсов, поступающих с задающего генератора 20, выход кото- 4Q рого клапанируется с помощью управляющего триггера, имеющего входы запуска и останова. В исходном состоянии импульсы на выходе генератора

20 отсутствуют, а счетчик 21 и регистр 24 тактовой. частоты установлены в нуль и, следовательно, на выходе. счетчика 21 имеется сигнал переполнения и вычитанию, на шинах

26-29 тактовой частоты сигналы отсутствуют. Передний фронт импульса на шине 19 записи обеспечивает запись информации с шин 3-18 в регистры 1 и 2 и через время задержки на выходе блока 22 формирования появляется импульсный сигнал на шине

23, который обеспечивает перезапись из регистров 1 и 2 соответственно и в счетчик 21 и регистр 24, запуск генератора 20, и одновременно поступает в управляющую вычислитель- 6О ную систему для сообщения об использовании информации из регистров

1и 2.

При записи новой информации в счетчик сигнал переполнения сбрасывается. 3а время до появления следующего сигнала переполнения счетчика строб с шины 19 записи сбрасывается и устанавливается вновь при записи новой информации в регистры 1 и 2 и сохраняется до появления нового сигнала переполнения.

Таким образом, таймер работает в непрерывном режиме до тех пор, пока подтверждается сигнал записи.

Выходы разрядов регистра 24 тактовой частоты поцключены к первым входам блока 25 выходных клапанов, а на вторые входы блока 25 выходных клапанов поступает сигнал переполнения счетчика 21. При наличии разрешающих потенциалов от регистра 24 тактовой частоты и сигнала переполнения счетчика 21 срабатывает клапан блока 25 и на выходах, являющихся шинами 26-29 тактовой частоты, появляются сигналы, которые используются для запуска соответствующих устройств преобразования информации.

Сигналы готовности, поступающие от устройств преобразования информации, являются сигналами запроса передачи информации по каналу прямого доступа.

Таким образом, по шинам 26-29 тактовой частоты происходит синхрони зация работы устройств преобразова ния информации от таймера.

Формула изобретения

1. Таймер, содержащий генератор, шину прерывания, шины данных, шину записи, шину тактовой частоты, регистр данных и счетчик, о т л и ч а ю шийся тем, что, с целью расширения функциональных возможностей путем формирования произвольно заданных временных циклограмм, в него введены регистр тактовой частоты, выходные клапаны и формирователь сигнала перезаписи, причем входы регистра тактовой частоты подключены к выходам соответствующих разрядов регистра данных, а выходы регистра тактовой частоты — к первым входам клапанов, управляющий вход клапанов подключен к выходу переполнения счетчика, а выходы клапанов подключены к выходам таймера, первый вход формирователя сигнала перезаписи подключен к шине записи, второй — к выходу переполнения счетчика и к входу останова генератора, выход формирователя сигнала перезаписи соединен с входом записи счетчика, входом записи регистра тактовой частоты, входом запуска генератора и шиной прерывания.

2. Таймер по п.1, о т л и ч а ю " шийся тем, что, формирователь сигнала перезаписи выполнен на элементе совпадения и элементе задержки, вход которого подключен к выходу элемента совпадения, выход подключен к

100 SO10

Составитель С. Кривуценко

Редактор И. Келемем .Техред E. Харитончик Корректор В. Бутяга

Заказ 1898/62 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Й-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 выходу Формирователя сигнала перезаписи, входы элемента совпадения подключены к входам формирователя нгнала перезаписи °

Источники информации, принятые во внимание при экспертиз

1. Патент Qt1A 9 4099232, кл. G 06 Р 1/04, 1979 (прототип) .

Таймер Таймер Таймер 

 

Похожие патенты:

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиосвязи и может быть использовано при приеме сигналов, содержащих блоки данных фиксированной длины

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано при построении систем управления синхронизацией цифровых вычислительных машин и многопроцессорных систем

Изобретение относится к вычислительной технике и может найти применение для управления контролем достоверности передачи информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах оптической обработки информации, предназначенных для решения задач обработки двумерных массивов цифровых данных и изображений

Изобретение относится к автоматике и импульсной технике
Наверх