Регистр сдвига

 

РЕГИСТР СДВИГА, содержащий в каждом разряде ячейки памяти, каждая из которых состоит из R5-триггера и элемента ЗАПРЕТ, и формирователь импульсов сдвига, состоящий из трех элементов ЗАПРЕТ, порогового элемента, элемента НЕ, шести разделительных элементов на диодах, трех согласующих элементов на резисторах и накопительного элемента на конденсаторе , выход элемента ЗАПРЕТ каждой ячейки памяти соединен с 5 -входом R5-триггера данной ячейки памяти, прямой выход которого соединен с прямым входом элемента ЗАПРЕТ соответствующей ячейки памяти последующего разряда, инверсные входы элементов ЗАПРЕТ ячеек памяти каждого разряда соединены с выходом элемента НЕ формирователя импульсов сдвига данного разряда, в формирователе импульсов сдвига каждого разряда инверсный вход первого элемента ЗАПРЕТ соединен с катодом первого диода и с выходом порогового элемента формирователя импульсов сдвига предьщущего разряда, аноды первого, второго и третьего диодов соединены с инверсным входом второго элемента ЗАПРЕТ, прямые входы второго и третьего элементов ЗАПРЕТ через первый резистор подключены к шине питания, катод второго диода соединен с выходом порогового элемента формирователя импульсов сдвига последующего разряда, катод третьего диода соединен с выходом третьего элемента ЗАПРЕТ, инверсный вход которого соединен с выходом порогового элемента и с входом элемента НЕ формирователЯ импульсов сдвига данного г разряда, выход первого элемента ЗАПРЕТ соединен с анодом четвертого диода , выход второго элемента ЗАПРЕТ соединен с катодом пятого диода, катод четвертого и анод пятого диодов через второй резистор соединены с шиS е ной нулевого потенциала и с первым выводом конденсатора, второй вывод которого соединен с входом порогового элемента и анодом шестого диода, катод которого через третий резис д тор подключен к шине нулевого потенО циала, отличающийся v| тем, что, с целью расширения области применения регистра путем обеспечения возможности сдвига любых кодовых комбинаций, каждый разряд регистра содержит дополнительный RS -триггер, прямой выход которого соединен с прямым входом третьего элемента ЗАПРЕТ, R-вход - с катодом второго диода, 5-вход - с входом элемента НЕ и с R-входами R5 -триггеров ячеек памяти данного разряда.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

11 С 19/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3404851/18-24 (22) 11.03.82 (46) 30.08.84. Бюл. N 32 (72) А.M.Киляков (71) Северный научно-исследовательский институт промышпенности (53) 68 1.327.66(088 .8) (56) 1. Штольцер Н.Г. Автоматизация управления сортировками штучных тел, M. "Лесная промышленность", 1972, с. 41, рис. 13.

2. Авторское свидетельство СССР

809383, кл. G 11 G 19/00, 1980 (прототип) . (54) (57) РЕГИСТР СДВИГА, содержащий в каждом разряде ячейки памяти, каждая из которых состоит из RG -триггера и элемента ЗАПРЕТ, и формирователь импульсов сдвига, состоящий из трех элементов ЗАПРЕТ, порогового элемента, элемента НЕ, шести разделительных элементов на диодах, трех согласующих элементов на резисторах и накопительного элемента на конденсаторе, выход элемента ЗАПРЕТ каждой ячейки памяти соединен с 5 -входом

КG-триггера данной ячейки памяти, прямой выход которого соединен с прямым входом элемента ЗАПРЕТ соответствующей ячейки памяти последующего разряда, инверсные входы элементов

ЗАПРЕТ ячеек памяти каждого разряда соединены с выходом элемента НЕ формирователя импульсов сдвига данного разряда, в формирователе импульсов сдвига каждого разряда инверсный вход первого элемента ЗАПРЕТ соединен с ка. тодом первого диода и с выходом порогового элемента формирователя импульзц„ш 12ду A сов сдвига предыдущего разряда, аноды первого, второго и третьего диодов соединены с инверсным входом второго элемента ЗАПРЕТ, прямые входы второго и третьего элементов ЗАПРЕТ через первый резистор подключены к шине питания, катод второго диода соединен с выходом порогового элемента формирователя импульсов сдвига последующего разряда, катод третьего диода соединен с выходом третьего элемента ЗАПРЕТ, инверсный вход кото рого соединен с выходом порогового элемента и с входом элемента НЕ формирователя импульсов сдвига данного разряда, выход первого элемента ЗАПРЕТ соединен с анодом четвертого дио да, выход второго элемента ЗАПРЕТ соединен с катодом пятого диода, катод четвертого и анод пятого диодов через второй резистор соединены с ши- B ной нулевого потенциала и с первым выводом конденсатора, второй вывод которого соединен с входом порогового элемента и анодом шестого диода, катод которого через третий резистор подключен к шине нулевого потенциала, отличающийся тем, что, с целью расширения области применения регистра путем обеспечения возможности сдвига любых кодовых комбинаций, каждый разряд регистра содержит дополнительный Rá -триггер, прямой выход которого соединен с пря- ф. мым входом третьего элемента ЗАПРЕТ, R -âõoä — с катодом второго диода, 5-вход — с входом элемента НЕ и с

R -входами R5 -триггеров ячеек памяти данного разряда.

1111207

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств управления и хранения информации.

Известен регистр сдвига, состоящий из нескольких одинаковых ячеек памяти, поразрядно соединенных. между собой через элементы ЗАПРЕТ (lj .

Наиболее близким к предлагаемому по технической сущности является регистр сдвига, содержащий в каждом разряде ячейки памяти, каждая из которых состоит из RS-триггера и элемента ЗАПРЕТ, и формирователь им15 пульсов сдвига, состоящий из трех элементов ЗАПРЕТ, порогового элемента, элемента НЕ, разделительных диодов, согласующих резисторов и конденсатора 21 .

Недостатком известных регистров является ограниченная область применения, так как они не позволяют обслуживать нулевые кодовые комбинации

25 и не сохраняют записанный в ячейку код после его считывания потребителем.

Цель изобретения — расширение области применения путем обеспечения возможности сдвига любых кодовых ком30 бинаций. второго и третьего диодов соединены с инверсным входом второго элемента ЗАПРЕТ, прямые входы второго и третьего элементов ЗАПРЕТ через первый резистор подключены к шине IIH тания, катод второго диода соединен с выходом порогового элемента формирователя импульсов сдвига последующего разряда, катод третьего диода соединен с выходом третьего элемента

ЗАПРЕТ, инверсный вход которого соединен с выходом порогового элемента и с входом элемента НЕ формирователя импульсов сдвига данного разряда, выход первого элемента ЗАПРЕТ соединен с анодом четвертого диода, выход второго элемента ЗАПРЕТ соединен с катодом пятого диода, катод четвертого и анод пятого диодов через второй резистор соединен с шиной нулевого потенциала и с первым выводом конденсатора, второй вывод которого соединен с входом порогового элемента и анодом шестого диода, катод которого через третий резистор подключен к шине нулевого потенциала, в каждом разряде содержит дополнительный RS-триггер, прямой выход которого соединен с прямым входом третьего элемента ЗАПРЕТ, К-вход с катодом второго диода, S-вход— с входом элемента HE и с R-входами

RS-триггеров ячеек памяти данного разряда.

На чертеже представлена электрическая схема предлагаемого регистра сдвига (только два разряда) .

Регистр сдвига содержит первые

RS-триггеры ячеек памяти 1-1, 1-2, вторые RS-триггеры ячеек памяти 2-1, 2-2, первые элементы ЗАПРЕТ ячеек памяти 3-1, 3-2, вторые элементы

ЗАПРЕТ ячеек памяти 4-1, 4-2, первые, элементы ЗАПРЕТ формирователей им пульсов 5-1, 5-2, вторые элементы

ЗАПРЕТ формирователей импульсов 6-1, 6-2, третьи элементы ЗАПРЕТ формирователей импульсов 7-1, 7-2, порого- вые элементы 8-1, 8-2, элементы НЕ 9 — 1, 9-2, разделительные элементы на первых диодах 10-1, 10-2, вторых диодах 11-1, 11-2, третьих диодах 12-1, 12-2, четвертых диодах

13-1, 13-2, пятых диодах 14-1, 14-2, шестых диодах 15-1, 15-2, согласующие элементы на первых резисторах

16-1, 16 — 2, вторых резисторах 17 — 1„

17-2. третьих резисторах 18-1, 18-2Поставленная цель достигается тем, что регистр сдвига, содержащий в каждом разряде ячейки памяти, каждая 35 из которых состоит из RS-триггера и элемента ЗАПРЕТ., и формирователь импульсов сдвига, состоящий из трех элементов ЗАПРЕТ, шести разделительных элементов на диодах, трех согла- 40 сующих элементов на резисторах и на" копительного элемента на конденсаторе, выход элемента ЗАПРЕТ каждой ячейки памяти соединен с S-входом

RS-триггера данной ячейки памяти, 45 прямой выход которого соединен ,с прямым входом элемента ЗАПРЕТ соответствующей ячейки памяти последующего разряда, инверсные входк элементов ЗАПРЕТ ячеек памяти каждо го разряда соединены с выходом элемента НЕ формирователя импульсов сдвига разряда, в формирователе импульсов сдвига каждого разряда инверсный вход первого элемента 55

ЗАПРЕТ соединен с катодом первого диода и с выходом порогового элемен- та формирователя импульсов сдвига предыдущего разряда, аноды первого,, 1111207 накопительные элементы на конденсаторах 19-1, 19-2, дополнительные

RS-триггеры 20-1, 20-2, шину питания 21, шину нулевого потенциала 22.

Регистр сдвига работает следующим образом.

Перед началом работы регистр сдвига подключен к источнику питания, затем на R-вход RS-триггера 20-1 подают кратковременный сигнал гашения. 1О

В исходном состоянии конденсаторы 19-1, 19-2 заряжены, на выходах инверторов 9-1, 9-2 — единичные сигналы, элементы ЗАПРЕТ 3-1, 3-2 и 4-1, 4-2 закрыты. Состояние RS-тригге- 15 ров 1-1, 1-2 и 2-1, 2-2 может быть любым.

Лри поступлении первого кода на входных шинах появляется кодовая

20 комбинация сигналов в виде единиц и нулей. При записи этой комбинации в ячейках предыдущего, третьего разряда (не показаны) на инверсный вход элемента 5-2 подается кратковремен25 ный импульс, на его выходе появляется нулевой сигнал и через низкоомный резистор 18-2 и элемент 5-2 конденсатор 19-2 быстро разряжается. В момент исчезновения импульсного сигнала от зарядного тока конденсато30 ра 19-2, протекающего через элемент 6-2, появляется импульсный сигнал на выходе элемента 8-2, который одновременно подается на вход инвертора 9-2, инверсный вход элемен- З5

ra 7-2, S-вход и R-входы RS-триггеров 20-2 и 1-2, 2-2. Сигнал на выходе инвертора исчезает, и единицы кода с входных шин проходят íà S-входы триггеров 1-2, 2-2, которые, однако, 40 переключиться не могут, поскольку есть сигналы на их R-входах.

В момент завершения заряда конденсатора элемент 8-2 резко гасится, 45 в результате чего на R-входах триггеров 1-2, 2-2 сигнал исчезает, а на S-входах — задерживается на время возбуждения инвертора 9-2 и гашения элементов 3-2, 4-2. Поэтому кодовая 50 ,комбинация с входных шин записывает,ся в триггеры 1-2, 2-2, причем вид этой комбинации может быть любым, .

;в частности комбинация может быть нулевой. В возбужденном состоянии .оказывается и триггер 20-2, сигнализируя о наличии кода во втором разряде °

Выходной импульсный сигнал элемен тов 8-2 поступает также на вход элемента 5-1, вследствие чего разряжается конденсатор 19-1. После исчезновения импульса такой же импульс формирует пороговый элемент 8-1, под действием которого уже рассмотренным образом кодовая комбинация, записанная во втором разряде, сдвигается в первый разряд, гасится триггер

20-2, возбуждается триггер 20-1, сигнализируя о наличии кода в первом разряде регистра сдвига.

Аналогично второй код записывается во второй разряд, при этом возбуждается триггер 20-2, сигнализируя о наличии второго кода во втором разряде регистра сдвига, причем конденсаторы 19-1, 19-2 оказываются разряженными. Сигнал с выхода элемента

8-1 сигнализирует о возможности съема первого кода потребителю;

После изъятия первого кода потребителем (роль потребителя может играть нулевой разряд того же вида) его сигналом, поданным на R-вход, триггер 20-1 гасится. В результате на инверсном входе элемента б-1 сигнал запрета исчезает и конденсатор 19-1 заряжается. Элемент 8-1 формирует сигнал сдвига, действием которого второй код сдвигается из второго разряда в первый, стано-. вясь теперь уже первым, т.е. готовым к изъятию потребителем. Этот же сигнал действует на R-вход триггера 20-2 и гасит его.

После завершения этого импульса элемент 8-2 формирует очередной импульс и третий код сдвигается иэ третьего разряда (не показан) во второй, становясь теперь уже вторым.

При этом вновь возбуждается триггер 20-2 и те из триггеров 1-2, 2-1, которым соответствует единица во входной кодовой комбинации.

В зависимости от порядка поступления и изъятия кодов возможны самые разнообразные варианты заполнения регистра любыми кодами, включая нуле. вой., и в любом случае взаимодействие ,элементов регистра в принципе остается тем, что указано выше.

Способность регистра обслуживать коды с любыми комбинациями единиц и нулей, включая чисто нулевую комбина цию, обеспечиваемая наличием в разря де дополнительного RS-триггера, рас1111207

Составитель А.Дерюгин

Редактор С.Тимохина Техред С.Легеза Корректор С.Шекмар

Заказ 6318/41 Тираж 574 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г,ужгород, ул.Проектная, 4 шщвяЕт область применения предложенного регистра. Поскольку после изъятия потребителем использованный код в выходной ячейке памяти потребителем не гасится, его можно использовать многократно.

Регистр сдвига Регистр сдвига Регистр сдвига Регистр сдвига 

 

Похожие патенты:

Регистр // 959162

Изобретение относится к автоматике и вычислительной технике и может быть применено в высокопроизводительных цифровых устройствах обработки информации

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области автоматики и может быть использовано в качестве регистра сдвига или распределителя импульсов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в распределителях импульсов, счетчиках, коммутаторах или регистрах сдвига

Изобретение относится к вычислительной технике и может быть использовано в качестве сдвигового регистра или распределителя импульсов в устройствах обработки данных, например устройствах формирования сигналов при обработке изображений

Изобретение относится к вычислительной технике и может быть использовано при построении регистров сдвига

Изобретение относится к вычислительной технике и может быть использовано для построения асинхронных устройств приема и хранения информации
Наверх